完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12965個(gè) 瀏覽:637278次 帖子:8006個(gè)
當(dāng)FPGA復(fù)位扇出較多時(shí) 有以下辦法可以解決
xilinx推薦盡量不復(fù)位,利用上電初始化,如果使用過程中需要復(fù)位,采用同步高復(fù)位。
想要實(shí)現(xiàn)FPGA的CNN加速 需要考慮以下內(nèi)容
網(wǎng)上對于FPGACNN加速的研究已經(jīng)很多了,神經(jīng)網(wǎng)絡(luò)的硬件加速似乎已經(jīng)滿大街都是了,這里我們暫且不討論誰做的好誰做的不好,我們只是根據(jù)許許多多的經(jīng)驗(yàn)來總...
關(guān)于FPGA學(xué)習(xí)過程中的一些理論知識淺析
學(xué)習(xí)FPGA,先要有數(shù)電知識,最好有點(diǎn)C語言,,學(xué)好硬件描述語言,verilog或者vhdl。在有這些基礎(chǔ)上,做一些小的模塊不斷積累。這里不再贅述。
2019-02-14 標(biāo)簽:FPGA 1.1k 0
在這個(gè)強(qiáng)調(diào)智能與聯(lián)網(wǎng)的時(shí)代 FPGA已經(jīng)成為一個(gè)重要且不可或缺的元件
在這個(gè)強(qiáng)調(diào)智能與聯(lián)網(wǎng)的時(shí)代,可編程邏輯柵陣列 (FPGA)已經(jīng)成為一個(gè)重要且不可或缺的元件。以全球500億個(gè)聯(lián)網(wǎng)設(shè)備,一年所產(chǎn)生的數(shù)據(jù)量將不計(jì)其數(shù)。從數(shù)...
新型嵌入式開發(fā)套件可最大限度地縮短開發(fā)時(shí)間 提高人員的工作效率
雖然FPGA的傳統(tǒng)用戶是硬件設(shè)計(jì)者,但是賽靈思的新型嵌入式設(shè)計(jì)平臺(tái),使得軟件開發(fā)人員也能夠在熟悉的環(huán)境中輕松編程,包括Eclipse IDE、編譯器、調(diào)...
利用FPGA設(shè)計(jì)工具減少設(shè)計(jì)周期時(shí)間和降低風(fēng)險(xiǎn)
推出的FPGA設(shè)計(jì)工具集搭配Zynq UltraScale+ RFSoC會(huì)提供所有生產(chǎn)用的IP以及一些通用功能的IP庫,用戶在搭建自己設(shè)計(jì)時(shí)可以用到。這...
隨著技術(shù)的進(jìn)步 在FPGA中實(shí)現(xiàn)信號處理算法成為有吸引力的替代方案
過去十幾年,通信與多媒體技術(shù)的快速發(fā)展極大地?cái)U(kuò)展了數(shù)字信號處理(DSP)的應(yīng)用范圍。眼下正在發(fā)生的是,以更高的速度和更低的成本實(shí)現(xiàn)越來越復(fù)雜的算法,這是...
在高速的AD轉(zhuǎn)換中 FPGA承擔(dān)著不可替代的作用
AD轉(zhuǎn)換,也叫模數(shù)轉(zhuǎn)換,是將模擬信號轉(zhuǎn)換為數(shù)字信號。目前包括電腦CPU,ARM,F(xiàn)PGA,處理的信號都只能是數(shù)字信號,所以數(shù)據(jù)信號在進(jìn)入處理芯片前必須要...
2019-02-12 標(biāo)簽:FPGAAD轉(zhuǎn)換 5.5k 0
TB-7Z-020-EMC開發(fā)板UART以及RTC測試
從TB-7Z-020-EMC板載的資源情況來看,板卡功能還是非常強(qiáng)大的,包括了1GB的DDR3 SDRAM、千兆以太網(wǎng)口、USB2.0接口、CAN通信接...
隨著微電子技術(shù)的進(jìn)步,SoC已經(jīng)在很多應(yīng)用中取代了傳統(tǒng)的以單片機(jī)為中心的架構(gòu),將很多外設(shè)和存儲(chǔ)器集成在一個(gè)芯片中,使系統(tǒng)的功耗和體積越來越小,而功能卻越來越強(qiáng)。
2019-04-05 標(biāo)簽:fpga嵌入式系統(tǒng) 5.1k 0
FPGA復(fù)位設(shè)計(jì)常見問題及處理方法
一開始接觸到FPGA,肯定都知道”復(fù)位“,即簡單又復(fù)雜。簡單是因?yàn)槌鯇W(xué)時(shí),只需要按照固定的套路——按鍵開關(guān)復(fù)位,見寄存器就先低電平復(fù)位一次,這樣一般情況...
由于FPGA的功能日益強(qiáng)大,開發(fā)周期短、可重復(fù)編程等優(yōu)點(diǎn)也越來越明顯,可以在FPGA芯片上集成UART功能模塊,從而簡化電路,縮小PCB面積,提高系統(tǒng)可...
2019-02-26 標(biāo)簽:fpga 1.4k 0
一種基于FPGA的高速多路視頻數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)詳解
數(shù)字圖像處理技術(shù)廣泛地應(yīng)用在信息處理領(lǐng)域,如何高效、靈活地將現(xiàn)實(shí)世界圖像數(shù)字化是信息處理的關(guān)鍵技術(shù)之一。本文基于FPGA技術(shù)設(shè)計(jì)了一個(gè)高速多路視頻數(shù)據(jù)采...
需要清除基于FPGA的OpenCL數(shù)據(jù)中心服務(wù)器的其他障礙
從支持中小機(jī)構(gòu)運(yùn)作的服務(wù)機(jī)房,到支持美國大型企業(yè)和提供云計(jì)算服務(wù)接入的企業(yè)級數(shù)據(jù)中心,數(shù)據(jù)中心在現(xiàn)代經(jīng)濟(jì)中發(fā)揮著骨干作用。根據(jù)自然資源保護(hù)委員會(huì)的統(tǒng)計(jì)[...
2019-04-18 標(biāo)簽:fpga 647 0
FPGA的深度學(xué)習(xí)加速器有怎樣的挑戰(zhàn)和機(jī)遇
FPGA 的神經(jīng)網(wǎng)絡(luò)加速器如今越來越受到 AI 社區(qū)的關(guān)注,本文對基于 FPGA 的深度學(xué)習(xí)加速器存在的機(jī)遇與挑戰(zhàn)進(jìn)行了概述。近年來,神經(jīng)網(wǎng)絡(luò)在各種領(lǐng)域...
FPGA: FPGA是英文Field Programmable Gate Array(現(xiàn)場可編程門陣列)的縮寫,它是在PAL、GAL、PLD等可編程器件...
EDA的設(shè)計(jì)流程及其工具的PPT文檔詳細(xì)介紹
EDA是電子設(shè)計(jì)自動(dòng)化(Electronics Design Automation)的縮寫,在20世紀(jì)60年代中期從計(jì)算機(jī)輔助設(shè)計(jì)(CAD)、計(jì)算機(jī)輔助...
三種主流的FPGA虛擬化技術(shù)的實(shí)現(xiàn)方法詳解
這種開發(fā)模式的另外一個(gè)主要缺點(diǎn)是,F(xiàn)PGA只能由單一用戶開發(fā)和使用,而與應(yīng)用場景、FPGA的產(chǎn)品種類等無關(guān)。比如對于一個(gè)對資源需求不大、而且不需要連續(xù)運(yùn)...
2019-01-27 標(biāo)簽:FPGA虛擬化技術(shù) 1.3萬 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |