完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12965個(gè) 瀏覽:637291次 帖子:8006個(gè)
SoC FPGA與MCU的優(yōu)勢(shì)對(duì)比,應(yīng)如何選擇
MCU對(duì)應(yīng)用優(yōu)勢(shì)的挑戰(zhàn)已經(jīng)開始。具有片上固定功能處理子系統(tǒng)(即片上系統(tǒng)(SoC)FPGA)的現(xiàn)場(chǎng)可編程邏輯器件(FPGA)最近已成為高端處理應(yīng)用的潛在競(jìng)...
機(jī)器視覺應(yīng)用程序從神經(jīng)網(wǎng)絡(luò)中獲取應(yīng)用所需
人工智能(AI)長(zhǎng)期以來一直是科幻作家和學(xué)者的主題。將人類大腦的復(fù)雜性復(fù)制到計(jì)算機(jī)中的挑戰(zhàn)催生了新一代的科學(xué)家,數(shù)學(xué)家和計(jì)算機(jī)算法開發(fā)人員。現(xiàn)在,持續(xù)的...
2019-02-21 標(biāo)簽:fpga神經(jīng)網(wǎng)絡(luò)機(jī)器視覺 3.6k 0
符合PMBus標(biāo)準(zhǔn)的降壓DC/DC轉(zhuǎn)換器模塊的介紹
為了滿足這些市場(chǎng)需求,Intersil已經(jīng)準(zhǔn)備好符合PMBus標(biāo)準(zhǔn)的50 A全封裝數(shù)字DC/DC電源模塊。標(biāo)簽為ISL8272M,它是一個(gè)完整的降壓DC...
2019-02-21 標(biāo)簽:fpga轉(zhuǎn)換器微處理器 5.8k 0
FPGA器件在物聯(lián)網(wǎng)應(yīng)用程序中發(fā)展
那些不熟悉FPGA的人在復(fù)雜性,成本和功耗方面面臨著許多神話這些設(shè)備的饑餓性。許多開發(fā)人員認(rèn)為FPGA可能只適用于高度專業(yè)化,高成本的軍事系統(tǒng),但目前的...
2019-03-15 標(biāo)簽:fpga神經(jīng)網(wǎng)絡(luò)物聯(lián)網(wǎng) 5.2k 0
通過FPGA實(shí)現(xiàn)深度神經(jīng)網(wǎng)絡(luò)的解決方案
本文介紹了將 KWS 添加到可穿戴設(shè)備和其他低功耗物聯(lián)網(wǎng)設(shè)備的優(yōu)勢(shì),以及所面臨的各項(xiàng)挑戰(zhàn)。在描述 BNN 架構(gòu)及其為何適用于資源受限型 KWS 應(yīng)用之后...
2019-03-19 標(biāo)簽:fpga神經(jīng)網(wǎng)絡(luò)機(jī)器學(xué)習(xí) 1.3萬 0
如何使用FPGA開發(fā)板編程出更高級(jí)的應(yīng)用
一些供應(yīng)商試圖通過提供入門 FPGA 板來減少使用 FPGA 的障礙,但學(xué)習(xí)新硬件描述語(yǔ)言和開發(fā)工具的必要性仍然是很高的門檻,阻礙了 FPGA 的更廣泛...
多年來,我們看到數(shù)據(jù)中心的使用大幅增加,以滿足不斷增長(zhǎng)的互聯(lián)網(wǎng)流量需求,擴(kuò)展移動(dòng)語(yǔ)音/視頻/數(shù)據(jù)通信以及快速開發(fā)云計(jì)算服務(wù)。結(jié)果,功耗已成為這些中心經(jīng)濟(jì)...
FPGA與處理器核心技術(shù)的的應(yīng)用領(lǐng)域
對(duì)更高性能和最佳功耗的無窮無盡的需求促使FPGA供應(yīng)商將越來越多的固定功能IP集成到他們的產(chǎn)品中。雖然stalwart可能認(rèn)為這是對(duì)FPGA技術(shù)核心優(yōu)勢(shì)...
產(chǎn)生高輸出電流時(shí)輸出低電壓的降壓DC/DC轉(zhuǎn)換器模塊介紹
在基于云的數(shù)據(jù)中心和RAID陣列中使用的許多機(jī)架安裝系統(tǒng)中,低DC總線電壓(例如3.3 V或5.0 V)是首選的主配電軌。為了在這些系統(tǒng)的主板上為FPG...
2019-03-21 標(biāo)簽:fpga轉(zhuǎn)換器德州儀器 8.4k 0
如何將MCU與FPGA進(jìn)行配對(duì)達(dá)到提高系統(tǒng)效率的目的
您為設(shè)計(jì)選擇的MCU多久沒有完全具備您需要的所有接口通道?或許您對(duì)MCU的初始選擇非常合適,但是出現(xiàn)了新的要求,因?yàn)槟淖罴芽蛻粜枰獮槠渥钚略O(shè)計(jì)添加一些...
在FPGA中實(shí)現(xiàn)MCU內(nèi)核的快速運(yùn)行
可以使用傳統(tǒng)架構(gòu)和專有架構(gòu),每種架構(gòu)都有優(yōu)勢(shì)。傳統(tǒng)內(nèi)核與傳統(tǒng)微處理器兼容,并提供熟悉的體系結(jié)構(gòu)。您公司生產(chǎn)的產(chǎn)品可以使用已經(jīng)過測(cè)試和驗(yàn)證的代碼。當(dāng)需要下...
FPGA系統(tǒng)中有源電容放電電路設(shè)計(jì)需注意哪些問題
通過了解電容器組的大小,可以采用開放式方法對(duì)RC時(shí)間常數(shù)進(jìn)行放電。一旦電壓小于充電狀態(tài)的95%(在3×RC時(shí)間常數(shù)下發(fā)生),則假設(shè)電容器放電。
分頻器主要分為偶數(shù)分頻、奇數(shù)分頻、半整數(shù)分頻和小數(shù)分頻,如果在設(shè)計(jì)過程中采用參數(shù)化設(shè)計(jì),就可以隨時(shí)改變參量以得到不同的分頻需要。
偶數(shù)倍分頻器的實(shí)現(xiàn)非常簡(jiǎn)單,只需要一個(gè)計(jì)數(shù)器進(jìn)行計(jì)數(shù)就能實(shí)現(xiàn)。如需要N分頻器(N為偶數(shù)),就可以由待分頻的時(shí)鐘觸發(fā)計(jì)數(shù)器進(jìn)行計(jì)數(shù),當(dāng)計(jì)數(shù)器從0計(jì)數(shù)到N/...
一種基于ARM和FPGA的線陣CCD在線測(cè)量線纜系統(tǒng)設(shè)計(jì)剖析
近幾年來,電線、電纜、光纖等產(chǎn)品的需求量大大增加,外徑尺寸的質(zhì)量控制成為許多生產(chǎn)廠家急需解決的問題。傳統(tǒng)的測(cè)試手段有以下幾種:(1)手工測(cè)量法:采取先加...
FPGA電路板設(shè)計(jì)的挑戰(zhàn)怎么克服
你面臨的第一個(gè)問題當(dāng)然是供應(yīng)商和器件的選擇。通常供應(yīng)商決策傾向于你以前接觸最多的那家——如果你是一位FPGA初學(xué)者當(dāng)然另當(dāng)別論了。或許這個(gè)決策早已由設(shè)計(jì)...
如今,在各種手持消費(fèi)電子設(shè)備、醫(yī)療應(yīng)用設(shè)備、自動(dòng)售貨機(jī)/售票機(jī)/ ATM機(jī)、銷售終端(POS),工業(yè)和過程控制設(shè)備中都可以看到觸摸顯示屏。觸摸屏顯示器正...
項(xiàng)目中主要用到的原語(yǔ)與IO端口有關(guān),所以基本在Input/Output Functions 和IO兩類中。下面著重介紹實(shí)際中所用到的幾個(gè)原語(yǔ),芯片A7系列。
基于有限狀態(tài)機(jī)的FPGA DSR路由表項(xiàng)設(shè)計(jì)和實(shí)現(xiàn)方法
動(dòng)態(tài)源路由協(xié)議(Dynamic Source Routing)[3]是一種按需路由協(xié)議,是十分適用于Ad Hoc網(wǎng)絡(luò)的路由協(xié)議。在DSR協(xié)議中,路由表的...
2019-01-06 標(biāo)簽:fpga狀態(tài)機(jī) 2k 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |