完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12965個(gè) 瀏覽:637275次 帖子:8006個(gè)
作為一名在嵌入式行業(yè)摸爬滾打許久的老鳥,回想自己的經(jīng)歷之路,那么漫長可又仿佛近在眼前。隨著學(xué)生的日益增多,偶爾之間,會(huì)想起自己曾經(jīng)的一個(gè)經(jīng)歷。
關(guān)于高速RS 232/422信號仿真器的設(shè)計(jì)詳細(xì)剖析
隨著我國航空技術(shù)的不斷發(fā)展,我國新研制了眾多不同型號和不同用途的飛機(jī)。這些飛機(jī)以及這些飛機(jī)上電子設(shè)備之間采用的RS 232和RS 422格式傳輸?shù)臄?shù)據(jù)總...
英特爾的全新芯片架構(gòu)和六大技術(shù)新動(dòng)向戰(zhàn)略說明
北京時(shí)間12月12日對英特爾來說大事連連,在北京,正舉辦20歲生日的英特爾中國研究院的隔壁樓房著了大火,而遠(yuǎn)在大洋彼岸,英特爾在加州Los Altos舉...
一種基于FPGA的帶死區(qū)的SPWM波形產(chǎn)生的設(shè)計(jì)與實(shí)現(xiàn)詳解
PWM(Pulse Width Modulation)是通過調(diào)節(jié)輸出波形的脈沖寬度來改變輸出電壓大小的一種調(diào)制方法,在交流傳動(dòng)、電力拖動(dòng)系統(tǒng)和控制領(lǐng)域有...
Vivado FPGA設(shè)計(jì)基礎(chǔ)操作流程:Vivado的基本使用
選擇器件或者板卡。Parts表示器件,當(dāng)然如果是板卡就點(diǎn)擊Boards。器件可以根據(jù)系列去選,也可以直接在Search欄搜索器件型號。器件的選擇根據(jù)你的...
如果輸入信號需要反相,則要盡可能的調(diào)用輸入帶反相功能的符號,而不是使用分離的反相器來進(jìn)行反相
一個(gè)簡單的FPGA設(shè)計(jì)Flow流程示意圖
告訴機(jī)器該怎么做:將你紙上畫好的邏輯關(guān)系用計(jì)算機(jī)工具軟件能夠理解的語言方式撰寫清楚,這個(gè)過程叫邏輯輸入,使用的方式可以是原理圖(最古老、直觀的方式)或者...
Xilinx每一個(gè)FPGA都有一個(gè)獨(dú)特的ID,也就是Device DNA,這個(gè)ID相當(dāng)于我們的身份證,在FPGA芯片生產(chǎn)的時(shí)候就已經(jīng)寫死在芯片的eFus...
Verilog如何編程?Verilog編程知識(shí)點(diǎn)總結(jié)
FPGA的設(shè)計(jì)就是將自己想要實(shí)現(xiàn)的邏輯通過計(jì)算機(jī)能夠理解的語言描述出來,并讓計(jì)算機(jī)根據(jù)FPGA內(nèi)部的資源生成
為了發(fā)揮FPGA硬件實(shí)現(xiàn)的速度優(yōu)勢 算法進(jìn)行優(yōu)化是必須要做的
“No PP,No WAY”這是個(gè)眼見為實(shí)的世界,這是個(gè)視覺構(gòu)成的信息洪流的世界。大腦處理視覺內(nèi)容的速度比文字內(nèi)容快6萬倍,而隨著智能手機(jī)的普及,圖片、...
簡評FPGA——Arduino MKR Vidor 4000
Arduino MKR Vidor 4000的出現(xiàn)確實(shí)讓我挺意外的,為何?因?yàn)樗且豢頕PGA開發(fā)板。眾所周知,Arduino最深入人心的東西就是其簡單...
2018-12-19 標(biāo)簽:fpgaFPGA開發(fā)板 7.8k 0
如何使用fpga實(shí)現(xiàn)數(shù)字基帶中環(huán)路延時(shí)估計(jì)
基于FPGA芯片Stratix II EP2S60F672C4設(shè)計(jì)實(shí)現(xiàn)了數(shù)字基帶預(yù)失真系統(tǒng)中的環(huán)路延遲估計(jì)模塊。該模塊運(yùn)用了一種環(huán)路延遲估計(jì)新方法,易于...
2018-12-19 標(biāo)簽:fpgaFPGA設(shè)計(jì) 2.3k 0
以單片機(jī)和可編程邏輯器件(FPGA)為控制核心,設(shè)計(jì)了一個(gè)程控濾波器,實(shí)現(xiàn)了小信號程控放大、程控調(diào)整濾波器截止頻率和幅頻特性測試的功能。其中放大模塊由可...
過采樣技術(shù)是數(shù)字信號處理者用來提高模數(shù)轉(zhuǎn)換器(ADC)性能經(jīng)常使用的方法之一,它通過減小量化噪聲,提高ADC的信噪比,從而提高ADC的有效分辨率[1]。...
2018-12-19 標(biāo)簽:fpgaFPGA設(shè)計(jì)Cyclone 3.3k 0
針對傳統(tǒng)磁通門信號處理電路中模擬元件的缺點(diǎn),設(shè)計(jì)一種基于現(xiàn)場可編程門陣列(FPGA)的數(shù)字磁通門系統(tǒng)。
2018-12-19 標(biāo)簽:fpgaFPGA設(shè)計(jì) 2k 0
數(shù)字電源模塊在FPGA供電設(shè)計(jì)的應(yīng)用
被廣泛應(yīng)用于各種產(chǎn)品,具有開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點(diǎn)。很多新型FPGA利用先進(jìn)的技術(shù)實(shí)現(xiàn)低功耗和高性能。他們通過新的制造...
FPGA是可編程ASIC。 ASIC:專用集成電路,它是面向?qū)iT用途的電路,專門為一個(gè)用戶設(shè)計(jì)和制造的。
如何進(jìn)行FPGA設(shè)計(jì)開發(fā)FPGA設(shè)計(jì)的經(jīng)驗(yàn)技巧說明
大學(xué)時(shí)代第一次接觸FPGA至今已有10多年的時(shí)間,至今記得當(dāng)初第一次在EDA實(shí)驗(yàn)平臺(tái)上完成數(shù)字秒表、搶答器、密碼鎖等實(shí)驗(yàn)時(shí)那個(gè)興奮勁。當(dāng)時(shí)由于沒有接觸到...
瑞薩電子提供的PowerNavigator GUI軟件可幫助用戶加速電源設(shè)計(jì)、測試、定型和調(diào)試。用戶利用該軟件通過PMBus連接到開發(fā)板,可設(shè)置調(diào)節(jié)各種...
利用FPGA工具設(shè)置優(yōu)化FPGA HLS設(shè)計(jì)
高層次的設(shè)計(jì)可以讓設(shè)計(jì)以更簡潔的方法捕捉,從而讓錯(cuò)誤更少,調(diào)試更輕松。然而,這種方法最受詬病的是對性能的犧牲。在復(fù)雜的 FPGA 設(shè)計(jì)上實(shí)現(xiàn)高性能,往往...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |