完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12963個(gè) 瀏覽:637170次 帖子:8006個(gè)
利用FPGA芯片進(jìn)行邏輯芯片功能測(cè)試系統(tǒng)的設(shè)計(jì)與驗(yàn)證
在最原始的測(cè)試過程中,對(duì)集成電路(Integrated Circuit,IC)的測(cè)試是依靠有經(jīng)驗(yàn)的測(cè)試人員使用信號(hào)發(fā)生器、萬用表和示波器等儀器來進(jìn)行測(cè)試...
在高精度儀表中量程實(shí)現(xiàn)量程自動(dòng)轉(zhuǎn)換電路的研究
電學(xué)參數(shù)測(cè)量技術(shù)涉及范圍廣,特別是微電壓、微電流、高電壓以及待測(cè)信號(hào)強(qiáng)弱相差極大的情況下,既要保證弱信號(hào)的測(cè)量精度又要兼顧強(qiáng)信號(hào)的測(cè)量范圍,在技術(shù)上有一...
集成式比特誤碼率測(cè)試儀的原理、功能及在FPGA芯片調(diào)試中的應(yīng)用
隨著高速數(shù)字系統(tǒng)的發(fā)展,高速串行數(shù)據(jù)被廣泛使用,內(nèi)嵌高速串行接口的FPGA也得到大量應(yīng)用,相應(yīng)的高速串行信號(hào)質(zhì)量的測(cè)試也越來越頻繁和重要。通常用示波器觀...
利用DDS信號(hào)檢測(cè)器進(jìn)行電路板的故障檢測(cè)
某型導(dǎo)彈測(cè)試設(shè)備電路板檢測(cè)儀主要完成該測(cè)試設(shè)備的電路板的故障檢測(cè)。該檢測(cè)系統(tǒng)要求激勵(lì)信號(hào)產(chǎn)生電路體積小,配置靈活,且精度高、轉(zhuǎn)換速度快?;贔PGA的D...
采用ADC+時(shí)鐘電路+FPGA+DSP實(shí)現(xiàn)高分辨率的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
本文采用ADC+高頻時(shí)鐘電路+FPGA+DSP的結(jié)構(gòu)模式,設(shè)計(jì)了一種實(shí)時(shí)采樣率為2 Gsps的數(shù)字存儲(chǔ)示波器數(shù)據(jù)采集系統(tǒng),為國(guó)內(nèi)高速高分辨率的數(shù)據(jù)采集系...
采用RS232總線與FPGA實(shí)現(xiàn)三坐標(biāo)測(cè)量系統(tǒng)的設(shè)計(jì)應(yīng)用
三坐標(biāo)測(cè)量機(jī)做為一種高精度測(cè)量?jī)x器,在機(jī)械工業(yè)、汽車工業(yè)、航空航天等領(lǐng)域具有廣泛的應(yīng)用。本套通訊系統(tǒng)采用FPGA為主要通訊芯片,使用FPGA實(shí)現(xiàn)各通訊模...
2019-04-30 標(biāo)簽:fpga計(jì)算機(jī)總線 2.1k 0
通過利用FPGA技術(shù)實(shí)現(xiàn)軟件無線電硬件平臺(tái)設(shè)計(jì)
軟件無線電的基本思想是:A/D、D/A變換器盡可能地接近天線,用軟件來完成盡可能多的無線電臺(tái)的功能1軟件無線電的結(jié)構(gòu)大致分為三種:射頻低通采樣數(shù)字化結(jié)構(gòu)...
采用FPGA技術(shù)實(shí)現(xiàn)高精度的時(shí)鐘頻率同步的方法
分布式網(wǎng)絡(luò)中節(jié)點(diǎn)的時(shí)鐘通常是采用晶振+計(jì)數(shù)器的方式來實(shí)現(xiàn),由于晶振本身的精度以及穩(wěn)定性問題,造成了時(shí)間運(yùn)行的誤差。時(shí)鐘同步通常是選定一個(gè)節(jié)點(diǎn)時(shí)鐘作為主時(shí)...
2019-05-05 標(biāo)簽:fpga晶振計(jì)數(shù)器 1.4萬 0
一種擴(kuò)頻通信調(diào)制器實(shí)現(xiàn)FPGA自頂向下的設(shè)計(jì)與仿真研究
近年來,隨著經(jīng)濟(jì)的高速增長(zhǎng),無線通信得到了飛速地發(fā)展。由于擴(kuò)展頻譜信號(hào)具有抗干擾、保密、抗偵破和抗衰落等特點(diǎn),擴(kuò)頻通信在軍事無線通信領(lǐng)域(如測(cè)控通信)中...
使用FPGA器件實(shí)現(xiàn)超聲波液體密度計(jì)的設(shè)計(jì)
液體密度是許多工業(yè)中的重要參數(shù),它可以直接參與生產(chǎn)過程中的控制和決策,因此對(duì)液體密度進(jìn)行快速而準(zhǔn)確的在線檢測(cè)有著重要的意義。尤其是在石油、化工、食品、醫(yī)...
2019-05-05 標(biāo)簽:fpga超聲波計(jì)數(shù)器 3.5k 0
FPGA芯片在擴(kuò)頻通信系統(tǒng)中的優(yōu)勢(shì)及應(yīng)用介紹
對(duì)于碼分多址的擴(kuò)頻通信方式而言,只有當(dāng)接收端本地偽碼與發(fā)端偽碼處于相同相位狀態(tài)時(shí),有用的信息才能被解出。因此,擴(kuò)頻序列相位的捕獲與跟蹤是擴(kuò)頻通信系統(tǒng)的關(guān)...
利用單片機(jī)和FPGA器件實(shí)現(xiàn)等效和實(shí)時(shí)采樣方式的數(shù)字示波器設(shè)計(jì)
選擇實(shí)時(shí)采樣和等效采樣相結(jié)合的方式,實(shí)時(shí)采樣速率小于1 MS/s,水平分辨率至少為20點(diǎn)/div,故系統(tǒng)50 kHz以下采用實(shí)時(shí)采樣方式,而50 kHz...
如何在Linux下搭建GNU Radio平臺(tái)及它的應(yīng)用分析
GNU Radio是一個(gè)開源的軟件無線電開發(fā)平臺(tái),可以通過圖形化界面或C++、Python等文本語(yǔ)言快速開發(fā)軟件無線電應(yīng)用,本文介紹了Linux下GNU...
基于FPGA器件EPXA10實(shí)現(xiàn)MPEG-2傳輸流解復(fù)用器的設(shè)計(jì)
隨著芯片技術(shù)的發(fā)展,F(xiàn)PGA的容量已經(jīng)達(dá)到上百萬門級(jí),從而使FPGA成為設(shè)計(jì)的選擇之一。Altera公司的FPGA芯片EPXA10應(yīng)用SOPC技術(shù),集高...
在微處理器系統(tǒng)里實(shí)現(xiàn)兩種簡(jiǎn)單的FPGA配置方式
可編程邏輯器件(PLD)廣泛應(yīng)用在各種電路設(shè)計(jì)中?;诓檎冶砑夹g(shù)、SRAM工藝的大規(guī)模PLD/FPGA,密度高且觸發(fā)器多,適用于復(fù)雜的時(shí)序邏輯,如數(shù)字信...
在FPGA上實(shí)現(xiàn)單精度浮點(diǎn)加法運(yùn)算器算法的設(shè)計(jì)
圖像處理通常采用軟件或者數(shù)字信號(hào)處理器(DSP)實(shí)現(xiàn)。如果利用軟件實(shí)現(xiàn),運(yùn)行時(shí)會(huì)耗費(fèi)較多的PC資源,而且算法越復(fù)雜時(shí)耗費(fèi)的資源就越多,對(duì)于需要高速處理的...
利用FPGA系列的DDR能力解決DDR存儲(chǔ)器的接口設(shè)計(jì)
目前存儲(chǔ)器接口經(jīng)常要求時(shí)鐘速度超過200MHz以滿足線卡和交換卡的吞吐量要求,這是FPGA架構(gòu)的主要挑戰(zhàn)。PLL是基本的允許控制時(shí)鐘數(shù)據(jù)關(guān)系的部件。
基于RFID技術(shù)與FPGA技術(shù)相結(jié)合實(shí)現(xiàn)閱讀器的設(shè)計(jì)
RFID 系統(tǒng)由閱讀器(Reader),電子標(biāo)簽( Tag) 和后臺(tái)數(shù)據(jù)庫(kù)組成 ,見圖1。閱讀器從附著在物品上的Tag中讀取數(shù)據(jù),這些數(shù)據(jù)在閱讀器或送給...
在電路設(shè)計(jì)中采用一些技巧解決信號(hào)同步問題
只有最初級(jí)的邏輯電路才使用單一的時(shí)鐘。大多數(shù)與數(shù)據(jù)傳輸相關(guān)的應(yīng)用都有與生俱來的挑戰(zhàn),即跨越多個(gè)時(shí)鐘域的數(shù)據(jù)移動(dòng),例如磁盤控制器、CDROM/DVD 控制...
采用FPGA器件和模數(shù)轉(zhuǎn)換器實(shí)現(xiàn)A/D數(shù)據(jù)采集卡的設(shè)計(jì)
高速A/D采集技術(shù)已在許多領(lǐng)域得到愈來愈廣泛的應(yīng)用,本文將詳細(xì)論述采用CPLD技術(shù)來實(shí)現(xiàn)120MHz高速A/D采集卡的設(shè)計(jì)方法,該采集卡具有包括負(fù)延遲觸...
2020-03-04 標(biāo)簽:fpgacpld模數(shù)轉(zhuǎn)換器 4.7k 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |