完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12961個(gè) 瀏覽:637149次 帖子:8006個(gè)
采用Artix-7 XCA75T FPGA的高速多通道數(shù)字轉(zhuǎn)換器
Spectrum Instrumentation公司推出了一款新的基于M2p 平臺以及59xx模塊的高速多通道數(shù)字轉(zhuǎn)換器,主芯片采用賽靈思公司的Arti...
2018-07-09 標(biāo)簽:fpga機(jī)器視覺數(shù)字轉(zhuǎn)換器 3.6k 0
我們先看有哪三種GPIO:MIO、EMIO、AXI_GPIO。其中MIO和EMIO是直接掛在PS上的GPIO。而AXI_GPIO是通過AXI總線掛在PS...
異構(gòu)計(jì)算的軟硬件分割沒有最好,只有更好的詳細(xì)資料概述
可以看出,一次旅行,其實(shí)結(jié)合了各種交通工具的優(yōu)點(diǎn)。隨著摩爾定律的失效和CPU在AI等并行計(jì)算方面的缺陷,目前數(shù)據(jù)中心的計(jì)算機(jī),已經(jīng)不僅僅是CPU一種計(jì)算...
“FPGA+云"如何提高性能計(jì)算“FPGA+云"與“FPGA+端"的詳細(xì)對比
我知道,我對與電子有關(guān)的所有事情都很著迷,但不論從哪個(gè)角度看,今天的現(xiàn)場可編程門陣列(FPGA),都顯得“鶴立雞群”,真是非常棒的器件。如果在這個(gè)智能時(shí)...
由于數(shù)據(jù)傳輸?shù)牟町悾瑴y試pattern生成的眼圖并不一定會是從一個(gè)完整的眼圖起始。因此,如果采用第一個(gè)眼圖來進(jìn)行校準(zhǔn),可能會出現(xiàn)所有LVDS數(shù)據(jù)輸出差分...
2018-07-05 標(biāo)簽:FPGA數(shù)據(jù)傳輸ADC 5.8k 0
在硬件電路設(shè)計(jì)中,每一個(gè)IC芯片都有相應(yīng)的電源端口對其供電,以驅(qū)動IC進(jìn)行工作。對于普通的IC芯片,極大部分都是由單電源3.3V電壓供電,且輸出的高電平...
在做項(xiàng)目的過程中,經(jīng)常遇到乘法計(jì)算,乘法器的設(shè)計(jì)就尤為重要。乘法器決定了最終電路功能能否實(shí)現(xiàn),資源使用量多少以及時(shí)序性能優(yōu)劣等。
FPGA在自動駕駛車內(nèi)部發(fā)揮的重要作用詳細(xì)資料概述
雖然每個(gè)人都希望宣示ASIC的所有權(quán),但大部份最先進(jìn)的處理都是以FPGA完成的,它讓用戶有機(jī)會在高效率的運(yùn)算平臺上套用其專有指令集。ASIC固然不錯(cuò),但...
數(shù)字圖像水印的FPGA實(shí)現(xiàn)步驟
未加水印的圖像表示為f水印表示為w,常數(shù)a控制水印和襯底圖像的相對可見性。如果a為1,則水印是不透明的,并且襯底圖像完全是暗的;隨著a接近0,會逐漸看到...
Xilinx Zynq-7000系列:基于ARM Cortex-A9內(nèi)核處理器和FPGA結(jié)構(gòu)
該委員會專門設(shè)計(jì)用于與來自錫林克斯的PYNQ項(xiàng)目合作,并使用Python語言和庫,設(shè)計(jì)師可以創(chuàng)建高性能的嵌入式應(yīng)用程序,具有并行硬件執(zhí)行、高幀速率視頻處...
基于FPGA +AD7609的數(shù)據(jù)采集系統(tǒng)的實(shí)現(xiàn)和設(shè)計(jì)
隨著信息技術(shù)的發(fā)展,特別是各種數(shù)字處理器處理速度的提高,人們對數(shù)據(jù)采集系統(tǒng)的要求越來越高,特別是在一些需要在極短時(shí)間內(nèi)完成大量數(shù)據(jù)采集的場合,對數(shù)據(jù)采集...
“萬能芯片”FPGA在深度學(xué)習(xí)領(lǐng)域的用法
而眾所周知,在專用芯片與通用芯片中間,還有一個(gè)更為靈活,也更為神秘的領(lǐng)域:FPGA。無論是英特爾天價(jià)的收購還是微軟與 IBM 雄心勃勃的計(jì)劃,都讓人對其...
2018-07-02 標(biāo)簽:fpgaasic深度學(xué)習(xí) 3.7k 0
通過對新設(shè)計(jì)的功能使用Virtualizer虛擬原型技術(shù)和對重用邏輯使用基于FPGA的HAPS原型技術(shù),設(shè)計(jì)師能夠?qū)⒃O(shè)計(jì)周期中軟件開發(fā)的起始時(shí)間提前多達(dá)...
verilog實(shí)現(xiàn)反相器,2輸入與門、2輸入或門、2輸入與非門、2輸入或非門、2輸入異或門、2輸入同或門;
關(guān)于基于Profibus-DP總線的位移傳感器設(shè)計(jì)
測量技術(shù)是現(xiàn)代工業(yè)生產(chǎn)和科學(xué)研究中必不可少的一項(xiàng)技術(shù),其中基于磁致伸縮效應(yīng)的位移測量技術(shù)因其穩(wěn)定性好、量程大以及便于安裝維護(hù)等優(yōu)點(diǎn),被廣泛應(yīng)用于各種民用...
使用Xilinx Vivado設(shè)計(jì)套件創(chuàng)建一個(gè)簡單的HelloWorld項(xiàng)目
Xilinx以制造 可編程門陣列(FPGA)而聞名,它是基于一個(gè)通過可編程接點(diǎn)連接的可配置邏輯塊(CLBs)矩陣。根據(jù)Control Engineeri...
基于FPGA的Cordic算法實(shí)現(xiàn)的設(shè)計(jì)與驗(yàn)證
本文是基于FPGA實(shí)現(xiàn)Cordic算法的設(shè)計(jì)與驗(yàn)證,使用Verilog HDL設(shè)計(jì),初步可實(shí)現(xiàn)正弦、余弦、反正切函數(shù)的實(shí)現(xiàn)。將復(fù)雜的運(yùn)算轉(zhuǎn)化成FPGA擅...
Zynq、FPGA等相關(guān)芯片可以運(yùn)用到那些領(lǐng)域
因?yàn)閆ynq-7000 PS(Processing System)端嵌入了Cortex-A9 ARM 處理核以及PL(Programmable Logi...
JESD204B協(xié)議是目前高速AD,DA通用的協(xié)議。對于基帶使用FPGA用戶來說,Xilinx品牌的FPGA使用更為常見。Xilinx提供了JESD20...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |