完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12958個 瀏覽:637035次 帖子:8006個
基于FPGA 的LDPC 碼編譯碼器聯(lián)合設(shè)計
該文通過對低密度校驗(LDPC)碼的編譯碼過程進(jìn)行分析,提出了一種基于FPGA 的LDPC 碼編譯碼器聯(lián)合設(shè)計方法,該方法使編碼器和譯碼器共用同一校驗計...
在傳統(tǒng)的工業(yè)控制應(yīng)用中,由于工業(yè)控制計算機(jī)中集成了高性能的顯卡,故通常采用工業(yè)控制計算機(jī)+液晶顯示器的體系結(jié)構(gòu),可方便地實現(xiàn)以圖形和字符為主的人機(jī)界面。...
2017-11-22 標(biāo)簽:fpga 3.2k 0
為了能夠?qū)崟r地采集、處理、顯示視頻,設(shè)計并實現(xiàn)了一種基于雙PowerPC硬核架構(gòu)的實時視頻處理平臺;用硬件實現(xiàn)視頻的預(yù)處理算法,并以用戶IP核的形式添加...
2017-11-22 標(biāo)簽:fpga 4.1k 0
基于FPGA 的雷達(dá)信號采集系統(tǒng)設(shè)計
近年來,雷達(dá)在軍用和民用領(lǐng)域都獲得了巨大的發(fā)展。雷達(dá)信號處理系統(tǒng)是雷達(dá)的關(guān)鍵模塊,對雷達(dá)定位精度起著決定性作用。FPGA 以其眾多的優(yōu)點,在雷達(dá)信號處理...
基于Xilinx FPGA SOPC的TFT-LCD 控制器設(shè)計與實現(xiàn)
根據(jù)TFT-LCD的工作原理,采用Xilinx公司的Microblaze微處理器軟核,提出了一種基于嵌入式FPGA SOPC平臺的TFT-LCD控制器方...
提出了由于FPGA容量的攀升和配置時間的加長,采用常規(guī)設(shè)計會導(dǎo)致系統(tǒng)功能失效的觀點。通過詳細(xì)描述Xilinx FPGA各種配置方式及其在電路設(shè)計中的優(yōu)缺...
2017-11-22 標(biāo)簽:fpga 8.6k 0
查找表(Look-Up-Table)簡稱為LUT,LUT本質(zhì)上就是一個RAM。 目前FPGA中多使用4輸入的LUT,所以每一個LUT可以看成一個有4位地...
2017-11-22 標(biāo)簽:fpga 1.5萬 0
"FPGA的優(yōu)勢加上實時信號處理功能,有助于提高測試速度。 同時,F(xiàn)PGA編程的靈活性可以快速響應(yīng)新協(xié)議的測試需求。"- Chun Zhang, Ins...
基于FPGA的DDR3多端口讀寫存儲管理的設(shè)計與實現(xiàn)
為了解決視頻圖形顯示系統(tǒng)中多個端口訪問DDR3的數(shù)據(jù)存儲沖突,設(shè)計并實現(xiàn)了基于FPGA的DDR3存儲管理系統(tǒng)。DDR3存儲器控制模塊使用MIG生成DDR...
本文提出了一種計算方法簡單、計算量小、所需存儲量小的近場聚焦多波束形成的高速FPGA實現(xiàn)方法,用于成像聲納中高精度、高覆蓋、高波束數(shù)的多波束形成。本方法...
2017-11-18 標(biāo)簽:fpga 3.1k 0
使用NI LabVIEW FPGA創(chuàng)建高速控制系統(tǒng)以用于MEMS微快門測試
詹姆斯韋伯太空望遠(yuǎn)鏡(JWST)是NASA的下一代大型望遠(yuǎn)鏡。它比前輩哈勃太空望遠(yuǎn)鏡更具雄心,NASA將把它布置在離地球約100公里遠(yuǎn)的穩(wěn)定拉格朗日點上...
如果你是一名研究現(xiàn)場可編程門陣列 (FPGA) 的工程師,你就應(yīng)該知道這些器件的高效運行需要優(yōu)化的電源序列。使用離散組件來滿足這些特定的電源需求通常需要...
Vivado使用誤區(qū)與進(jìn)階——在Vivado中實現(xiàn)ECO功能
關(guān)于Tcl在Vivado中的應(yīng)用文章從Tcl的基本語法和在Vivado中的應(yīng)用展開,介紹了如何擴(kuò)展甚至是定制FPGA設(shè)計實現(xiàn)流程后,引出了一個更細(xì)節(jié)的應(yīng)...
采用LabVIEW FPGA改善視網(wǎng)膜疾病的治療
"采用LabVIEW FPGA進(jìn)行編程使得我們能夠調(diào)整每一個脈沖的定時和功率,滿足我們對于高速度和高精度的雙重要求。"—— Michael Wiltbe...
利用LabVIEW FPGA模塊構(gòu)建靈活的發(fā)動機(jī)仿真器
"利用LabVIEW FPGA模塊在NI PXI-7831R可重配置I/O板卡的FPGA上編程,不但使我們的系統(tǒng)性能超過了規(guī)格要求,還節(jié)省了90%的硬件...
利用中間件可將Zynq SoC轉(zhuǎn)變?yōu)閯討B(tài)再分配處理平臺
過去三十多年來,F(xiàn)PGA 技術(shù)已從最初帶有少量寄存器的可編程邏輯陣列演變?yōu)槿缃裎覀兯吹降母呒壖墒较到y(tǒng)器件。大約在十多年前,各大廠商首次開始在他們的F...
工程設(shè)計項目中最令人振奮的時刻之一就是第一次將硬件移到實驗室準(zhǔn)備開始集成測試的時候。開發(fā)過程中的這個階段通常需要很長時間,也會對所有的項目工程師造成很大...
2017-11-18 標(biāo)簽:fpga 776 0
Xilinx推出的Zynq-7000系列芯片很好的解決了這一問題。它內(nèi)含硬化好的CPU核和常見的外設(shè)(DRAM控制器,千兆以太網(wǎng),USB 2.0 OTG...
2017-11-18 標(biāo)簽:fpga 3.1k 0
用Zynq SoC實現(xiàn)Red Pitaya開源儀器
最新Red Pitaya計劃有助于從一個平臺輕松、低成本地開發(fā)出眾多不同版本的儀器。在電子工業(yè)的早期,示波器、信號發(fā)生器等測試測量設(shè)備功能固定,只能執(zhí)行...
Zynq SoC構(gòu)建LTE小型蜂窩基站的設(shè)計基礎(chǔ)
Zynq SoC的高性能可編程邏輯和ARM處理器可讓客戶打造出能夠滿足當(dāng)前及新一代無線設(shè)備不斷提高的傳輸帶寬需求的設(shè)計方案。設(shè)計團(tuán)隊可在Zynq SoC...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |