完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12962個(gè) 瀏覽:637191次 帖子:8006個(gè)
基于處理器實(shí)現(xiàn)USB 0TG控制器芯片的IP核應(yīng)用設(shè)計(jì)
OTGl.Oa補(bǔ)充規(guī)范對(duì)USB2.O進(jìn)行的最重要擴(kuò)展是其更具節(jié)能性、電源管理,并允許設(shè)備以主機(jī)和外設(shè)2種形式工作。OTG有兩種設(shè)備類型:兩用 OTG設(shè)備...
基于FPGA的嵌入式實(shí)時(shí)圖像監(jiān)控系統(tǒng)淺析
目前,圖像監(jiān)控系統(tǒng)大多采用PC和視頻采集卡作為系統(tǒng)主要部分,基于嵌入式技術(shù)的圖像監(jiān)控系統(tǒng)設(shè)備在我國(guó)還只是起步階 段,沒有成熟的產(chǎn)品應(yīng)用。這一現(xiàn)狀的根本...
2018-10-01 標(biāo)簽:FPGA嵌入式監(jiān)控系統(tǒng) 1.3k 0
以FPGA為核心控制單元的空間相機(jī)通信系統(tǒng)的設(shè)計(jì)詳解
在空間相機(jī)數(shù)據(jù)采集應(yīng)用中,為了滿足電路板體積重量以及可擴(kuò)展性的要求,利用FPGA作為主控芯片,控制相機(jī)進(jìn)行數(shù)據(jù)采集和傳輸。在數(shù)據(jù)通信系統(tǒng)中,F(xiàn)PGA替...
2018-07-19 標(biāo)簽:FPGA通信系統(tǒng) 1.3k 0
賽靈思FPGA設(shè)計(jì)技巧與應(yīng)用創(chuàng)新
上一次我們提到可以利用本地存儲(chǔ)的訓(xùn)練序列與接收到的序列進(jìn)行匹配濾波(相關(guān))的方法來(lái)搜尋精確的OFDM符號(hào)起始位置。
2017-02-11 標(biāo)簽:FPGAFPGA設(shè)計(jì)賽靈思 1.3k 0
基于FPGA板卡的EDA、IP、編譯速速、生態(tài)介紹
高云的FPGA還有一個(gè)好處就是無(wú)需外部FLASH就可以固化啟動(dòng)文件,因?yàn)镕PGA內(nèi)部有FLASH(類似Intel CPLD),也可以使用外部FLASH進(jìn)...
以FPGA技術(shù)為基礎(chǔ)的高速實(shí)時(shí)/回放分級(jí)復(fù)接器技術(shù)方案設(shè)計(jì)詳解
隨著衛(wèi)星通信系統(tǒng)的迅速發(fā)展,空間鏈路能提供的數(shù)據(jù)傳輸速率越來(lái)越高,允許各類衛(wèi)星平臺(tái)上能夠應(yīng)用產(chǎn)生大量高速實(shí)時(shí)數(shù)據(jù)的有效載荷。由于各載荷的工作模式,數(shù)據(jù)...
2018-07-19 標(biāo)簽:FPGA 1.3k 0
基于FPGA搭建神經(jīng)網(wǎng)絡(luò)的步驟解析
本文的目的是在一個(gè)神經(jīng)網(wǎng)絡(luò)已經(jīng)通過(guò)python或者M(jìn)ATLAB訓(xùn)練好的神經(jīng)網(wǎng)絡(luò)模型,將訓(xùn)練好的模型的權(quán)重和偏置文件以TXT文件格式導(dǎo)出,然后通過(guò)pyth...
2025-06-03 標(biāo)簽:FPGAmatlab神經(jīng)網(wǎng)絡(luò) 1.3k 0
一種基于FPGA的新型誤碼測(cè)試儀的設(shè)計(jì)與實(shí)現(xiàn)
誤碼儀是評(píng)估信道性能的基本測(cè)量?jī)x器。本文介紹的誤碼儀結(jié)合FPGA 的特點(diǎn),采用全新的積分式鑒相結(jié)構(gòu),提出了一種新的誤碼測(cè)試方法,經(jīng)多次測(cè)試驗(yàn)證,方案可行...
基于ZYNQ FPGA與PC的IP設(shè)計(jì)與驗(yàn)證方案(6)
賽靈思可擴(kuò)展處理平臺(tái)芯片硬件的核心本質(zhì)就是將通用基礎(chǔ)雙ARMCortex-A9MPCore處理器系統(tǒng)作為“主系統(tǒng)”,結(jié)合低功耗28nm工藝技術(shù),以實(shí)現(xiàn)高...
基于FPGA開發(fā)板的OV7670 驅(qū)動(dòng)設(shè)計(jì)
在一些攝像頭中,pwdn管腳和rst管腳有時(shí)會(huì)直接省略掉。pwdn管腳為電源掉電模式管腳,低電平表示為正常模式,高電平表示掉電模式。使用時(shí),將pwdn管...
關(guān)于設(shè)計(jì)FPGA系統(tǒng)中有源電容放電電路的方法和需要注意的問(wèn)題
電信設(shè)備,服務(wù)器和數(shù)據(jù)中心的最新FPGA具有多個(gè)電源軌,需要正確排序才能安全地為這些系統(tǒng)上下供電。高可靠性DC-DC穩(wěn)壓器和FPGA電源管理的設(shè)計(jì)人員需...
GPGPU體系結(jié)構(gòu)優(yōu)化方向(2)
目前的GPU缺乏cache一致性,需要diable 線程private的L1 cache,或者采用基于軟件的bulk coherence決策(比如在同步...
基于Actel Fusion系列FPGA器件實(shí)現(xiàn)遠(yuǎn)程家電控制系統(tǒng)的設(shè)計(jì)
近年來(lái),隨著人們對(duì)生活品質(zhì)的追求,每個(gè)家庭都越來(lái)越需要一個(gè)集控中心把家庭中的各種家電連接起來(lái),并實(shí)現(xiàn)遠(yuǎn)程訪問(wèn)、控制以及自動(dòng)監(jiān)測(cè)報(bào)警功能。網(wǎng)絡(luò)技術(shù)的發(fā)展使...
2020-07-22 標(biāo)簽:fpga控制器控制系統(tǒng) 1.3k 0
基于FPGA芯片實(shí)現(xiàn)水輪機(jī)組轉(zhuǎn)速測(cè)量系統(tǒng)的設(shè)計(jì)
隨著工業(yè)生產(chǎn)與科學(xué)技術(shù)的發(fā)展,大型水輪機(jī)組的自動(dòng)化水平也在不斷提高。而這些設(shè)備一旦發(fā)生故障,將會(huì)給人們的生活和生命財(cái)產(chǎn)造成極大的威脅。因此,對(duì)其運(yùn)行狀態(tài)...
2020-07-20 標(biāo)簽:fpga芯片測(cè)量系統(tǒng) 1.3k 0
基于現(xiàn)場(chǎng)可編程門陣列技術(shù)和EDA技術(shù)實(shí)現(xiàn)IP核的設(shè)計(jì)方案
在EDA軟件的處理流程中,EDA軟件必須能夠正確解析設(shè)計(jì),才能完成處理,因此設(shè)計(jì)本身對(duì)于EDA軟件是公開的。這里假定EDA軟件是可信的。具有IP核保護(hù)機(jī)...
為什么要在 FPGA 系統(tǒng)設(shè)計(jì)中使用 FPGA SoM?
作者:Tawfeeq Ahmad 2024-08-21 隨著數(shù)據(jù)中心、高性能計(jì)算機(jī)、醫(yī)學(xué)成像、精確布局線跡、專用 PCB 材料、外形限制以及熱管理等應(yīng)用...
FPGA執(zhí)行通信密集型任務(wù)優(yōu)勢(shì) FPGA部署方式特點(diǎn)及限制
FPGA可針對(duì)數(shù)據(jù)包步驟數(shù)量搭建同等數(shù)量流水線(流水線并行結(jié)構(gòu)),數(shù)據(jù)包經(jīng)多個(gè)流水線處理后可即時(shí)輸出。GPU數(shù)據(jù)并行模式依托不同數(shù)據(jù)單元處理不同數(shù)據(jù)包,...
如何利用MAX77812設(shè)置啟動(dòng)和關(guān)斷順序
MAX77812支持主相之間的可編程啟動(dòng)和關(guān)斷。啟動(dòng)和關(guān)斷序列由 GPI 的 EN 引腳或GLB_EN功能啟動(dòng)。主相之間的啟動(dòng)和關(guān)斷延遲時(shí)間可在0ms至...
FPGA SoC電源應(yīng)用中集成柔性功率器件的使用
工業(yè)電子產(chǎn)品的發(fā)展趨勢(shì)是更小的電路板尺寸、更時(shí)尚的外形和更具成本效益。由于這些趨勢(shì),電子系統(tǒng)設(shè)計(jì)人員必須降低印刷電路板(PCB)的尺寸和成本。使用現(xiàn)場(chǎng)可...
2023-04-28 標(biāo)簽:fpga轉(zhuǎn)換器ldo 1.3k 0
快速高效的實(shí)現(xiàn)浮點(diǎn)復(fù)數(shù)矩陣分解
浮點(diǎn)具有更大的數(shù)據(jù)動(dòng)態(tài)范圍,從而在很多算法中只需要一種數(shù)據(jù)類型的優(yōu)勢(shì)。本文介紹如何使用Vivado HLS實(shí)現(xiàn)浮點(diǎn)復(fù)數(shù)矩陣分解。使用HLS可以快速,高效...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |