完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。
文章:12961個(gè) 瀏覽:637140次 帖子:8006個(gè)
FPGA學(xué)習(xí)系列:7. 串并轉(zhuǎn)換
設(shè)計(jì)背景: Verilog語(yǔ)法中很多情況都用到了串并轉(zhuǎn)化的思想,旨在與提升運(yùn)算和芯片運(yùn)行的速度,串行轉(zhuǎn)并行已經(jīng)成為設(shè)計(jì)中不可缺少的一種思維。 設(shè)計(jì)原理 ...
2018-05-31 標(biāo)簽:FPGA串并轉(zhuǎn)換 2.0萬(wàn) 0
Xilinx公司的開(kāi)發(fā)軟件Vivado上的在線調(diào)試工具——ILA
“Sample Data Depth”是采樣深度,深度越大意味著能看到的信息量越多。但是要切記一點(diǎn),采樣的數(shù)據(jù)都是要存儲(chǔ)在芯片內(nèi)的RAM里,所以選擇越大...
Xilinx 7系列FPGA內(nèi)置ADC XADC獲取模擬信號(hào)
XADC內(nèi)部可以直接獲取芯片結(jié)溫和FPGA的若干供電電壓(7系列不包括VCCO),用于監(jiān)控FPGA內(nèi)部狀況。同時(shí)提供了17對(duì)差分管腳,其中一對(duì)專(zhuān)用的模擬...
基于1553B總線和ARINC429總線的數(shù)據(jù)格式介紹
GJB1553B數(shù)據(jù)總線采用Manchester編碼解碼協(xié)議,以異步、命令/響應(yīng)方式執(zhí)行數(shù)據(jù)傳輸,通常采用半雙工方式,其傳輸速率為1Mbit/s.Man...
基于FPGA和VHDL的數(shù)字密碼鎖的設(shè)計(jì)與實(shí)現(xiàn)
本設(shè)計(jì)選用FPGA芯片、4×4矩陣鍵盤(pán)、七段數(shù)碼管為主要硬件,設(shè)計(jì)了一種低功耗、體積小的密碼鎖,并在硬件上驗(yàn)證了其可靠性。由于FPGA的靈活性,密碼長(zhǎng)度...
2012-11-23 標(biāo)簽:FPGA物聯(lián)網(wǎng)密碼鎖 2.0萬(wàn) 2
國(guó)產(chǎn)CPLD(AGM1280)試用記錄
AG1280和STM32、GD32等低成本MCU聯(lián)合使用時(shí),能將只有專(zhuān)用解決方案才能完成的功能帶給通用嵌入式系統(tǒng)。個(gè)人感覺(jué),AG1280的最佳應(yīng)用場(chǎng)景是...
OTFS調(diào)制技術(shù)的基本原理和優(yōu)缺點(diǎn)
在前面的文章中,筆者多次提到OTFS調(diào)制技術(shù)。OTFS (Orthogonal Time Frequency Space) 是一種新興的調(diào)制技術(shù),它采用...
2023-09-19 標(biāo)簽:fpga通信發(fā)射機(jī) 2.0萬(wàn) 0
fpga和cpld的聯(lián)系和區(qū)別有哪些?看完全明白了
數(shù)字編程是數(shù)字電路非常重要的一門(mén)課程,F(xiàn)PGA和CPLD是兩個(gè)重要的編程工具,本文帶您認(rèn)識(shí)fpga和cpld的聯(lián)系和區(qū)別。 FPGA(Field-Pro...
初學(xué)FPGA或者RISC-V編程最簡(jiǎn)單的方式
小小的身軀里面蘊(yùn)涵著大乾坤。我從不崇拜那些買(mǎi)一塊幾千塊錢(qián)的FPGA開(kāi)發(fā)板,跑一些什么DDR、視頻處理以及一些我聽(tīng)不懂的術(shù)語(yǔ)的功能就號(hào)稱(chēng)這樣才是真正的FP...
存儲(chǔ)芯片是什么 存儲(chǔ)芯片的分類(lèi)及發(fā)展歷史
存儲(chǔ)芯片是半導(dǎo)體行業(yè)中非常重要的一類(lèi)產(chǎn)品,我們?nèi)粘K械碾娮釉O(shè)備基本都會(huì)用到存儲(chǔ)器。據(jù)WSTS預(yù)測(cè),2023年全球存儲(chǔ)芯片市場(chǎng)規(guī)模將達(dá)到1675億美元,...
推薦4款高質(zhì)量、低價(jià)格的Xilinx A7 FPGA開(kāi)發(fā)板,小白大神都在用!
FPGA競(jìng)賽?一板在手,獎(jiǎng)項(xiàng)掠走。
2017-10-31 標(biāo)簽:fpga 2.0萬(wàn) 0
看LabVIEW之父談?wù)撐磥?lái)LabVIEW的軟件架構(gòu)
日前,在 NIWEEK 2018上, NI 共同創(chuàng)始人、Fellow、有著 LabVIEW 之父稱(chēng)號(hào)的Jeff Kodosky做了主題演講,他暢談了未來(lái)...
Xilinx FPGA JTAG接口轉(zhuǎn)換成USB接口的方法
隨著USB接口的越來(lái)越普及,現(xiàn)在幾乎所有的接口都可以轉(zhuǎn)換成USB接口,本文主要介紹一下Xilinx FPGA的JTAG接口轉(zhuǎn)換成USB接口的方案。
關(guān)鍵件重要件及關(guān)鍵過(guò)程的區(qū)別
對(duì)于所謂關(guān)鍵工序多出現(xiàn)在現(xiàn)場(chǎng)作業(yè)工藝文件,只是工藝管理的具體要求,對(duì)應(yīng)工藝執(zhí)行,不涉及產(chǎn)品可靠性分析。(當(dāng)然工藝文件好壞一定影響產(chǎn)品質(zhì)量),但對(duì)產(chǎn)品固有...
【紫光同創(chuàng)國(guó)產(chǎn)FPGA教程】【第二十七章】千兆以太網(wǎng)視頻傳輸實(shí)驗(yàn)
本原創(chuàng)教程由芯驛電子科技(上海)有限公司(ALINX)創(chuàng)作,版權(quán)歸本公司所有,如需轉(zhuǎn)載,需授權(quán)并注明出處( http://www. alinx.com ...
隨著FPGA在數(shù)據(jù)中心加速和Smart NIC在SDN和NFV領(lǐng)域的廣泛應(yīng)用,基于以太網(wǎng)接口的FPGA開(kāi)發(fā)板越來(lái)越受到關(guān)注。而更高速率的以太網(wǎng)接口技術(shù)則...
FPGA有多種配置/加載方式。粗略可以分為主動(dòng)和被動(dòng)兩種。主動(dòng)加載是指由FPGA控制配置流程,被動(dòng)加載是指FPGA僅僅被動(dòng)接收配置數(shù)據(jù)。
2018-10-05 標(biāo)簽:fpga 1.9萬(wàn) 0
基于FPGA的簡(jiǎn)單圖像處理程序,可實(shí)現(xiàn)兩個(gè)功能
首先編寫(xiě)相應(yīng)的C/C++語(yǔ)言程序,加入到Vivado HLS工程中,再編寫(xiě)相應(yīng)的testbench代碼進(jìn)行編譯測(cè)試。
【ZYNQ Ultrascale+ MPSOC FPGA教程】第四章PL的LED實(shí)驗(yàn)
對(duì)于ZYNQ來(lái)說(shuō)PL(FPGA)開(kāi)發(fā)是至關(guān)重要的,這也是ZYNQ比其他ARM的有優(yōu)勢(shì)的地方,可以定制化很多ARM端的外設(shè),在定制ARM端的外設(shè)之前先讓我...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |