完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12959個(gè) 瀏覽:637116次 帖子:8006個(gè)
為現(xiàn)場(chǎng)可編程門陣列 (FPGA) 設(shè)計(jì)電源系統(tǒng)可不是件容易的工作。FPGA是高度可配置的半導(dǎo)體器件,這種器件在大量應(yīng)用和終端市場(chǎng)中使用。常見(jiàn)示例包括通信...
FPGA循環(huán)并行化應(yīng)用于先前任務(wù)并行化的推理內(nèi)核
此外,當(dāng)前內(nèi)核的外部?jī)?nèi)存訪問(wèn)效率低下,因此內(nèi)存訪問(wèn)也是瓶頸。在這種狀態(tài)下,即使進(jìn)行循環(huán)并行化,內(nèi)存訪問(wèn)最終也會(huì)成為瓶頸。
FPGA與FPGA之間互連對(duì)信號(hào)延遲的影響,兩片F(xiàn)PGA的IO之間每一個(gè)額外的過(guò)渡,例如連接器、焊點(diǎn)甚至板內(nèi)通孔,都會(huì)增加一些阻抗,從而降低信號(hào)質(zhì)量,并...
當(dāng)一家公司決定研發(fā)一款芯片時(shí),起初架構(gòu)師和幾位頂層設(shè)計(jì)一起創(chuàng)建一些需求、規(guī)范文檔。
基于FPGA實(shí)現(xiàn)FIR數(shù)字濾波電路的設(shè)計(jì)及應(yīng)用
車輛在動(dòng)態(tài)稱重時(shí),作用在平臺(tái)上的力除真實(shí)軸重外,還有許多因素產(chǎn)生的干擾力,如:車速、車輛自身諧振、路面激勵(lì)、輪胎驅(qū)動(dòng)力等,給動(dòng)態(tài)稱重實(shí)現(xiàn)高 測(cè)量造成很大困難。
2023-04-15 標(biāo)簽:fpga濾波電路數(shù)字濾波電路 3.5k 0
實(shí)現(xiàn)與位置傳感器的簡(jiǎn)單對(duì)接
通過(guò)使用C2000? Delfino? TMS320F28379D/S MCU和DesignDRIVE位置管理器技術(shù),設(shè)計(jì)人員能夠避免這一難題,并且與位...
LM3880/LM3881簡(jiǎn)單電源排序器提供一個(gè)簡(jiǎn)單且精準(zhǔn)的方法,來(lái)控制這3個(gè)獨(dú)立電源軌的加電和斷電—然而,根據(jù)目前電源系統(tǒng)所具有的復(fù)雜度來(lái)看,3通道排...
Xilinx的新一代設(shè)計(jì)套件Vivado相比上一代產(chǎn)品 ISE,在運(yùn)行速度、算法優(yōu)化和功能整合等很多方面都有了顯著地改進(jìn)。但是對(duì)初學(xué)者來(lái)說(shuō),新的約束語(yǔ)言...
ic設(shè)計(jì)和fpga設(shè)計(jì)有什么不同 ic設(shè)計(jì)和ic驗(yàn)證哪個(gè)好
IC設(shè)計(jì)和IC驗(yàn)證都是非常重要的環(huán)節(jié),一個(gè)好的IC產(chǎn)品需要二者的配合。IC設(shè)計(jì)是在滿足產(chǎn)品規(guī)格書(shū)的前提下,實(shí)現(xiàn)電路性能、功耗、面積等方面的優(yōu)化,從而滿足...
2023-04-13 標(biāo)簽:fpgaIC設(shè)計(jì) 6.7k 0
LG 電子的工程師將基于模型的設(shè)計(jì)與 MATLAB、Simulink 以及 HDL Coder 結(jié)合使用來(lái)設(shè)計(jì)和實(shí)現(xiàn)基于 FPGA 的原型開(kāi)發(fā)平臺(tái)。
Vivado是Xilinx推出的可編程邏輯設(shè)備(FPGA)軟件開(kāi)發(fā)工具套件,提供了許多TCL命令來(lái)簡(jiǎn)化流程和自動(dòng)化開(kāi)發(fā)。本文將介紹在Vivado中常用的...
關(guān)于子模塊方案保護(hù)的FPGA設(shè)計(jì)
通常配置文件是保存在FPGA片外Flash中。FPGA和Flash之間的連接是通過(guò)PCB連線。這樣的問(wèn)題是,很容易獲取Flash中的原始數(shù)據(jù)(取下Fla...
ic設(shè)計(jì)和fpga設(shè)計(jì)有什么不同 ic設(shè)計(jì)和ic驗(yàn)證哪個(gè)好
IC設(shè)計(jì)和IC驗(yàn)證都是非常重要的環(huán)節(jié),一個(gè)好的IC產(chǎn)品需要二者的配合。IC設(shè)計(jì)是在滿足產(chǎn)品規(guī)格書(shū)的前提下,實(shí)現(xiàn)電路性能、功耗、面積等方面的優(yōu)化,從而滿足...
2023-04-12 標(biāo)簽:fpgaIC設(shè)計(jì) 4k 0
FPGA屬于IC設(shè)計(jì)嗎 fpga驗(yàn)證和ic驗(yàn)證有什么不同 芯片設(shè)計(jì)比f(wàn)pga設(shè)計(jì)難嗎
芯片設(shè)計(jì)和FPGA設(shè)計(jì)都是非常重要的數(shù)字電路設(shè)計(jì)領(lǐng)域。雖然它們都是數(shù)字電路設(shè)計(jì),但在實(shí)際設(shè)計(jì)和開(kāi)發(fā)過(guò)程中,存在很多的不同之處,因此難易程度也存在差異。
2023-04-12 標(biāo)簽:FPGAasic芯片設(shè)計(jì) 7.7k 0
CIC插值濾波器與直接頻率合成器DDS的FPGA實(shí)現(xiàn)
CIC濾波器是無(wú)線通信中的常用模塊,一般用于數(shù)字下變頻(DDC)和數(shù)字上變頻(DUC)系統(tǒng)。隨著現(xiàn)代無(wú)線通信中數(shù)據(jù)速率的增加,它的應(yīng)用變得尤為重要。CI...
從FPGA說(shuō)起的深度學(xué)習(xí):任務(wù)并行性
這是新的系列教程,在本教程中,我們將介紹使用 FPGA 實(shí)現(xiàn)深度學(xué)習(xí)的技術(shù),深度學(xué)習(xí)是近年來(lái)人工智能領(lǐng)域的熱門話題。
多片F(xiàn)PGA的原型驗(yàn)證系統(tǒng)的性能和容量通常受到FPGA間連接的限制。FPGA中有大量的資源,但I(xiàn)O引腳的數(shù)量受封裝技術(shù)的限制
CXL SSD的性能會(huì)與NVMe SSD有何區(qū)別?
CXL和PCIe之間的區(qū)別可能不太明顯。在信號(hào)級(jí)別上,這兩者確實(shí)是相同的,但兩者的協(xié)議不同。CXL選擇比PCIe更快的協(xié)議,盡管CXL.io支持標(biāo)準(zhǔn)的P...
多臺(tái)FPGA原型驗(yàn)證平臺(tái)系統(tǒng)如何實(shí)現(xiàn)自由互連
FPGA原型驗(yàn)證平臺(tái)系統(tǒng)靈活性主要體現(xiàn)在其外部連接表現(xiàn)形式,由單片F(xiàn)PGA平臺(tái)或者2片的FPGA,抑或是4片的FPGA組成一個(gè)子系統(tǒng)。
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |