完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12965個(gè) 瀏覽:637468次 帖子:8006個(gè)
基于FPGA 的可編程系統(tǒng)提供完整的 SATA解決方案
工業(yè)、科學(xué)和醫(yī)療 (ISM) 應(yīng)用領(lǐng)域的嵌入式系統(tǒng)必須支持多種接口。正因如此,許多設(shè)計(jì)團(tuán)隊(duì)都選擇 將FPGA 子卡直接插入 PC 主板,從而獲得一些特殊...
基于構(gòu)造的的嵌入式微處理器MicroBlaze的開發(fā)與應(yīng)用
MicroBlaze是一款基于構(gòu)造的的嵌入式微處理器,它的顯著優(yōu)勢(shì)在于能滿足復(fù)雜應(yīng)用的需求,在除了運(yùn)行簡(jiǎn)單的通用應(yīng)用以外,還能運(yùn)行操作系統(tǒng)。 設(shè)計(jì)人員能...
2017-11-24 標(biāo)簽:fpgamicroblaze 1.6k 0
基于賽靈思FPGA設(shè)計(jì)的整體時(shí)序具有完全可重復(fù)性
滿足設(shè)計(jì)的時(shí)序要求本身已非易事,而要實(shí)現(xiàn)某項(xiàng)設(shè)計(jì)的整體時(shí)序具有完全可重復(fù)性有時(shí)候卻是不可能的任務(wù)。幸運(yùn)的是,設(shè)計(jì)人員可以借助有助于實(shí)現(xiàn)可重復(fù)時(shí)序結(jié)果的...
2017-11-24 標(biāo)簽:fpgaFPGA設(shè)計(jì)可重復(fù)時(shí)序 1.1k 0
基于FPGA可實(shí)現(xiàn)的跳頻MSK信號(hào)實(shí)時(shí)截獲和識(shí)別的設(shè)計(jì)方案
采用MSK 調(diào)制的跳頻通信具有主瓣能量集中、旁瓣衰落滾降快、頻譜利用率高和抗干擾能力強(qiáng)等優(yōu)點(diǎn),在軍事通信中應(yīng)用廣泛。如美軍現(xiàn)役的聯(lián)合戰(zhàn)術(shù)信息分發(fā)系統(tǒng)采用...
基于FPGA的高速圖像采集系統(tǒng)的詳細(xì)分析與結(jié)論
現(xiàn)代化生產(chǎn)和科學(xué)研究對(duì)圖像采集系統(tǒng)的要求日益提高。傳統(tǒng)的圖像采集卡速度慢、處理功能簡(jiǎn)單,不能很好地滿足特殊要求,因此,我們構(gòu)建了 高速圖像采集 系統(tǒng)。它...
利用VHDL硬件描述語言和FPGA技術(shù)完成驅(qū)動(dòng)時(shí)序電路的實(shí)現(xiàn)
CCD驅(qū)動(dòng) 電路的實(shí)現(xiàn)是CCD應(yīng)用技術(shù)的關(guān)鍵問題。以往大多是采用普通數(shù)字芯片實(shí)現(xiàn)驅(qū)動(dòng)電路,CCD外圍電路復(fù)雜,為了克服以上方法的缺點(diǎn),利用VHDL硬件描...
基于FPGA研究設(shè)計(jì)平臺(tái)不斷推動(dòng)創(chuàng)新網(wǎng)絡(luò)發(fā)展的步伐
斯坦福大學(xué)與賽靈思研究實(shí)驗(yàn)室(Xilinx Research Labs) 聯(lián)手,正在開發(fā)專門面向研究社群的第二代高速網(wǎng)絡(luò)設(shè)計(jì)平臺(tái)NetFPGA-10G。...
2017-11-24 標(biāo)簽:fpga 4k 0
創(chuàng)建一臺(tái)基于FPGA的Cray-1計(jì)算機(jī)
希望擁有一臺(tái)經(jīng)典、龐大且計(jì)算能力強(qiáng)大的超級(jí)計(jì)算機(jī)嗎?自己構(gòu)建一臺(tái)吧。 1976年,迪斯科還大行其道,冷戰(zhàn)正處于高潮,而我要到9年之后才出生。那年,正是C...
基于FPGA的CAN總線轉(zhuǎn)換USB接口的設(shè)計(jì)方案
CAN總線是現(xiàn)場(chǎng)總線的一種,因?yàn)槠涑杀镜?、容錯(cuò)能力強(qiáng)、支持分布式控制、通信速率高等優(yōu)點(diǎn)在汽車、工業(yè)控制、航天等領(lǐng)域得到廣泛應(yīng)用。但是計(jì)算機(jī)沒有CAN總線...
基于TD-LTE無線終端綜合測(cè)試儀表的開發(fā)并使用FPGA實(shí)現(xiàn)的方案
正交頻分復(fù)用技術(shù)[1](OFDM)由于頻譜利用率高、易于實(shí)現(xiàn)等優(yōu)點(diǎn),在現(xiàn)代無線通信領(lǐng)域得到了廣泛的應(yīng)用。在TD-LTE中,下行鏈路采用的就是OFDM技術(shù)...
基于FPGA的LZW算法在雷達(dá)回波信號(hào)壓縮中的應(yīng)用
隨著測(cè)試參數(shù)種類增加,測(cè)試環(huán)境越來越復(fù)雜,海量雷達(dá)數(shù)據(jù)與有限存儲(chǔ)容量之間的矛盾日益明顯,實(shí)時(shí)數(shù)據(jù)采集與壓縮技術(shù)可以緩解這一矛盾的加劇。雷達(dá)數(shù)據(jù)采集系統(tǒng)采...
基于FPGA軟核技術(shù)應(yīng)用于高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)的方法減少開發(fā)時(shí)間
為解決不同性能指標(biāo)數(shù)據(jù)采集系統(tǒng)開發(fā)時(shí)間較長(zhǎng)的問題,提出了一種將FPGA軟核技術(shù)應(yīng)用于高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)的方法。系統(tǒng)以Xilinx公司的FPGA為例設(shè)...
2017-11-24 標(biāo)簽:fpga 1.1k 0
基于賽靈思Virtex-4簡(jiǎn)要分析了圖像自適應(yīng)分段線性拉伸算法
由于紅外圖像的成像機(jī)理以及紅外成像自身的原因,紅外圖像有對(duì)比度低、圖像較模糊、噪聲大等特點(diǎn)。因此抑止噪聲,提高圖像信噪比,以及調(diào)整紅外圖像對(duì)比度,以利于...
CPU為操作系統(tǒng)與用戶空間應(yīng)用軟件運(yùn)行MLE Linux軟件棧。由于采用MicroBlaze或PowerPC作為主CPU,當(dāng)運(yùn)行嵌入式Linux操作系統(tǒng)...
2017-11-24 標(biāo)簽:fpga 694 0
Virtex-6 FPGA ML630光傳輸網(wǎng)絡(luò)(OTN)評(píng)估方案的特性與優(yōu)勢(shì)
Xilinx公司的Virtex-6 FPGA包括Virtex-6 LXT FPGA,Virtex-6 SXT FPGA和Virtex-6 HXT FPG...
賽靈思FPGA快速創(chuàng)建存儲(chǔ)器接口的設(shè)計(jì)方法
Xilinx FPGA 提供可簡(jiǎn)化接口設(shè)計(jì)的 I/O 模塊和邏輯資源。盡管如此,這些 I/O 模塊以及額外的邏輯仍需設(shè)計(jì)人員在源 RTL 代碼中配置、驗(yàn)...
直接擴(kuò)頻通信同步系統(tǒng)的xilinx FPGA設(shè)計(jì)原理分析
對(duì)直接擴(kuò)頻通信同步系統(tǒng)進(jìn)行了研究,使用PN碼作為擴(kuò)頻序列,利用其良好的自相關(guān)性,提出一種新式的滑動(dòng)相關(guān)法使收發(fā)端同步,并給出該系統(tǒng)的FPGA實(shí)現(xiàn)方法...
2017-11-24 標(biāo)簽:fpgaFPGA設(shè)計(jì)通信 1.8k 0
利用MCU和FPGA設(shè)計(jì)車載信息娛樂系統(tǒng)的系統(tǒng)架構(gòu)與應(yīng)用
汽車工業(yè)蓬勃發(fā)展,車載信息娛樂系統(tǒng)已經(jīng)不再是豪華轎車的獨(dú)有設(shè)施,越來越多的中低端轎車開始擁有自己的信息娛樂系統(tǒng)。然而,車載信息娛樂系統(tǒng)是一個(gè)高度集成的復(fù)...
2017-11-24 標(biāo)簽:fpgamcuFPGA設(shè)計(jì) 2.2k 0
基于VHDL語言并選用FPGA設(shè)計(jì)了一個(gè)卷積碼編碼器
數(shù)字信號(hào)在有噪聲的信道中傳輸時(shí),由于受到干擾的影響,會(huì)發(fā)生誤碼。在設(shè)計(jì)數(shù)字通信系統(tǒng)時(shí),首先應(yīng)合理設(shè)計(jì)基帶信號(hào),選擇調(diào)制、解調(diào)方式,并采用均衡措施等,使誤...
2017-11-24 標(biāo)簽:fpgaFPGA設(shè)計(jì)vhdl 2.7k 0
基于FPGA和SAA7113芯片的視頻采集監(jiān)控方案
提出了基于 FPGA 的視頻監(jiān)控系統(tǒng)整體實(shí)現(xiàn)方案。首先介紹了在FPGA中設(shè)計(jì)I2C總線配置模塊對(duì)視頻處理芯片進(jìn)行合理的配置,然后簡(jiǎn)單介紹了視頻信號(hào)的處理...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |