完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > ip
網(wǎng)絡(luò)之間互連的協(xié)議也就是為計算機網(wǎng)絡(luò)相互連接進行通信而設(shè)計的協(xié)議。在因特網(wǎng)中,它是能使連接到網(wǎng)上的所有計算機網(wǎng)絡(luò)實現(xiàn)相互通信的一套規(guī)則,規(guī)定了計算機在因特網(wǎng)上進行通信時應(yīng)當(dāng)遵守的規(guī)則。
文章:1485個 瀏覽:155877次 帖子:15個
BarcoSilex的IP核心營銷經(jīng)理Gregory Baudet在NAB 2014上討論了他們的4K視頻IP和JPEG2000壓縮演示。
Xilinx的HDMI 1.4Tx/Rx和HDMI 2.0Tx/Rx的IP內(nèi)核介紹
Xilinx的HDMI 1.4 Tx / Rx和HDMI 2.0 Tx / Rx的IP內(nèi)核將采用最新發(fā)布的inrevium AMERICA FMC HD...
intoPIX TICO夾層壓縮提供高達(dá)4:1的視覺無損壓縮,并在使用Xilinx HDMI IP內(nèi)核的KC705 Kintex-7評估平臺上進行了演示。
Xilinx Power Advantage采用KC705評估套件演示
Xilinx開始在28nm工藝技術(shù)節(jié)點上實現(xiàn)前所未有的功耗降低。
此演示展示了Xilinx的400GE解決方案,該解決方案采用Xilinx Virtex UltraScale VU190器件,預(yù)先標(biāo)準(zhǔn)的400GE MA...
如何使用Vivado功能創(chuàng)建AXI外設(shè)
了解如何使用Vivado的創(chuàng)建和封裝IP功能創(chuàng)建可添加自定義邏輯的AXI外設(shè),以創(chuàng)建自定義IP。
如何使用Vivado Logic Analyzer與邏輯調(diào)試IP進行交互
了解Vivado中的Logic Debug功能,如何將邏輯調(diào)試IP添加到設(shè)計中,以及如何使用Vivado Logic Analyzer與邏輯調(diào)試IP進行交互。
Virtex-7 VC709連接功能套件的特點及應(yīng)用介紹
觀看Virtex?-7 FPGA VC709連接功能套件,這是一款40Gb / s平臺,適用于高帶寬和高性能應(yīng)用,包含所有必要的硬件,工具和IP,可在開...
如何將IP模塊整合到System Generator for DSP中
了解如何將Vivado HLS設(shè)計作為IP模塊整合到System Generator for DSP中。 了解如何將Vivado HLS設(shè)計保存為IP...
訪問集成Xilinx模數(shù)轉(zhuǎn)換器的三種方法介紹
了解訪問集成Xilinx模數(shù)轉(zhuǎn)換器(XADC)的三種方法; 通過直接連接到PS,作為PS或Microblaze的AXI外設(shè),或作為邏輯的IP核。
2018-11-20 標(biāo)簽:賽靈思ip模數(shù)轉(zhuǎn)換器 3.2k 0
Zynq-7000 AP SoC ZC702評估套件的特點與應(yīng)用
Zynq-7000 All Programmable SoC評估套件ZC702簡介使設(shè)計人員能夠快速評估Zynq-7000技術(shù),同時通過其可擴展性開發(fā)大...
Vivado Design Suite 2016.1的新功能介紹
了解Vivado Design Suite 2016中的新功能。 我們將回顧新的UltraFast方法檢查,HDL模塊參考流程和用于IPI設(shè)計的Sma...
如何在Vivado Design Suite 中進行IP加密
此視頻概述了Vivado Design Suite中的IP加密。 它涵蓋了IP加密工具流程,如何準(zhǔn)備加密IP以及如何在Vivado中運行加密工具。
網(wǎng)絡(luò)研討會將重點介紹Xilinx及其合作伙伴的IP核豐富套件如何通過生態(tài)系統(tǒng)使用戶能夠快速,輕松地把握在機器視覺市場的機會。
如何將2014.x Ultrascale內(nèi)存IP級I/O遷移到2015.1版本中
了解將2014.x Ultrascale內(nèi)存IP級I / O約束遷移到2015.1版本所涉及的過程,其中I / O現(xiàn)在在頂級約束文件中定義。
觀看視頻,學(xué)習(xí)如何將 Vivado IP 和第三方綜合工具配合使用。 此視頻將通過一個設(shè)計實例引導(dǎo)您完成創(chuàng)建自定義 IP 的步驟;用第三方綜合工具IP黑...
為什么企業(yè)都開始更替為IP通訊系統(tǒng)IP通訊系統(tǒng)可以帶來什么價值
為啥企業(yè)都開始更替為IP通訊系統(tǒng)? 因為它能節(jié)省布線成本、人工成本、通訊成本、擴容成本。同時還擁有更多
2018-11-17 標(biāo)簽:IP無線通訊通訊系統(tǒng) 3.9k 0
RTL8019AS支持三種工作方式:第一種為跳線方式,網(wǎng)絡(luò)控制器的I/O地址和中斷都由跳線決定;第二種為免跳線方式。
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |