完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > pcie
PCI-Express(peripheral component interconnect express)是一種高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),它原來(lái)的名稱為“3GIO”,是由英特爾在2001年提出的,旨在替代舊的PCI,PCI-X和AGP總線標(biāo)準(zhǔn)。
文章:1250個(gè) 瀏覽:88529次 帖子:361個(gè)
12位PCIe卡運(yùn)行FFT應(yīng)用程序簡(jiǎn)介
Keysight為其U5303A推出了改進(jìn)的FFT選項(xiàng),U5303A是一款PCIe 12位數(shù)據(jù)采集卡,支持兩個(gè)通道,采樣率從1 Gsample/s到3....
關(guān)于PCIe協(xié)議中FPGA的實(shí)現(xiàn)
PCIe鏈路協(xié)議使用“端到端的數(shù)據(jù)傳送方式”,發(fā)送端和接收端中都含有TX(發(fā)送邏輯)和RX(接收邏輯)。
基于XAPP1052參考設(shè)計(jì)的PCIe總線實(shí)現(xiàn)方法
目前通過(guò) FPGA 實(shí)現(xiàn) PCIe 接口是一種比較常用的方式,具有硬件成本低、可靠性高、靈活性大、易于升級(jí)等優(yōu)勢(shì)。兩大 FPGA 廠商 Xilinx 和...
PCIe設(shè)備在一個(gè)系統(tǒng)中是如何發(fā)現(xiàn)與訪問(wèn)的
PCIe體系架構(gòu)一般由root complex,switch,endpoint等類型的PCIe設(shè)備組成,在root complex和switch中通常會(huì)...
2019-03-11 標(biāo)簽:寄存器PCIe處理器系統(tǒng) 2.0萬(wàn) 0
PCIe 5.0已準(zhǔn)備好進(jìn)入黃金時(shí)段
PCI-SIG 組織期望這兩個(gè)標(biāo)準(zhǔn)在市場(chǎng)上共存一段時(shí)間,PCIe 5.0主要用于渴望達(dá)到最高吞吐量的高性能設(shè)備,如用于AI工作負(fù)載的GPU和網(wǎng)絡(luò)應(yīng)用。這...
傳統(tǒng)的復(fù)位方式分為Cold、Warm和Hot Reset。PCIe設(shè)備可以根據(jù)當(dāng)前的設(shè)備的運(yùn)行狀態(tài)選擇合適的復(fù)位方式,PCIe總線提供多種復(fù)位方式的主要...
該信號(hào)為全局復(fù)位信號(hào),由處理器系統(tǒng)提供(RC),處理器系統(tǒng)需要為PCIe插槽和PCIe設(shè)備提供該復(fù)位信號(hào)。PCIe設(shè)備使用該信號(hào)復(fù)位內(nèi)部邏輯。當(dāng)該信號(hào)有...
如何為KCU105評(píng)估套件創(chuàng)建Tandem設(shè)計(jì)
了解如何針對(duì)KCU105評(píng)估套件創(chuàng)建Tandem設(shè)計(jì)。 Tandem方法將比特流分成兩部分,允許首先加載比特流的PCIe部分,以確保在系統(tǒng)期間枚舉PCIe塊
如何使用IP Integrator創(chuàng)建硬件設(shè)計(jì)
本視頻介紹了使用IP Integrator(IPI)創(chuàng)建簡(jiǎn)單硬件設(shè)計(jì)的過(guò)程。 使用IPI可以無(wú)縫,快速地實(shí)現(xiàn)DDR4和PCIe等塊 連接在一起,在幾...
在Vivado設(shè)計(jì)套件中進(jìn)行PCIe遠(yuǎn)程調(diào)試有哪些好處
本視頻將從您介紹在Vivado設(shè)計(jì)套件中通過(guò)PCIe進(jìn)行遠(yuǎn)程調(diào)試的好處。視頻詳細(xì)解釋了在所有的硬件組件和軟件組件,以及將XVC(Xilinx虛擬電纜)功...
Xilinx PCIe DMA子系統(tǒng)的性能測(cè)試
本視頻介紹了設(shè)置和測(cè)試Xilinx PCIe DMA子系統(tǒng)性能的過(guò)程。
UltraScale FPGA器件中PCIe Gen3模塊的性能演示
查看UltraScale FPGA中集成的PCIe Gen3模塊的性能演示。 第一個(gè)演示顯示了PCIe鏈路上的最大數(shù)據(jù)吞吐量; demo#2利用現(xiàn)...
如何創(chuàng)建具有DMA和DDR3內(nèi)存支持的先進(jìn)PCIe,千兆以太網(wǎng)設(shè)計(jì)
了解連接域特定目標(biāo)設(shè)計(jì)平臺(tái)如何使您能夠創(chuàng)建具有DMA和DDR3內(nèi)存支持的先進(jìn)PCIe,千兆以太網(wǎng)設(shè)計(jì)。
第7部分,共7部分 - 英特爾?至強(qiáng)融核?網(wǎng)絡(luò)研討會(huì)系列匯編
PCI-Express簡(jiǎn)稱PCI-E于2001年春季由Intel公司提出。隨后在2001年底,包括Intel、AMD、DELL、IBM在內(nèi)的20多家業(yè)...
PCIE總線規(guī)范范例:PCI-Express板卡PCB設(shè)計(jì)
PCIE需要在發(fā)送端(PETPN)和對(duì)方的接收端之間進(jìn)行交流耦合,差分對(duì)的兩個(gè)交流耦合電容必須有相同的封裝尺寸,位置要對(duì)稱,并且要擺放在靠近金手指這邊...
PCIe是什么?PCIe標(biāo)準(zhǔn)和PCIe布線規(guī)則總結(jié)概述
PCI-Express(peripheral component interconnect express)是一種高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),它原來(lái)的名...
PCI Express是一種高性能互連協(xié)議,被廣泛應(yīng)用于網(wǎng)絡(luò)適配、圖形加速器、網(wǎng)絡(luò)存儲(chǔ)、大數(shù)據(jù)傳輸以及嵌入式系統(tǒng)等領(lǐng)域。在高速互連領(lǐng)域中,使用高速差分總...
PCIe彈性緩存主要用于解決跨時(shí)鐘域問(wèn)題
需要注意的是PCIe Spec并沒有規(guī)定彈性緩存的具體位置,設(shè)計(jì)者可以將彈性緩存放在8b/10b解碼器之前,也可以把彈性緩存放在8b/10b解碼器之后。...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |