完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
標簽 > xilinx
Xilinx是全球領先的可編程邏輯完整解決方案的供應商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級集成電路、軟件設計工具以及作為預定義系統(tǒng)級功能的IP(Intellectual Property)核。
文章:1690個 瀏覽:131329次 帖子:5361個
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載49:Spartan
通常情況下,如果對性能要求不是太高,最好是讓PicoBlaze在低頻下工作,因為它所處理的外設一般為低速設備,例如,串行通信,按鍵等。另外,低頻工作也會...
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載37:Spartan
這里介紹如何用PlanAhead進行RTL代碼開發(fā)與分析。需要說明一點,本章所用的所有實例都可以在PlanAhead的安裝目錄E:\Xilinx\11....
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載40:Spartan
最大化【Package Pins】,如圖10-45 所示, 和按鈕配合,完成對器件引腳的排序,如圖中我們將所有VREF 引腳排在一起,選中所有VREF ...
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載17:Spartan
Spartan-6 FPGA系列為消費、汽車、無線和其他價格敏感或大批量市場,提供了低風險和低成本的串行連接解決方案。
“深化大數(shù)據(jù)、人工智能等研發(fā)應用,培育新一代信息技術、高端裝備、生物醫(yī)藥、新能源汽車、新材料等新興產業(yè)集群,壯大數(shù)字經濟。”,“打造工業(yè)互聯(lián)網(wǎng)平臺,拓展...
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載13:Spartan
Spartan-6中的BRAM存儲18Kbit數(shù)據(jù),能配置成兩個獨立的9Kbit BRAM或者一個18Kbit BRAM。每個RAM可以通過兩個端口尋址...
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載29:Spartan
ChipScope Pro 提供了多種不同功能的調試內核,通常分成三類:邏輯調試內核、誤比特率測試核和集成總線分析核。用戶根據(jù)系統(tǒng)的調試要求,應用不同的...
Xilinx推出Smarter無線電解決方案 可滿足新一代LTE與多載波GSM平臺性能需求
All Programmable 技術和器件的全球領先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出多款Smarte...
如何在IP的kernel module里設置并使用IP interrupt
有時我們需要為官方 IP 或者自己創(chuàng)建的 IP 生成 kernel module,然后在 linux kernel space 里使用 kernel m...
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載28:Spartan
FPGA和PCB設計人員保留一定數(shù)量FPGA引腳作為測試引腳,F(xiàn)PGA設計者在編寫FPGA代碼時,將需要觀察的FPGA內部信號定義為模塊的輸出,在綜合實...
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載4:2.1 Spartan
Spartan-6每個CLB模塊里包含兩個SLICE。CLB通過交換矩陣和外部通用邏輯陣列相連,如圖2-1和圖2-2所示。底部的SLICE標號為SLIC...
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載44:Spartan
FloorPlanning 工具是PlanAhead 的一個組成部分,用它可以對FPGA 設計進行分析,首先找到設計中的時序問題或者擁塞的問題,然后再通...
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載50:Spartan
1. PICOBLAZE 嵌入式系統(tǒng),包括1 個8 位的方波輸出口,一個驅動兩位7 段LED 的輸出口,一個時鐘輸入和一個中斷輸入。
Spartan-6觸發(fā)器控制信號的扇出數(shù)量統(tǒng)計方式
Xilinx推薦對于低扇出的觸發(fā)器控制信號在代碼編寫時盡量吸收進觸發(fā)器D輸入端之前的LUT中,并在XST的綜合屬性選項中提供配置項,讓XST綜合時自動將...
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載42:Spartan
可以將綜合后網(wǎng)表文件導入PlanAhead,然后在PlanAhead 中完成關鍵時鐘,以及相關聯(lián)的I/O 端口的分配。
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載7:Spartan
時鐘布線資源具有高速、低SKEW的特點,它對系統(tǒng)設計非常重要,即使系統(tǒng)速率不高,也應該關注時鐘設計,以消除潛在的時鐘危險。
換一批
編輯推薦廠商產品技術軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術 | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |