91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>通信網(wǎng)絡(luò)>通信設(shè)計(jì)應(yīng)用>利用Maxim時(shí)鐘IC實(shí)現(xiàn)主備時(shí)鐘卡冗余,Implement

利用Maxim時(shí)鐘IC實(shí)現(xiàn)主備時(shí)鐘卡冗余,Implement

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦
熱點(diǎn)推薦

如何實(shí)現(xiàn)高速時(shí)鐘信號(hào)的差分布線

如何實(shí)現(xiàn)高速時(shí)鐘信號(hào)的差分布線 在高速設(shè)計(jì)中,如何解決信號(hào)的完整性問(wèn)題?差分布線方式是如何實(shí)現(xiàn)的?對(duì)于只有一個(gè)輸出端的時(shí)鐘信號(hào)線,如何實(shí)現(xiàn)差分布線?
2009-04-15 00:26:373623

POV LED時(shí)鐘的設(shè)計(jì)

設(shè)計(jì)一個(gè)旋轉(zhuǎn)的LED時(shí)鐘,將一排LED燈組安裝在指針旋轉(zhuǎn)板上,利用人眼的視覺(jué)暫留效應(yīng),使用單片機(jī)I/O端口控制LED的點(diǎn)亮和熄滅形成圖像從而顯示出時(shí)鐘畫(huà)面。在介紹旋轉(zhuǎn)LED時(shí)鐘實(shí)現(xiàn)
2012-02-22 10:17:0210650

ADI推出業(yè)界最低抖動(dòng)RF時(shí)鐘IC AD9525

Analog Devices, Inc. (NASDAQ: ADI) 全球領(lǐng)先的高性能信號(hào)處理解決方案供應(yīng)商,最近推出一款具有業(yè)界最低抖動(dòng)特性的 RF 時(shí)鐘 IC(射頻時(shí)鐘集成電路)AD9525
2012-11-02 10:16:534749

采用NuMicro M05132讀寫(xiě)接觸式IC接口電路

本系統(tǒng)采用NuMicro M05132位微控制器實(shí)現(xiàn)IC的接口,負(fù)責(zé)時(shí)鐘和數(shù)據(jù)的存儲(chǔ)與讀取,預(yù)留了其他種類(lèi)IC所需要的RST、FUS、PGM等信號(hào),IC的插入與撥出是通過(guò)IC適配插座上的開(kāi)關(guān)來(lái)識(shí)別,其硬件接口電路圖如圖所示。
2014-10-27 09:41:342025

Xilinx FPGA時(shí)鐘資源概述

“全局時(shí)鐘和第二全局時(shí)鐘資源”是FPGA同步設(shè)計(jì)的一個(gè)重要概念。合理利用該資源可以改善設(shè)計(jì)的綜合和實(shí)現(xiàn)效果;如果使用不當(dāng),不但會(huì)影響設(shè)計(jì)的工作頻率和穩(wěn)定性等,甚至?xí)?dǎo)致設(shè)計(jì)的綜合、實(shí)現(xiàn)過(guò)程出錯(cuò)
2023-07-24 11:07:041443

IC設(shè)計(jì)必須關(guān)注的時(shí)鐘抖動(dòng)

時(shí)鐘抖動(dòng)是相對(duì)于理想時(shí)鐘沿實(shí)際時(shí)鐘存在不隨時(shí)間積累的、時(shí)而超前、時(shí)而滯后的偏移稱(chēng)為時(shí)鐘抖動(dòng),簡(jiǎn)稱(chēng)抖動(dòng)
2023-11-08 15:08:013278

Microchip發(fā)布2.1版TimeProviderò 4100時(shí)鐘產(chǎn)品

新推出的精密時(shí)序時(shí)鐘,搭配網(wǎng)關(guān)時(shí)鐘和最快速的高性能邊界時(shí)鐘,增強(qiáng)5G移動(dòng)網(wǎng)絡(luò)的相位保護(hù)。
2020-04-22 14:32:031113

系統(tǒng)時(shí)鐘介紹

個(gè)人學(xué)習(xí)筆記:時(shí)鐘系統(tǒng)一.時(shí)鐘系統(tǒng)5個(gè)時(shí)鐘源HSI高速內(nèi)部時(shí)鐘HSE高速外部時(shí)鐘LSI低速內(nèi)部時(shí)鐘LSE低速外部時(shí)鐘PLL鎖相環(huán)時(shí)鐘二.系統(tǒng)時(shí)鐘介紹1.HSE(High Speed
2021-08-12 07:17:53

利用定時(shí)器中斷實(shí)現(xiàn)時(shí)鐘功能

功能要求:1.利用定時(shí)器中斷實(shí)現(xiàn)時(shí)鐘功能,格式:時(shí)-分-秒。2.實(shí)現(xiàn)時(shí)鐘顯示和鬧鐘設(shè)置兩個(gè)功能的切換。3.鬧鐘設(shè)置,且限定字符格式(如時(shí)針不得超過(guò)24等)。4.時(shí)鐘到達(dá)預(yù)設(shè)值時(shí),鬧鈴正常響起,且用
2021-07-21 08:37:54

SPARTAN 3E上的時(shí)鐘分頻怎么實(shí)現(xiàn)?

你好,我需要在SPARTAN 3E上實(shí)現(xiàn)運(yùn)行時(shí),用戶可切換的時(shí)鐘分頻。它適用于用戶可以在VGA(25MHz像素時(shí)鐘)或SVGA(50MHz)之間切換的應(yīng)用。我可以使用輸入信號(hào)實(shí)現(xiàn)一個(gè)??簡(jiǎn)單
2019-06-20 11:56:30

介紹時(shí)鐘樹(shù)

什么是 時(shí)鐘樹(shù)下面介紹時(shí)鐘樹(shù)二. HSE時(shí)鐘 (外部高速時(shí)鐘)HSE時(shí)鐘無(wú)源晶振接線方法三.HSI時(shí)鐘 (內(nèi)部高速...
2021-08-06 06:11:50

使用時(shí)鐘信號(hào)驅(qū)動(dòng)FF的CE引腳并啟用FIFO的線路

嘿大家,快速技術(shù)問(wèn)題:我一直在閱讀有關(guān)同步設(shè)計(jì)實(shí)踐的一些內(nèi)容,并試圖在我的設(shè)計(jì)中實(shí)現(xiàn)這些想法。我想知道使用時(shí)鐘信號(hào)驅(qū)動(dòng)觸發(fā)器的CE引腳是否是一個(gè)很好的設(shè)計(jì)實(shí)踐?情況如下:我有一個(gè)來(lái)自MMCM的時(shí)鐘
2019-03-27 08:52:28

在大型的硬件設(shè)計(jì)上 晶振的冗余設(shè)計(jì)是否有必要?

現(xiàn)在數(shù)據(jù)中心的交換機(jī)產(chǎn)品硬件上設(shè)計(jì)越來(lái)越大,一張板卡上時(shí)鐘數(shù)量少的幾路,多的要十幾二十幾路。經(jīng)常使用一個(gè)晶振、多個(gè)buffer的設(shè)計(jì)。那么在這種情況下晶振的冗余設(shè)計(jì)是否有必要?如果有必要如何設(shè)計(jì)晶振的冗余才好呢?能在時(shí)鐘掛掉的時(shí)候,備用時(shí)鐘能迅速的頂替?請(qǐng)大神們發(fā)表下看法!
2016-01-13 09:10:12

外設(shè)時(shí)鐘對(duì)CPU時(shí)鐘有什么影響?

您好!我們是新的PSoC,和目前正在調(diào)查這一新的項(xiàng)目,我們需要移位寄存器和時(shí)鐘數(shù)據(jù)。我們編譯的shiftreg示例項(xiàng)目,改為32位寬,并設(shè)置/總線時(shí)鐘66mhz ..STA報(bào)告安裝違規(guī),F(xiàn) max
2019-09-04 09:20:57

如何利用FPGA實(shí)現(xiàn)可調(diào)頻率的時(shí)鐘設(shè)計(jì)?

本文研究了一種可對(duì)頻率進(jìn)行動(dòng)態(tài)調(diào)整的時(shí)鐘,通過(guò)對(duì)時(shí)鐘頻率的動(dòng)態(tài)修正,實(shí)現(xiàn)主從時(shí)鐘頻率的同步,進(jìn)而實(shí)現(xiàn)時(shí)間同步。
2021-05-10 07:01:08

如何利用STM32-RTC實(shí)時(shí)時(shí)鐘實(shí)現(xiàn)毫秒計(jì)時(shí)?

如何利用STM32-RTC實(shí)時(shí)時(shí)鐘實(shí)現(xiàn)毫秒計(jì)時(shí)?
2021-11-23 06:33:17

如何利用字符設(shè)備實(shí)現(xiàn)IC設(shè)備的驅(qū)動(dòng)模塊開(kāi)發(fā)?

Linux系統(tǒng)將設(shè)備有哪幾種類(lèi)型如何利用字符設(shè)備實(shí)現(xiàn)IC設(shè)備的驅(qū)動(dòng)模塊開(kāi)發(fā)
2021-04-27 06:35:18

如何利用實(shí)時(shí)時(shí)鐘IC RV5C338A實(shí)現(xiàn)用軟件校正時(shí)間?

如何利用實(shí)時(shí)時(shí)鐘IC RV5C338A實(shí)現(xiàn)用軟件校正時(shí)間?
2021-04-27 06:12:14

如何利用數(shù)碼管實(shí)現(xiàn)網(wǎng)絡(luò)時(shí)鐘的設(shè)計(jì)?

如何利用數(shù)碼管實(shí)現(xiàn)網(wǎng)絡(luò)時(shí)鐘的設(shè)計(jì)?
2022-01-19 06:04:46

是否必須將時(shí)鐘與輔助時(shí)鐘重新同步?

-4,096MHz如果我想使用“輔助時(shí)鐘”對(duì)使用“時(shí)鐘”處理的信號(hào)進(jìn)行采樣,是否必須將其與“輔助時(shí)鐘”重新同步?從“時(shí)鐘”獲得所有“輔助時(shí)鐘”之后?但他們的頻率是不同的。為了同步,我使用兩個(gè)FF
2019-01-24 10:06:00

請(qǐng)問(wèn)STM8時(shí)鐘如何切換?

STM8時(shí)鐘切換時(shí)鐘源的方法
2020-11-16 06:28:16

請(qǐng)問(wèn)怎樣平滑無(wú)誤地實(shí)現(xiàn)時(shí)鐘切換?

常用的冗余時(shí)鐘方案有哪些?動(dòng)態(tài)時(shí)鐘切換與基于DCXO的時(shí)鐘切換各有什么優(yōu)缺點(diǎn)?參考時(shí)鐘和晶振之間的動(dòng)態(tài)切換是怎樣進(jìn)行的?單位周期相位校正(PCC)是如何實(shí)現(xiàn)平滑切換的?動(dòng)態(tài)平滑切換器件的設(shè)計(jì)通常包括哪幾個(gè)功能塊?
2021-04-19 07:32:07

VxWorks中數(shù)據(jù)一致性功能組件的設(shè)計(jì)與實(shí)現(xiàn)

數(shù)據(jù)一致性是備用系統(tǒng)必須解決的問(wèn)題。目前系統(tǒng)的一致性都采用手工編程來(lái)實(shí)現(xiàn)。導(dǎo)致代碼結(jié)構(gòu)繁雜,且效率不高。利用VxWorks的異常處理機(jī)制,結(jié)合RISC CPU的特性.設(shè)
2008-12-16 14:21:035

利用DS1302 時(shí)鐘芯片實(shí)現(xiàn)“時(shí)間鎖”的方法

利用DS1302 時(shí)鐘芯片實(shí)現(xiàn)“時(shí)間鎖”的方法
2009-05-15 13:44:28143

基于單片機(jī)的預(yù)付費(fèi)智能水表軟時(shí)鐘結(jié)構(gòu)設(shè)計(jì)與分析

本文介紹了預(yù)付費(fèi)智能水表的工作原理及其MPU MSP430F413 單片機(jī)和PCF8563時(shí)鐘芯片的功能及特性在水表中的應(yīng)用。詳細(xì)說(shuō)明了利用匯編語(yǔ)言實(shí)現(xiàn)了定時(shí)1 秒鐘中斷功能 和實(shí)時(shí)時(shí)鐘
2009-06-18 09:28:2744

軟件冗余的原理和配置

軟件冗余的原理和配置:7.1 軟件冗余基本信息介紹軟件冗余是Siemens 實(shí)現(xiàn)冗余功能的一種低成本解決方案,可以應(yīng)用于對(duì)系統(tǒng)切換時(shí)間為秒級(jí)的控制系統(tǒng)中。7.1.1 系統(tǒng)結(jié)
2009-07-05 17:37:1827

時(shí)鐘驅(qū)動(dòng)的原理和實(shí)現(xiàn)

介紹了基于MC146818 RTC 和Intel 8254 PIT 的一種通用時(shí)鐘驅(qū)動(dòng)的實(shí)現(xiàn)方法,給出了硬件和軟件方面的實(shí)現(xiàn)流程。
2009-09-10 16:37:2821

VxWorks中數(shù)據(jù)一致性功能組件的設(shè)計(jì)與實(shí)現(xiàn)

數(shù)據(jù)一致性是備用系統(tǒng)必須解決的問(wèn)題。目前系統(tǒng)的一致性都采用手工編程來(lái)實(shí)現(xiàn),導(dǎo)致代碼結(jié)構(gòu)繁雜,且效率不高。利用VxWorks 的異常處理機(jī)制,結(jié)合RISC CPU 的特性,設(shè)計(jì)實(shí)
2009-09-22 11:32:088

VxWorks中數(shù)據(jù)一致性功能組件的設(shè)計(jì)與實(shí)現(xiàn)

數(shù)據(jù)一致性是備用系統(tǒng)必須解決的問(wèn)題。目前系統(tǒng)的一致性都采用手工編程來(lái)實(shí)現(xiàn)。導(dǎo)致代碼結(jié)構(gòu)繁雜,且效率不高。利用VxWorks的異常處理機(jī)制,結(jié)合RISC CPU的特性.設(shè)計(jì)
2009-11-28 16:47:2611

VxWorks中數(shù)據(jù)一致性功能組件的設(shè)計(jì)與實(shí)現(xiàn)

VxWorks中
2010-01-09 15:32:3831

PCIe授時(shí)時(shí)鐘板卡

、1PPS和TOD等信號(hào),用作對(duì)外授時(shí)。 PCIe授時(shí)時(shí)鐘板卡通過(guò)PCI-e接口為計(jì)算機(jī)傳遞時(shí)間信息和定時(shí)中斷信號(hào),實(shí)現(xiàn)計(jì)算機(jī)軟件時(shí)間與板卡的時(shí)間同步
2024-01-09 13:28:11

VC-7800電力系統(tǒng)衛(wèi)星同步時(shí)鐘簡(jiǎn)介

VC-7800電力系統(tǒng)衛(wèi)星同步時(shí)鐘采用北斗GPS雙衛(wèi)星系統(tǒng)設(shè)計(jì),雙系統(tǒng)授時(shí)自動(dòng)切換,同時(shí)接收北斗和GPS衛(wèi)星信號(hào),直接滿足電力時(shí)鐘的多時(shí)間基準(zhǔn)源要求。設(shè)備內(nèi)置恒溫晶體鐘或
2010-08-17 10:16:5421

AD9520/AD9522 時(shí)鐘發(fā)生與分配IC,實(shí)現(xiàn)最佳器件

AD9520/AD9522 時(shí)鐘發(fā)生與分配IC,實(shí)現(xiàn)最佳器件集成度、低噪聲、低抖動(dòng)性能與信號(hào)輸出靈活性 全球領(lǐng)先的高性能信號(hào)處理解決方案供應(yīng)商,最新推出一
2008-10-08 11:34:572354

2MHZ時(shí)鐘電路圖

2MHZ時(shí)鐘電路圖
2009-01-17 22:33:571507

利用實(shí)時(shí)時(shí)鐘IC RV5C338A實(shí)現(xiàn)用軟件校正時(shí)間

利用實(shí)時(shí)時(shí)鐘IC RV5C338A實(shí)現(xiàn)用軟件校正時(shí)間 我們知道,實(shí)時(shí)時(shí)鐘IC一般把它產(chǎn)生的時(shí)間信號(hào)傳遞給微處理器等一類(lèi)器件,作為它們的時(shí)鐘信號(hào)。通常,由頻率為32.768kHz晶振產(chǎn)
2009-02-08 11:10:161393

IC數(shù)據(jù)和時(shí)鐘時(shí)鐘線緩沖電路

IC數(shù)據(jù)和時(shí)鐘時(shí)鐘線緩沖電路
2009-09-12 11:57:021707

大型設(shè)計(jì)中FPGA的多時(shí)鐘設(shè)計(jì)策略

大型設(shè)計(jì)中FPGA的多時(shí)鐘設(shè)計(jì)策略 利用FPGA實(shí)現(xiàn)大型設(shè)計(jì)時(shí),可能需要FPGA具有以多個(gè)時(shí)鐘運(yùn)行的多重?cái)?shù)據(jù)通路,這種多時(shí)鐘FPGA設(shè)計(jì)必須特別小心,需要注意最大時(shí)鐘速率
2009-12-27 13:28:04828

安森美時(shí)鐘管理產(chǎn)品系列增加新的時(shí)鐘和數(shù)據(jù)驅(qū)動(dòng)IC

安森美時(shí)鐘管理產(chǎn)品系列增加新的時(shí)鐘和數(shù)據(jù)驅(qū)動(dòng)IC  應(yīng)用于綠色電子產(chǎn)品的首要高性能、高能效硅方案供應(yīng)商安森美半導(dǎo)體(宣布擴(kuò)充公司的時(shí)鐘驅(qū)動(dòng)器系列,推出NB7L
2010-02-01 13:42:091181

MAX3679A高性能四路輸出時(shí)鐘發(fā)生器(Maxim)

MAX3679A高性能四路輸出時(shí)鐘發(fā)生器(Maxim) Maxim推出用于以太網(wǎng)設(shè)備的高性能、四路輸出時(shí)鐘發(fā)生器MAX3679A。器件采用低噪聲
2010-04-14 16:51:491151

線卡定時(shí)芯片DS3105

  DS3105是一款低成本、功能豐富的時(shí)鐘IC,用于電信線卡。通常,器件從雙冗余系統(tǒng)時(shí)鐘接收兩路參考時(shí)鐘。DS3105連續(xù)監(jiān)測(cè)兩路輸入時(shí)鐘,并在參考時(shí)鐘失效時(shí)自動(dòng)地?zé)o縫切
2010-09-15 09:35:411174

利用FPGA延時(shí)鏈實(shí)現(xiàn)鑒相器時(shí)鐘數(shù)據(jù)恢復(fù)

利用簡(jiǎn)單的線纜收發(fā)器,實(shí)現(xiàn)中等數(shù)據(jù)率的串行數(shù)據(jù)傳輸,提出了一種基于電荷泵式PLL的時(shí)鐘數(shù)據(jù)恢復(fù)的方法。鑒相器由FPGA實(shí)現(xiàn),用固定延時(shí)單元構(gòu)成一條等間隔的延時(shí)鏈,將輸入信號(hào)經(jīng)過(guò)每級(jí)延時(shí)單元后的多個(gè)輸出用本地的VCO時(shí)鐘鎖存,輸入信號(hào)的沿變?cè)谘訒r(shí)鏈
2011-03-15 12:39:3490

基站射頻時(shí)鐘樹(shù)設(shè)計(jì)方案

射頻需要利用一個(gè)往往有噪聲的輸入時(shí)鐘生成各種時(shí)鐘。這些輸出時(shí)鐘當(dāng)中很少與輸入時(shí)鐘是整數(shù)關(guān)系。所有時(shí)鐘必須注意其總噪聲數(shù)量,以防止噪聲耦合到關(guān)鍵電路。
2011-05-09 10:29:352333

Silicon新增100多款時(shí)鐘IC產(chǎn)品

Silicon Laboratories (芯科實(shí)驗(yàn)室有限公司, Nasdaq: SLAB)今天宣布對(duì)時(shí)鐘IC產(chǎn)品組合進(jìn)行重要擴(kuò)展,新增添了100多款時(shí)鐘發(fā)生器和時(shí)鐘分配器產(chǎn)品。
2011-05-18 09:36:591260

PIC18F8520的GPS精準(zhǔn)時(shí)鐘實(shí)現(xiàn)

本文利用PIC18F8520提取GPS高精度時(shí)鐘,并在LCD上顯示,所實(shí)現(xiàn)時(shí)鐘系統(tǒng)是配電線路故障遠(yuǎn)程監(jiān)測(cè)及定位系統(tǒng)項(xiàng)目的一部分
2011-06-23 18:17:212066

DS314xx時(shí)鐘同步IC升級(jí)工作于1Hz輸入時(shí)鐘

本應(yīng)用筆記介紹如何對(duì)Maxim的DS314xx時(shí)鐘同步IC進(jìn)行現(xiàn)場(chǎng)升級(jí),使其接受并鎖定至1Hz輸入時(shí)鐘信號(hào)。文章探討了少數(shù)情況下對(duì)1Hz時(shí)鐘監(jiān)測(cè)功能及系統(tǒng)軟件支持的需求
2011-08-22 18:26:522497

FPGA實(shí)現(xiàn)數(shù)字時(shí)鐘

在Quartus Ⅱ開(kāi)發(fā)環(huán)境下,用Verilog HDL硬件描述語(yǔ)言設(shè)計(jì)了一個(gè)可以在FPGA芯片上實(shí)現(xiàn)的數(shù)字時(shí)鐘. 通過(guò)將設(shè)計(jì)代碼下載到FPGA的開(kāi)發(fā)平臺(tái)Altera DE2開(kāi)發(fā)板上進(jìn)行了功能驗(yàn)證. 由于數(shù)字時(shí)鐘的通用
2011-11-29 16:51:43184

Microsemi并購(gòu)Maxim Integrated Products的時(shí)鐘等業(yè)務(wù)

美高森美公司日前宣布,已并購(gòu)Maxim Integrated Products 公司的電信時(shí)鐘發(fā)生器、時(shí)鐘同步、分組定時(shí)與頻率合成業(yè)務(wù)。
2012-02-02 09:38:38838

時(shí)鐘網(wǎng)格與時(shí)鐘樹(shù)設(shè)計(jì)方法對(duì)比研究

基于片上偏差對(duì)芯片性能的影響,分析對(duì)比了時(shí)鐘樹(shù)設(shè)計(jì)與時(shí)鐘網(wǎng)格設(shè)計(jì),重點(diǎn)分析了時(shí)鐘網(wǎng)格抗OCV影響的優(yōu)點(diǎn),并利用實(shí)際電路應(yīng)用兩種方法分別進(jìn)行設(shè)計(jì)對(duì)比,通過(guò)結(jié)果分析,驗(yàn)證
2012-05-07 14:13:1436

FPGA大型設(shè)計(jì)應(yīng)用的多時(shí)鐘設(shè)計(jì)策略

  利用FPGA實(shí)現(xiàn)大型設(shè)計(jì)時(shí),可能需要FPGA具有以多個(gè)時(shí)鐘運(yùn)行的多重?cái)?shù)據(jù)通路,這種多時(shí)鐘FPGA設(shè)計(jì)必須特別小心,需要注意最大時(shí)鐘速率、抖動(dòng)、最大時(shí)鐘數(shù)、異步時(shí)鐘設(shè)計(jì)和時(shí)鐘/數(shù)
2012-05-21 11:26:101591

航空時(shí)鐘~風(fēng)雷儀表

時(shí)鐘
風(fēng)雷儀表發(fā)布于 2023-03-03 15:54:36

GPS高精度的時(shí)鐘的設(shè)計(jì)和實(shí)現(xiàn)

GPS高精度的時(shí)鐘的設(shè)計(jì)和實(shí)現(xiàn)
2017-01-23 20:48:1623

PLC熱冗余的研究與設(shè)計(jì)_劉成俊

PLC熱冗余的研究與設(shè)計(jì)_劉成俊
2017-01-18 20:21:170

FPGA全局時(shí)鐘和第二全局時(shí)鐘資源的使用方法

目前,大型設(shè)計(jì)一般推薦使用同步時(shí)序電路。同步時(shí)序電路基于時(shí)鐘觸發(fā)沿設(shè)計(jì),對(duì)時(shí)鐘的周期、占空比、延時(shí)和抖動(dòng)提出了更高的要求。為了滿足同步時(shí)序設(shè)計(jì)的要求,一般在FPGA設(shè)計(jì)中采用全局時(shí)鐘資源驅(qū)動(dòng)設(shè)計(jì)的時(shí)鐘,以達(dá)到最低的時(shí)鐘抖動(dòng)和延遲。
2017-02-11 11:34:115427

如何滿足高性能時(shí)鐘IC需求

時(shí)鐘設(shè)備設(shè)計(jì)使用I2C可編程小數(shù)鎖相環(huán)(PLL),可滿足高性能時(shí)序需求,這樣可以產(chǎn)生零PPM(百萬(wàn)分之一)合成誤差的頻率。高性能時(shí)鐘IC具有多個(gè)時(shí)鐘輸出,用于驅(qū)動(dòng)打印機(jī)、掃描儀和路由器等應(yīng)用系統(tǒng)的子系統(tǒng),例如處理器、FPGA、數(shù)據(jù)轉(zhuǎn)換器等。
2017-08-30 11:04:045138

基于PLC系統(tǒng)軟件冗余功能及實(shí)現(xiàn)方法

設(shè)備的連接通過(guò)兩個(gè)冗余 PROFIBUS DP 網(wǎng)絡(luò)與帶有冗余 IM 153-2 接口模塊的 ET-200M 站實(shí)現(xiàn)。軟件冗余是 Siemens 實(shí)現(xiàn)冗余功能的一種低成本解決方案,可以應(yīng)用于對(duì)系統(tǒng)切換時(shí)間要求不高的控制系統(tǒng)中。
2017-10-02 15:05:2711

基于總線同步時(shí)鐘設(shè)計(jì)與實(shí)現(xiàn)(PCI Express)

各個(gè)設(shè)備之間時(shí)間的一致性和準(zhǔn)確性,系統(tǒng)中配備時(shí)鐘源進(jìn)行授時(shí),同步時(shí)鐘時(shí)鐘源獲取高精度的時(shí)間,使系統(tǒng)中各個(gè)設(shè)備與主機(jī)時(shí)鐘源保持高精度的同步。同步時(shí)鐘采用PCI-E總線的方式,PCI-E總線具有點(diǎn)對(duì)點(diǎn)串行互聯(lián),雙通道、
2017-10-30 13:25:172

基于FPGA的IC控制器的實(shí)現(xiàn)

嘗試在 FPGA 上實(shí)現(xiàn)對(duì) IC 的控制, 運(yùn)用 EDK 中的 IP 開(kāi)發(fā)工具生成一個(gè)智能控制器的 IP 核,用以實(shí)現(xiàn)對(duì) IC 的硬件控制。 智 能 (Smart Card) 又 稱(chēng) 集
2017-11-07 16:17:562

基于MPC92433的高頻時(shí)鐘電路及串口IC接口模式的設(shè)計(jì)

提出一種高頻時(shí)鐘電路的設(shè)計(jì)方案。利用一款先進(jìn)的可編程時(shí)鐘合成器MPC92433,基于FPCJA的控制,實(shí)現(xiàn)4對(duì)LVDS信號(hào)輸出。系統(tǒng)經(jīng)過(guò)測(cè)試,輸出時(shí)鐘信號(hào)頻率達(dá)到1 CHz,可以廣泛應(yīng)用到各種
2017-11-28 14:41:491

利用ADSP-BF518 實(shí)現(xiàn)設(shè)備時(shí)鐘同步

的工作條件并不相 如果所有設(shè)備均通過(guò)一個(gè)通信網(wǎng)絡(luò)(例如以太網(wǎng))互連,則這些設(shè)備可以通過(guò)網(wǎng)絡(luò)交換時(shí)間消息,根據(jù)單個(gè)“時(shí)鐘 動(dòng)態(tài)調(diào)整各自的時(shí)鐘。利用傳統(tǒng)的時(shí)間同步協(xié)議—— “網(wǎng)絡(luò) 時(shí)間協(xié)議
2018-06-13 06:28:002001

采用FPGA技術(shù)實(shí)現(xiàn)高精度的時(shí)鐘頻率同步的方法

分布式網(wǎng)絡(luò)中節(jié)點(diǎn)的時(shí)鐘通常是采用晶振+計(jì)數(shù)器的方式來(lái)實(shí)現(xiàn),由于晶振本身的精度以及穩(wěn)定性問(wèn)題,造成了時(shí)間運(yùn)行的誤差。時(shí)鐘同步通常是選定一個(gè)節(jié)點(diǎn)時(shí)鐘作為主時(shí)鐘,其他節(jié)點(diǎn)時(shí)鐘作為從時(shí)鐘。節(jié)點(diǎn)周期性地通過(guò)
2019-05-05 08:17:0013797

通過(guò)使用展頻IC解決EMI時(shí)鐘問(wèn)題

的話,磁珠的阻抗又有限制,屏蔽對(duì)時(shí)鐘的效果也不好。所以這時(shí)候,我們就建議客戶使用我們的展頻IC對(duì)芯片的晶振進(jìn)行調(diào)制。下圖為加了展頻后的測(cè)試數(shù)據(jù):從近場(chǎng)看:(上圖為客戶沒(méi)加展頻IC之前近場(chǎng)探的波形
2018-11-06 14:53:481275

利用MSP430實(shí)現(xiàn)智能電子時(shí)鐘的程序和設(shè)計(jì)資料免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是利用MSP430實(shí)現(xiàn)智能電子時(shí)鐘的程序和設(shè)計(jì)資料免費(fèi)下載。
2019-05-14 08:00:007

STM8S時(shí)鐘系統(tǒng)的時(shí)鐘初始化函數(shù)實(shí)現(xiàn)

時(shí)鐘控制器功能強(qiáng)大而且靈活易用。其目的在于使用戶在獲得最好性能的同時(shí),亦能保證消耗的功率最低。用戶可獨(dú)立地管理各個(gè)時(shí)鐘源,并將它們分配到CPU或各個(gè)外設(shè)。時(shí)鐘和CPU時(shí)鐘均帶有預(yù)分頻器。具有安全可靠的無(wú)故障時(shí)鐘切換機(jī)制,可在程序運(yùn)行中將時(shí)鐘從一個(gè)時(shí)鐘源切換到另一個(gè)時(shí)鐘源。
2020-01-24 17:32:006010

FPGA設(shè)計(jì)之時(shí)鐘約束操作

確定了時(shí)鐘和衍生時(shí)鐘后,再看各個(gè)時(shí)鐘是否有交互,即clka產(chǎn)生的數(shù)據(jù)是否在clkb的時(shí)鐘域中被使用。
2020-04-06 10:20:005354

利用高端時(shí)鐘緩沖器在時(shí)鐘設(shè)計(jì)中解決低抖動(dòng)帶來(lái)的挑戰(zhàn)

幾乎所有的電子系統(tǒng)都需要針對(duì)一個(gè)或多個(gè)處理器以及許多相關(guān)外圍IC的多個(gè)時(shí)鐘信號(hào),以建立該系統(tǒng)的運(yùn)行節(jié)奏。這些時(shí)鐘信號(hào)通常由石英晶體產(chǎn)生,頻率范圍可以從幾MHz到幾百M(fèi)Hz。
2020-09-09 10:02:043166

在PCB設(shè)計(jì)中如何避免時(shí)鐘偏斜

在 PCB 設(shè)計(jì)中,您希望時(shí)鐘信號(hào)迅速到達(dá)其集成電路( IC )的目的地。但是,一種稱(chēng)為時(shí)鐘偏斜的現(xiàn)象會(huì)導(dǎo)致時(shí)鐘信號(hào)早晚到達(dá)某些 IC 。當(dāng)然,這會(huì)導(dǎo)致各個(gè) IC 的數(shù)據(jù)完整性不一致。 什么是時(shí)鐘
2020-09-16 22:59:022878

PLC冗余系統(tǒng)的可行性和有效性分析

結(jié)合客戶需求,通過(guò)熱硬件和軟件冗余程序設(shè)計(jì)控制系統(tǒng)冗余方案。從熱硬件和冗余程序設(shè)計(jì)的角度分別分析了冗余系統(tǒng)的可靠性和系統(tǒng)站切換時(shí)間,實(shí)踐證明冗余系統(tǒng)的可行性與有效性.
2020-10-30 16:26:0010

時(shí)鐘和計(jì)時(shí)IC評(píng)估套件-用戶手冊(cè)

時(shí)鐘和計(jì)時(shí)IC評(píng)估套件-用戶手冊(cè)
2021-04-23 18:00:2819

通常有兩種不同的時(shí)鐘門(mén)控實(shí)現(xiàn)技術(shù)

時(shí)鐘門(mén)控(Clock Gating)是一種在數(shù)字IC設(shè)計(jì)中某些部分不需要時(shí)關(guān)閉時(shí)鐘的技術(shù)。這里的“部分”可以是單個(gè)寄存器、模塊、子系統(tǒng)甚至整個(gè)SoC。 為什么需要時(shí)鐘門(mén)控:大多數(shù)SoC都是power
2021-06-13 16:48:003187

stm32內(nèi)部時(shí)鐘有哪些時(shí)鐘源 stm32使用內(nèi)部時(shí)鐘配置教程

stm32內(nèi)部時(shí)鐘有哪些時(shí)鐘源 在STM32中,可以用內(nèi)部時(shí)鐘,也可以用外部時(shí)鐘,在要求進(jìn)度高的應(yīng)用場(chǎng)合最好用外部晶體震蕩器,內(nèi)部時(shí)鐘存在一定的精度誤差。 內(nèi)部時(shí)鐘有2個(gè)時(shí)鐘源可以選分別是HSI
2021-07-22 10:38:5719059

Linux ptp4l程序實(shí)現(xiàn)PTP邊界時(shí)鐘和普通時(shí)鐘

精確時(shí)間協(xié)議(PTP)是用于在網(wǎng)絡(luò)中進(jìn)行時(shí)鐘同步的協(xié)議。當(dāng)與硬件支持結(jié)合使用時(shí), PTP 能夠達(dá)到亞微秒的精度,這遠(yuǎn)好于通常使用的 NTP 。 PTP 支持分為內(nèi)核空間和用戶空間。該協(xié)議的實(shí)際實(shí)現(xiàn)
2021-09-05 11:27:0216584

什么是門(mén)控時(shí)鐘 門(mén)控時(shí)鐘降低功耗的原理

門(mén)控時(shí)鐘的設(shè)計(jì)初衷是實(shí)現(xiàn)FPGA的低功耗設(shè)計(jì),本文從什么是門(mén)控時(shí)鐘、門(mén)控時(shí)鐘實(shí)現(xiàn)低功耗的原理、推薦的FPGA門(mén)控時(shí)鐘實(shí)現(xiàn)這三個(gè)角度來(lái)分析門(mén)控時(shí)鐘。 一、什么是門(mén)控時(shí)鐘 門(mén)控時(shí)鐘技術(shù)(gating
2021-09-23 16:44:4715514

MCU系統(tǒng)時(shí)鐘

時(shí)鐘發(fā)生器用于產(chǎn)生時(shí)鐘,并提供給CPU和外部硬件設(shè)備。UPD78F0527有如下三種系統(tǒng)時(shí)鐘。(1)系統(tǒng)時(shí)鐘①通過(guò)連接一個(gè)振蕩器到X1和X2,該振蕩電路產(chǎn)生fx=1到20MHZ的時(shí)鐘;②使用內(nèi)部
2021-10-28 13:36:1810

stm32學(xué)習(xí)筆記-時(shí)鐘系統(tǒng)

文章目錄一、總體時(shí)鐘樹(shù)框圖二、系統(tǒng)時(shí)鐘2.1 總體介紹2.2 細(xì)分介紹HSE時(shí)鐘HSI時(shí)鐘PLLCLK鎖相環(huán)時(shí)鐘HCLK時(shí)鐘PCLK1時(shí)鐘PCLK2時(shí)鐘三、其他時(shí)鐘3.1 RTC時(shí)鐘3.2
2021-12-01 14:36:0710

2.STC15W408AS單片機(jī)時(shí)鐘

℃~+65℃)。一、內(nèi)部時(shí)鐘配置內(nèi)部時(shí)鐘配置是通過(guò)STC提供的下載軟件stc-isp實(shí)現(xiàn)的。用戶可根據(jù)自己的需要選擇。 二、時(shí)鐘分頻和分頻寄存器如果希望降低系統(tǒng)功耗,可對(duì)時(shí)鐘進(jìn)行分頻。利用時(shí)鐘分頻控制寄存器CLK_DIV(PCON2)可進(jìn)行時(shí)鐘分頻...
2021-12-03 19:21:0233

單片機(jī)時(shí)鐘

3.32 kHz 低速內(nèi)部 RC (LSI RC):該 RC 用于驅(qū)動(dòng)獨(dú)立看門(mén)狗,也可選擇提供給 RTC 用 于停機(jī)/待機(jī)模式下的自動(dòng)喚醒。4.32.768 kHz 低速外部晶振(LSE 晶振):用于驅(qū)動(dòng) RTC 時(shí)鐘 (RTCCLK)5. PLL (PLL) 時(shí)鐘:一般是HSR或者
2022-01-13 10:46:450

使用實(shí)時(shí)時(shí)鐘IC DS1307制作精確時(shí)鐘的方法

如何使用實(shí)時(shí)時(shí)鐘 IC DS1307 制作準(zhǔn)確的時(shí)鐘。時(shí)間將顯示在液晶顯示屏上。
2022-04-26 17:23:318102

門(mén)控時(shí)鐘實(shí)現(xiàn)低功耗的原理

只有當(dāng)FPGA工程需要大量降低功耗時(shí)才有必要引入門(mén)控時(shí)鐘,若必須引入門(mén)控時(shí)鐘,則推薦使用基于寄存器的門(mén)控時(shí)鐘設(shè)計(jì)。
2022-07-03 15:32:173044

時(shí)鐘開(kāi)源硬件

電子發(fā)燒友網(wǎng)站提供《時(shí)鐘開(kāi)源硬件.zip》資料免費(fèi)下載
2022-12-27 10:30:240

使用DS314xx時(shí)鐘同步IC具有1Hz輸入時(shí)鐘

Maxim的DS314xx系列時(shí)鐘同步IC是功能強(qiáng)大、靈活的電信系統(tǒng)同步定時(shí)解決方案。這些器件最初設(shè)計(jì)用于鎖定2kHz至750MHz的輸入時(shí)鐘頻率,該頻率范圍可滿足大多數(shù)電信系統(tǒng)的需求。然而,有時(shí)
2023-01-29 19:05:341837

利用擴(kuò)頻時(shí)鐘來(lái)降低EMI

模擬輸出信號(hào)處的電磁干擾(EMI)雜散。利用相位控制架構(gòu)而非傳統(tǒng)PLL,SCG系統(tǒng)被證明可以將分頻時(shí)鐘脈沖的頻譜高度降低到9.6dB。
2023-02-14 16:43:560

使用DS314xx時(shí)鐘同步IC,具有1Hz輸入時(shí)鐘

本應(yīng)用筆記介紹了ADI公司的DS314xx時(shí)鐘同步IC如何進(jìn)行現(xiàn)場(chǎng)升級(jí),以接受并鎖定至1Hz輸入時(shí)鐘信號(hào)。它還描述了在少數(shù)情況下需要1Hz時(shí)鐘監(jiān)控功能和系統(tǒng)軟件支持。有了這些元件,使用DS314xx器件構(gòu)建的系統(tǒng)就可以與1Hz和更高速輸入時(shí)鐘的任意組合實(shí)現(xiàn)符合標(biāo)準(zhǔn)的時(shí)鐘同步行為。
2023-03-08 15:22:002251

邏輯電路時(shí)鐘的基本作用

我們知道,不管哪一個(gè)平臺(tái), 要讓CPU跑起來(lái),就必須有一個(gè)時(shí)鐘,在MTK平臺(tái)中,這個(gè)時(shí)鐘多為26 MHz,高通平臺(tái)則為19.2MHz,其他平臺(tái),如ADI Marvel等多為13 Mhz,而在80C51系列單片機(jī)平臺(tái)中,時(shí)鐘則多為11.0592 MHz。
2023-03-16 10:40:071982

基于GNSS的時(shí)鐘提供+/- 100ns的參考時(shí)鐘定時(shí)精度

上一代無(wú)線網(wǎng)絡(luò)嚴(yán)重依賴(lài)全球?qū)Ш叫l(wèi)星系統(tǒng)(GNSS)為無(wú)線接入網(wǎng)(RAN)中的所有源時(shí)鐘提供可追溯的時(shí)間參考。精心設(shè)計(jì)的基于 GNSS 的時(shí)鐘可以輕松提供 +/- 100 ns 的參考時(shí)鐘 (PRTC) 定時(shí)精度。表1顯示了ITU定義的用于通信網(wǎng)絡(luò)的通用源時(shí)鐘的定時(shí)精度。
2023-05-06 10:16:481915

為什么需要時(shí)鐘門(mén)控?時(shí)鐘門(mén)控終極指南

時(shí)鐘門(mén)控(Clock Gating)** 是一種在數(shù)字IC設(shè)計(jì)中某些部分不需要時(shí)關(guān)閉時(shí)鐘的技術(shù)。這里的“部分”可以是單個(gè)寄存器、模塊、子系統(tǒng)甚至整個(gè)SoC。
2023-06-29 15:58:133279

展頻IC在4M時(shí)鐘上的應(yīng)用

展頻IC在4M時(shí)鐘上的應(yīng)用
2023-04-14 10:12:270

利用STM32CubeMX解讀時(shí)鐘樹(shù)

1,低速時(shí)鐘LSE是外部晶振作時(shí)鐘源,主要提供給實(shí)時(shí)時(shí)鐘模塊,所以一般采用32.768KHz。LSI是由內(nèi)部RC振蕩器產(chǎn)生,也主要提供給實(shí)時(shí)時(shí)鐘模塊,頻率大約為40KHz。(LSE和LSI)只是
2023-11-24 08:00:532501

電源延時(shí)切換電路設(shè)計(jì)運(yùn)行原理

電源延時(shí)切換電路運(yùn)行原理:我們通過(guò)一個(gè)中間繼電器和一個(gè)通電延時(shí)繼電器來(lái)實(shí)現(xiàn)電源延時(shí)切換。我們把電源同時(shí)送電。
2023-12-17 17:49:472498

RX和RA系列時(shí)鐘電路和子時(shí)鐘電路設(shè)計(jì)指南

電子發(fā)燒友網(wǎng)站提供《RX和RA系列時(shí)鐘電路和子時(shí)鐘電路設(shè)計(jì)指南.pdf》資料免費(fèi)下載
2024-02-19 10:20:191

北斗衛(wèi)星時(shí)鐘系統(tǒng)——ZREXT2000衛(wèi)星時(shí)鐘擴(kuò)展分機(jī)

? ? ? 衛(wèi)星時(shí)鐘系統(tǒng) 是專(zhuān)為大型電站、電廠設(shè)計(jì)的多種輸出接口的冗余接收系統(tǒng), ?北斗/GPS衛(wèi)星時(shí)鐘系統(tǒng) 采用2臺(tái)北斗/GPS時(shí)鐘(其中1臺(tái)是備份時(shí)鐘),當(dāng)時(shí)鐘輸出信號(hào)錯(cuò)誤時(shí),系統(tǒng)自動(dòng)切換
2024-11-11 14:37:37919

時(shí)序約束一時(shí)鐘與生成時(shí)鐘

一、時(shí)鐘create_clock 1.1 定義 時(shí)鐘是來(lái)自FPGA芯片外部的時(shí)鐘,通過(guò)時(shí)鐘輸入端口或高速收發(fā)器GT的輸出引腳進(jìn)入FPGA內(nèi)部。對(duì)于賽靈思7系列的器件,時(shí)鐘必須手動(dòng)定義到GT
2024-11-29 11:03:422325

時(shí)鐘設(shè)計(jì)優(yōu)化實(shí)戰(zhàn)

1、時(shí)鐘設(shè)計(jì),芯片性能的節(jié)拍器 在現(xiàn)代 IC 設(shè)計(jì)中,時(shí)鐘網(wǎng)絡(luò)的優(yōu)化是實(shí)現(xiàn)高性能、高可靠性和低功耗的關(guān)鍵。本文聚焦四大核心技術(shù):CTS 優(yōu)化、DCD 最小化、時(shí)鐘門(mén)控和時(shí)鐘域交叉(CDC),帶你深入
2025-10-09 10:07:29361

電能質(zhì)量在線監(jiān)測(cè)裝置自診斷功能的硬件層實(shí)時(shí)監(jiān)測(cè)的冗余切換是如何實(shí)現(xiàn)的?

硬件層冗余切換的核心是 通過(guò)專(zhuān)用切換電路 + 硬件觸發(fā)信號(hào) + 同步機(jī)制 ,實(shí)現(xiàn)模塊(如電源、ADC、通信)的毫秒級(jí)無(wú)縫切換,全程不依賴(lài)復(fù)雜軟件,僅通過(guò)硬件邏輯完成 “故障檢測(cè)→切換觸發(fā)→狀態(tài)
2025-11-06 10:54:20691

已全部加載完成