Hoover 通常,它需要一個(gè)可具有高達(dá) 1nsRMS 抖動(dòng)的函數(shù)發(fā)生器。常常需要采用一個(gè)高質(zhì)量的 RF 發(fā)生器或晶體振蕩器以從 16 或 18 位 ADC 獲得最佳的 SNR 值,即使在相對(duì)較低的輸入頻率下
2018-08-28 09:31:02
5970 RCC電路原理與設(shè)計(jì)及問(wèn)題解析
RCC電路,單端反激式的一種,結(jié)構(gòu)簡(jiǎn)單,主要應(yīng)用在1~200W,首先變壓器設(shè)計(jì)最為重要,RCC電路結(jié)構(gòu)主要包括: 1.
2009-12-14 10:31:05
28517 模數(shù)轉(zhuǎn)換器的電源去耦問(wèn)題解析
盡管高速ADC給電源帶來(lái)的總負(fù)載是穩(wěn)定的,但需要電流以ADC采樣速率和此頻率的諧波快速跳變。由于
2011-01-01 12:30:11
1240 本文即第2部分中,這種組合抖動(dòng)將用于計(jì)算ADC的信噪比 (SNR),之后將其與實(shí)際測(cè)量情況進(jìn)行比較。
2012-05-07 11:31:22
2027 
模/數(shù)轉(zhuǎn)換器(ADC)電路設(shè)計(jì)中,特別是當(dāng)系統(tǒng)設(shè)計(jì)人員需要處理各種擺幅的電壓信號(hào)時(shí),很容易產(chǎn)生的一個(gè)誤區(qū)是縮小輸入信號(hào)范圍,以適應(yīng)ADC的滿(mǎn)量程范圍,這將大大降低信噪比(SNR)。綜合來(lái)看,低壓
2013-09-22 12:12:56
5063 
圖所示電路是14位、125 MSPS四通道ADC系統(tǒng)的簡(jiǎn)化圖,該電路使用后端數(shù)字求和將信噪比(SNR)從單通道ADC的 74 dBFS提升到四通道ADC的78.5 dBFS。這項(xiàng)技術(shù)特別適合要求高SNR(如超聲和雷達(dá))的應(yīng)用,并且利用了現(xiàn)代高性能、低功耗、四通道流水線(xiàn)式ADC。
2013-10-30 10:07:29
2794 
要獲得 ADC 的最佳 SNR 性能并不僅僅是給 ADC 輸入提供低噪聲信號(hào),提供一個(gè)低噪聲基準(zhǔn)電壓是同等重要。
2017-10-19 13:51:25
11993 
獲得ADC的最佳SNR性能并不僅僅是給ADC輸入提供低噪聲信號(hào)的問(wèn)題,提供一個(gè)低噪聲基準(zhǔn)電壓是同等重要。雖然基準(zhǔn)噪聲在零標(biāo)度沒(méi)有影響,但是在全標(biāo)度,基準(zhǔn)上的任何噪聲在輸出代碼中都將是可見(jiàn)的。對(duì)于某個(gè)
2022-07-13 09:17:27
1891 本文的目的是介紹高速ADC相關(guān)的理論和知識(shí),詳細(xì)介紹了采樣理論、數(shù)據(jù)手冊(cè)指標(biāo)、ADC選型準(zhǔn)則和評(píng)估方法、時(shí)鐘抖動(dòng)和其它一些通用的系統(tǒng)級(jí)考慮。另外,一些用戶(hù)希望通過(guò)交織、平均或抖動(dòng)(dithering)技術(shù)進(jìn)一步提升ADC的性能。
2023-03-16 09:15:15
6525 本文的目的是介紹高速ADC相關(guān)的理論和知識(shí),詳細(xì)介紹了采樣理論、數(shù)據(jù)手冊(cè)指標(biāo)、ADC選型準(zhǔn)則和評(píng)估方法、時(shí)鐘抖動(dòng)和其它一些通用的系統(tǒng)級(jí)考慮。 另外,一些用戶(hù)希望通過(guò)交織、平均或抖動(dòng)(dithering)技術(shù)進(jìn)一步提升ADC的性能。
2023-04-15 14:00:51
3222 
您在測(cè)試 ADC 的SNR時(shí),您可能會(huì)連接一個(gè)低抖動(dòng)時(shí)鐘器件到轉(zhuǎn)換器的時(shí)鐘輸入引腳,并施加一個(gè)適度低噪的輸入信號(hào)。如果您并未從您的轉(zhuǎn)換器獲得SNR產(chǎn)品說(shuō)明書(shū)標(biāo)稱(chēng)性能,則說(shuō)明存在
2011-10-12 12:00:09
3133 
進(jìn)行采樣。這要求具有穩(wěn)定的采樣時(shí) 鐘,因?yàn)槿魏尾焕硐氲臅r(shí)鐘源都將產(chǎn)生一定相位噪聲。抖動(dòng)是指采樣時(shí)鐘載波上兩個(gè)指定頻率偏移之間的時(shí)段上的相位噪聲積分。對(duì)于ADC,一般認(rèn)為寬帶噪聲是最重要的因素
2019-10-23 08:00:00
來(lái)說(shuō),測(cè)試中需要對(duì) ESG 或 PSG 產(chǎn)生的信號(hào)進(jìn)行進(jìn)一步的濾波以濾去諧波和雜散信號(hào),濾波器的參數(shù)要根據(jù)用戶(hù)實(shí)際使用的信號(hào)頻率范圍選擇。對(duì)于高精度的 ADC 來(lái)說(shuō),采樣時(shí)鐘的抖動(dòng)對(duì)于測(cè)試結(jié)果
2018-04-03 10:39:35
/1.8V)的 ADC功耗。因此,將該鏈的低噪聲 LDO去除可以產(chǎn)生巨大的節(jié)能效果。去除 LDO 還可以降低設(shè)計(jì)的板級(jí)空間、熱量以及成本。 本文闡述了包括超高性能 16 位 ADC 在內(nèi)的一些 TI 高速
2018-09-26 11:04:47
至關(guān)重要。 噪聲信噪比(SNR)和失真要求對(duì)ADC的選擇有幫助,因而一般在設(shè)計(jì)早期確定。轉(zhuǎn)換器看到的噪聲量與其自己的噪聲量之比即為SNR。SNR與帶寬、信號(hào)質(zhì)量(抖動(dòng))和增益相關(guān)。提高增益也會(huì)提高與之相關(guān)
2018-09-17 15:48:29
重新采樣數(shù)據(jù),產(chǎn)生一個(gè)新的清潔數(shù)據(jù)流。這些器件可顯著提高信號(hào)質(zhì)量,而且經(jīng)常用在抖動(dòng)規(guī)范極為嚴(yán)格的光模塊之前。除非距離信號(hào)源只有一英寸,否則很可能需要采用一個(gè)重定時(shí)器。重定時(shí)器實(shí)例包括DS100RT410
2018-09-13 10:02:04
各位大神們好,小弟有個(gè)問(wèn)題請(qǐng)教,希望大家賜教!
最近小弟在測(cè)量TI的某款16位SAR ADC的動(dòng)態(tài)指標(biāo),標(biāo)稱(chēng)SNR=91db,但我是如何都測(cè)不到,只能測(cè)到86dbfs。已經(jīng)排除了電源紋波、基準(zhǔn)、前
2024-11-20 07:24:25
時(shí)鐘抖動(dòng)引起的采樣噪聲為:
計(jì)算SNR為:
為何這里不像《[MT-001_cn] 揭開(kāi)公式(SNR = 6.02N + 1.76dB)的神秘面紗,以及為什么我們要予以關(guān)注》文章里那樣,信號(hào)用
2023-12-01 08:30:52
C語(yǔ)言習(xí)題解析庫(kù)
2015-03-11 15:20:07
我在看DLP的sdk介紹和解析中說(shuō),DLP4500可以自動(dòng)產(chǎn)生graycode和phase shift pattern,但是我沒(méi)有找到方法。
請(qǐng)問(wèn)要怎么實(shí)現(xiàn)呢?具體的步驟是什么?
期待得到回復(fù)!謝謝
2025-02-27 08:19:26
一個(gè)放大器系統(tǒng):ADC + STA339BW + MCU,MCU產(chǎn)生12MHz時(shí)鐘應(yīng)用于ADC(連接到MCLK引腳)和STA339BW(連接到XTI引腳)。我不知道會(huì)有多少差異,這會(huì)影響THD
2019-07-22 16:10:23
采樣時(shí)鐘考量在高性能采樣數(shù)據(jù)系統(tǒng)中,應(yīng)使用低相位噪聲晶體振蕩器產(chǎn)生ADC(或DAC)采樣時(shí)鐘,因?yàn)椴蓸訒r(shí)鐘抖動(dòng)會(huì)調(diào)制模擬輸入/輸出信號(hào),并提高噪聲和失真底。采樣時(shí)鐘發(fā)生器應(yīng)與高噪聲數(shù)字電路隔離
2014-11-20 10:58:30
-Delta ADC常見(jiàn)問(wèn)題解答 ,歡迎小伙伴們下載~~附件Sigma-Delta ADC 常見(jiàn)問(wèn)題解答_V2.0.pdf923.4 KB
2018-12-10 11:20:32
技術(shù)三千問(wèn):【技術(shù)三千問(wèn)】之《玩轉(zhuǎn)ART-Pi》,看這篇就夠了!干貨匯總【技術(shù)三千問(wèn)】之《AT組件問(wèn)題匯總與解析》,干貨匯總!【技術(shù)三千問(wèn)】之《UART串口問(wèn)題解析》,干貨匯總!【技術(shù)三千問(wèn)】之
2021-08-05 06:54:19
本文為高速數(shù)據(jù)轉(zhuǎn)換器提供了一個(gè)低抖動(dòng)時(shí)鐘源的參考設(shè)計(jì),目標(biāo)是在時(shí)鐘頻率高達(dá)2GHz時(shí),邊沿間抖動(dòng)《 100fs。對(duì)于1GHz模擬輸出頻率,所產(chǎn)生的抖動(dòng)信噪比SNR為:-20 × log(2 × π × f × tj) = -64dB。
2021-04-15 06:28:19
DN1013- 了解時(shí)鐘抖動(dòng)對(duì)高速ADC的影響
2019-07-17 06:41:39
`描述此參考設(shè)計(jì)展示了高速放大器 THS4509 執(zhí)行單端至差動(dòng)轉(zhuǎn)換以驅(qū)動(dòng)高速模數(shù)轉(zhuǎn)換器 (ADC),同時(shí)保持卓越的噪聲和失真性能的能力。為交流和直流耦合應(yīng)用顯示了連接到 ADS4449 四通
2015-05-11 10:33:40
描述TIDA-01016 是一款適合高動(dòng)態(tài)范圍高速 ADC 的時(shí)鐘解決方案。射頻輸入信號(hào)由高速 ADC 直接采用射頻取樣法捕獲。ADC32RF80 是一款雙通道 14 位 3GSPS 射頻取樣
2018-09-30 09:26:09
時(shí)鐘抖動(dòng),這是ADC采樣頻率較高時(shí)常見(jiàn)的SNR降級(jí)原因之一。高速,高分辨率ADC對(duì)時(shí)鐘輸入的質(zhì)量非常敏感。要在高速ADC中實(shí)現(xiàn)卓越的SNR,必須根據(jù)應(yīng)用輸入頻率的要求仔細(xì)考慮均方根(rms)時(shí)鐘抖動(dòng)
2018-11-01 11:33:13
引言要獲得 ADC 的最佳 SNR 性能并不僅僅是給 ADC 輸入提供低噪聲信號(hào),提供一個(gè)低噪聲基準(zhǔn)電壓是同等重要。雖然基準(zhǔn)噪聲在零標(biāo)度沒(méi)有影響,但是在全標(biāo)度,基準(zhǔn)上的任何噪聲在輸出代碼中都將是可見(jiàn)
2019-07-25 07:15:15
如何推導(dǎo)ADC的SNR?如何準(zhǔn)確地估算某個(gè)時(shí)鐘源的抖動(dòng)?如何將其與ADC的孔徑抖動(dòng)組合?
2021-05-13 06:17:20
1. 我們希望驗(yàn)證ADC,DAC的SNR和DR指標(biāo),可否推薦實(shí)際相應(yīng)的測(cè)試方法?比如ADC,輸入是滿(mǎn)幅正弦波,輸出是24BIT數(shù)字,怎么計(jì)算SNR和DR?
2. 有無(wú)ADC的差分輸入的推薦電路?
多謝!
2024-11-07 07:06:47
對(duì)高速信號(hào)進(jìn)行高分辨率的數(shù)字化處理需審慎選擇時(shí)鐘,才不至于使其影響模數(shù)轉(zhuǎn)換器(ADC)的性能。那么時(shí)鐘抖動(dòng)會(huì)對(duì)高速ADC的性能有什么影響呢?
2021-04-08 06:00:04
作者:John Johnson,德州儀器 本文介紹時(shí)鐘抖動(dòng)對(duì)高速鏈路性能的影響。我們將重點(diǎn)介紹抖動(dòng)預(yù)算基礎(chǔ)。 用于在更遠(yuǎn)距離對(duì)日益增長(zhǎng)的海量數(shù)據(jù)進(jìn)行傳輸?shù)囊恍?biāo)準(zhǔn)不斷出現(xiàn)。來(lái)自各行業(yè)的工程師們組成
2018-09-19 14:23:47
本文介紹時(shí)鐘抖動(dòng)對(duì)高速鏈路性能的影響。我們將重點(diǎn)介紹抖動(dòng)預(yù)算基礎(chǔ)。 用于在更遠(yuǎn)距離對(duì)日益增長(zhǎng)的海量數(shù)據(jù)進(jìn)行傳輸?shù)囊恍?biāo)準(zhǔn)不斷出現(xiàn)。來(lái)自各行業(yè)的工程師們組成了各種委員會(huì)和標(biāo)準(zhǔn)機(jī)構(gòu),根據(jù)其開(kāi)發(fā)標(biāo)準(zhǔn)的目標(biāo)
2022-11-23 06:59:24
的時(shí)鐘源之問(wèn)題?!狦uy Hoover通常,它需要一個(gè)可具有高達(dá) 1nsRMS 抖動(dòng)的函數(shù)發(fā)生器。常常需要采用一個(gè)高質(zhì)量的 RF 發(fā)生器或晶體振蕩器以從 16 或 18 位 ADC 獲得最佳的 SNR
2018-07-19 16:23:22
是量化有用信號(hào),產(chǎn)生量化噪聲的,對(duì)于1bitADC,產(chǎn)生7.78db的SNR本地噪聲是白噪聲,量化后還是白噪聲,所以幅值等完全不變這樣,只要對(duì)于本地噪聲比信號(hào)還大的場(chǎng)合,無(wú)論用什么ADC都可以,都不會(huì)劣化SNR類(lèi)似的,時(shí)鐘抖動(dòng)等均毫無(wú)影響 請(qǐng)問(wèn)這種推論到底哪里有問(wèn)題?錯(cuò)在哪?
2018-08-19 06:31:10
讀寫(xiě)24C02的時(shí)候?yàn)槭裁匆恢庇蠭IC_Wait_Ack();ACK應(yīng)答是自動(dòng)產(chǎn)生的嗎?
2020-05-29 10:13:54
` 本帖最后由 web_master 于 2013-9-26 14:19 編輯
運(yùn)算放大器經(jīng)典問(wèn)題解析——設(shè)計(jì)運(yùn)放電路必備常識(shí)![hide] [/hide]`
2013-09-26 11:48:56
的。整個(gè)抖動(dòng)轉(zhuǎn)移帶寬由低帶寬環(huán)路控制,典型情況下采用電壓控制晶體振蕩器(VCXO)。當(dāng)CDR是系統(tǒng)中唯一的時(shí)鐘發(fā)生單元時(shí),抖動(dòng)轉(zhuǎn)移帶寬與抖動(dòng)容差必須符合ITU-T規(guī)范。抖動(dòng)產(chǎn)生是另一個(gè)重要的參數(shù)。抖動(dòng)產(chǎn)生
2014-12-09 14:36:58
電子設(shè)計(jì)競(jìng)賽賽題解析
東西是非常不錯(cuò)的,可供參考.
2016-12-17 12:43:15
0 解析逐次逼近ADC
2009-05-04 13:29:41
26 本文研究了直擴(kuò)超寬帶通信系統(tǒng)的關(guān)鍵技術(shù)----定時(shí)抖動(dòng)及其抑制方法,主要分析了定時(shí)抖動(dòng)產(chǎn)生的原因、分布規(guī)律和各種有效的抑制方法。文中第一次對(duì)DS-UWB 系統(tǒng)定時(shí)抖動(dòng)產(chǎn)生的各
2009-08-10 14:24:07
15 極高速ADC(>1 GSPS)需要一種低抖動(dòng)的采樣時(shí)鐘,以保持信噪比(SNR)。這些8比特和10比特轉(zhuǎn)換器具有由量化噪聲設(shè)置的最佳情形的噪聲基底。對(duì)滿(mǎn)量程正弦波進(jìn)行采樣的N比特ADC,SNR的
2009-09-30 10:04:05
20 介紹了一種用于高速ADC 的低抖動(dòng)時(shí)鐘穩(wěn)定電路。這個(gè)電路由延遲鎖相環(huán)(DLL)來(lái)實(shí)現(xiàn)。這個(gè)DLL 有兩個(gè)功能:一是通過(guò)把一個(gè)時(shí)鐘沿固定精確延遲半個(gè)周期,再與另一個(gè)沿組成一個(gè)新
2009-11-26 15:55:15
28 本文主要討論采樣時(shí)鐘抖動(dòng)對(duì)ADC 信噪比性能的影響以及低抖動(dòng)采樣時(shí)鐘電路的設(shè)計(jì)。
2009-11-27 11:24:07
15 高速互聯(lián)鏈路中參考時(shí)鐘的抖動(dòng)分析與測(cè)量
在高速互聯(lián)鏈路中,發(fā)送器的參考工作時(shí)鐘的抖動(dòng)是影響整個(gè)
2010-04-15 14:01:39
19 高速ADC供電指南
為使高速模數(shù)轉(zhuǎn)換器發(fā)揮最高性能,必須為其提供干凈的直流電源。高噪聲電源會(huì)導(dǎo)致信噪比(SNR)下降和/或ADC輸出中出現(xiàn)不良的雜散成分。本文將介紹有關(guān)ADC
2011-01-01 12:18:09
95 按鈕式數(shù)字電位器的防抖動(dòng)和重復(fù)動(dòng)作問(wèn)題解決方法
介紹按鈕式數(shù)字電位器的防抖動(dòng)和重復(fù)動(dòng)作問(wèn)題的一種解決方法,以及對(duì)數(shù)字電位器電壓、電流、級(jí)
2009-04-05 09:26:26
3331 
車(chē)臺(tái)天線(xiàn)的位置和輻射問(wèn)題解析
1、車(chē)臺(tái)外接的天線(xiàn),放在后備箱上比放在車(chē)頂中間的效果是不是差一些?
回答:車(chē)臺(tái)的天線(xiàn)共有四
2010-01-04 09:44:48
3522 凌力爾特推出16位ADC,可實(shí)現(xiàn)實(shí)現(xiàn)卓越的SNR
不久前,凌力爾特公司(Linear)推出 16 位 SAR ADC LTC2393-16,該器件以高達(dá) 1Msps 的采樣率實(shí)現(xiàn)卓越的 94dB SNR,而且無(wú)周期延遲。LTC
2010-01-18 08:35:51
1298 高速ADC,什么是高速ADC
背景知識(shí):
隨著計(jì)算機(jī)技術(shù)、通信技術(shù)和微電子技術(shù)的高速發(fā)展,大大促進(jìn)了ADC技術(shù)的發(fā)展,ADC作為模擬量與數(shù)據(jù)量接
2010-03-24 13:28:01
10318 您在使用一個(gè)高速模數(shù)轉(zhuǎn)換器 (ADC) 時(shí),總是期望性能能夠達(dá)到產(chǎn)品說(shuō)明書(shū)載明的信噪比 (SNR) 值,這是很正常的事情。您在測(cè)試 ADC 的 SNR 時(shí),您可能會(huì)連接一個(gè)低抖動(dòng)時(shí)鐘器件到
2011-01-05 10:44:48
1523 為實(shí)現(xiàn)高信噪比(SNR),ADC的孔徑抖動(dòng)必須很低(參見(jiàn)參考文獻(xiàn)1、2和3)。目前可提供孔徑抖動(dòng)低至60 fs rms的ADC(AD9445 14位125 MSPS和AD9446 16位100 MSPS)。為了避免降低ADC的性能,必須采用抖動(dòng)極低
2011-11-17 15:10:53
28 蘇泊爾微電腦電磁爐故障問(wèn)題解析,本內(nèi)容介紹了蘇泊爾電磁爐故障問(wèn)題的分析
2012-05-11 15:14:47
7366 
SNR boost是一種噪聲成型技術(shù),該技術(shù)能夠改變量化噪聲的頻譜
2013-03-14 16:02:01
17 自動(dòng)控制原理習(xí)題解析,有需要的下來(lái)看看。
2016-05-05 14:06:42
0 風(fēng)力擺控制系統(tǒng)賽題解析
2016-12-09 23:00:44
31 了解高速ADC時(shí)鐘抖動(dòng)的影響將高速信號(hào)數(shù)字化到高分辨率要求仔細(xì)選擇一個(gè)時(shí)鐘,不會(huì)妥協(xié)模數(shù)轉(zhuǎn)換器的采樣性能(ADC)。 在這篇文章中,我們希望給讀者一個(gè)更好的了解時(shí)鐘抖動(dòng)及其影響高速模數(shù)轉(zhuǎn)換器的性能
2017-05-15 15:20:59
13 時(shí)鐘產(chǎn)生抖動(dòng)(jitter)會(huì)使發(fā)生抖動(dòng)的時(shí)鐘信號(hào)與未發(fā)生抖動(dòng)的時(shí)鐘信號(hào)在時(shí)域上存在偏差,從而使模數(shù)轉(zhuǎn)換器的采樣頻率發(fā)生紊亂,最終導(dǎo)致模數(shù)轉(zhuǎn)換器采樣的不穩(wěn)定性,使輸出信號(hào)存在頻譜毛刺,導(dǎo)致誤碼率上升
2017-11-11 18:22:26
9 本文主要討論采樣時(shí)鐘抖動(dòng)對(duì) ADC 信噪比性能的影響以及低抖動(dòng)采樣時(shí)鐘電路的設(shè)計(jì)。 ADC 是現(xiàn)代數(shù)字解調(diào)器和軟件無(wú)線(xiàn)電接收機(jī)中連接模擬信號(hào)處理部分和數(shù)字信號(hào)處理部分的橋梁,其性能在很大程度上決定了
2017-11-27 14:59:20
18 本文繼續(xù)進(jìn)行時(shí)鐘抖動(dòng)的分析,闡明了如何通過(guò)改善ADC的孔徑抖動(dòng)來(lái)提高ADC的SNR。
2018-05-08 17:48:41
7 時(shí)鐘抖動(dòng)性能主題似乎是時(shí)鐘,ADC和電源的當(dāng)前焦點(diǎn)供應(yīng)廠(chǎng)家。理由很清楚;時(shí)鐘抖動(dòng)會(huì)干擾包括高速ADC在內(nèi)的數(shù)字電路的性能。高速時(shí)鐘可以對(duì)它們所接收的功率的“清潔度”非常敏感,盡管量化關(guān)系需要一些努力。
2019-09-14 11:24:00
9399 
《高等學(xué)校優(yōu)秀教材?電工學(xué)知識(shí)要點(diǎn)與習(xí)題解析》為配合秦曾煌教授主編的《電工學(xué)》(第六版)而編寫(xiě)的輔導(dǎo)書(shū)?!峨姽W(xué)知識(shí)要點(diǎn)與習(xí)題解析/高等學(xué)校優(yōu)秀教材輔導(dǎo)叢書(shū)》主要包括知識(shí)要點(diǎn)、書(shū)后思考題解答、書(shū)后
2020-01-10 11:48:10
60 ADC 的 SNR:SNR(signal noise ratio)是指信噪比,受許多因素影響,包括分辨率,線(xiàn)性度和準(zhǔn)確性(量化級(jí)別與真實(shí)模擬信號(hào)的匹配程度),混疊和抖動(dòng)。ADC 的 SNR 通常
2020-08-13 17:25:09
2909 
對(duì)高速信號(hào)進(jìn)行高分辨率的數(shù)字化處理需審慎選擇時(shí)鐘,才不至于使其影響模數(shù)轉(zhuǎn)換器(ADC)的性能。借助本文,我們將使讀者更好地理解時(shí)鐘抖動(dòng)問(wèn)題及其對(duì)高速ADC性能的影響。
2020-08-20 14:25:16
1408 
18 位、1.6Msps、串行 SAR ADC實(shí)現(xiàn)業(yè)界領(lǐng)先的 101dB SNR 性能
2021-03-19 03:31:21
13 AN-1221: 使用ADF4002 PLL產(chǎn)生高速模數(shù)轉(zhuǎn)換器所需的極低抖動(dòng)編碼(采樣)時(shí)鐘
2021-03-19 08:59:00
13 MT-200:降低ADC時(shí)鐘接口抖動(dòng)
2021-03-21 01:18:30
7 DN568 - 基準(zhǔn)濾波器使 32 位 ADC SNR 增加 6dB
2021-03-21 12:27:12
13 前言 :本文我們介紹下ADC采樣時(shí)鐘的抖動(dòng)(Jitter)參數(shù)對(duì)ADC采樣的影響,主要介紹以下內(nèi)容: 時(shí)鐘抖動(dòng)的構(gòu)成 時(shí)鐘抖動(dòng)對(duì)ADC SNR的影響 如何計(jì)算時(shí)鐘抖動(dòng) 如何優(yōu)化時(shí)鐘抖動(dòng) 1.采樣理論
2021-04-07 16:43:45
10607 
自適應(yīng)抖動(dòng)緩沖器-下載產(chǎn)生碼
2021-04-12 16:47:30
3 LTC2391-16:16位、250ksps SAR ADC,帶94dB SNR數(shù)據(jù)表
2021-04-17 09:25:40
2 超低抖動(dòng)時(shí)鐘的產(chǎn)生與分配
2021-04-18 14:13:51
8 LTC2378-16:16位、1 Msps、低功耗SAR ADC,帶97dB SNR數(shù)據(jù)表
2021-04-23 16:18:36
7 ADC時(shí)鐘接口中的最小抖動(dòng)
2021-05-09 12:19:40
6 DN1013-了解時(shí)鐘抖動(dòng)對(duì)高速ADC的影響
2021-05-11 18:22:19
0 自適應(yīng)抖動(dòng)緩沖器-下載產(chǎn)生碼
2021-06-16 11:08:38
4 樊昌信《通信原理》真題解析及講義電子版
2021-09-06 14:40:47
0 時(shí)鐘抖動(dòng)、采樣率和量化噪聲是影響 ADC 中 SNR 和 SFDR 的最關(guān)鍵因素
2022-08-11 14:26:08
5454 
本文件的目的是介紹與高速模數(shù)轉(zhuǎn)換器(ADC)。本文件詳細(xì)介紹了抽樣理論,數(shù)據(jù)表規(guī)格、ADC選擇標(biāo)準(zhǔn)和評(píng)估方法、時(shí)鐘抖動(dòng)等常見(jiàn)問(wèn)題系統(tǒng)級(jí)問(wèn)題。此外,一些最終用戶(hù)希望擴(kuò)展通過(guò)實(shí)現(xiàn)交織、平均或抖動(dòng)技術(shù)實(shí)現(xiàn)ADC。的好處和關(guān)注點(diǎn)本文討論了交織、平均和抖動(dòng)ADC
2022-09-20 14:23:49
4 時(shí)鐘抖動(dòng)解秘—高速鏈路時(shí)鐘抖動(dòng)規(guī)范基礎(chǔ)知識(shí)
2022-11-07 08:07:30
2 當(dāng)DAQ信號(hào)鏈被隔離時(shí),用于控制S&H開(kāi)關(guān)的信號(hào)通常來(lái)自背板,用于多通道同步采樣。系統(tǒng)設(shè)計(jì)人員必須選擇具有低抖動(dòng)的數(shù)字隔離器,以便進(jìn)入ADC的S&H開(kāi)關(guān)的最終控制信號(hào)具有低抖動(dòng)。LVDS是精密、高速ADC的首選接口格式,因?yàn)閿?shù)據(jù)速率要求很高。
2022-12-15 11:31:07
2274 
,即采樣保持 (S/H) 電路和 ADC 的編碼器部分。
我們還將了解 ADC 中 SFDR 和SNR(信噪比)之間的一般權(quán)衡,并為以后有關(guān)應(yīng)用抖動(dòng)技術(shù)改善 ADC SFDR 的有趣討論奠定
2023-05-11 15:22:25
2259 
電子發(fā)燒友網(wǎng)站提供《時(shí)鐘抖動(dòng)對(duì)ADC性能有什么影響.pdf》資料免費(fèi)下載
2023-11-28 10:24:10
1 本應(yīng)用筆記將介紹ADI公司高速轉(zhuǎn)換器部門(mén)用來(lái)評(píng)估高速ADC的特征測(cè)試和生產(chǎn)測(cè)試方法。本應(yīng)用筆記僅供參考,不能替代產(chǎn)品數(shù)據(jù)手冊(cè)。 動(dòng)態(tài)測(cè)試硬件設(shè)置 SNR、SINAD、最差雜散和IMD均通過(guò)類(lèi)似于圖1的硬件設(shè)置進(jìn)行測(cè)試。
2023-11-28 16:32:27
4 時(shí)鐘抖動(dòng)(Clock Jitter)是時(shí)鐘信號(hào)領(lǐng)域中的一個(gè)重要概念,它指的是時(shí)鐘信號(hào)時(shí)間與理想事件時(shí)間的偏差。這種偏差不僅影響數(shù)字電路的時(shí)序性能,還可能對(duì)系統(tǒng)的穩(wěn)定性和可靠性造成不利影響。以下是對(duì)時(shí)鐘抖動(dòng)工作原理的詳細(xì)闡述,內(nèi)容將圍繞其定義、類(lèi)型、產(chǎn)生原因、影響及應(yīng)對(duì)措施等方面展開(kāi)。
2024-08-19 17:58:11
5343 電子發(fā)燒友網(wǎng)站提供《通過(guò)通道求和提高音頻ADC的動(dòng)態(tài)范圍和SNR.pdf》資料免費(fèi)下載
2024-08-29 09:28:00
0 電子發(fā)燒友網(wǎng)站提供《PLL抖動(dòng)對(duì)GSPS ADC SNR及性能優(yōu)化的影響.pdf》資料免費(fèi)下載
2024-09-20 11:11:29
0 數(shù)字鎖相環(huán)(DPLL)固有的相位抖動(dòng)主要來(lái)源于多個(gè)方面,這些抖動(dòng)因素共同影響著鎖相環(huán)的同步精度和穩(wěn)定性。以下是數(shù)字鎖相環(huán)相位抖動(dòng)產(chǎn)生的主要原因:
2024-10-01 17:35:00
2347 電子發(fā)燒友網(wǎng)站提供《MSP MCU上Σ-Δ ADC的常見(jiàn)問(wèn)題解答.pdf》資料免費(fèi)下載
2024-09-24 10:53:50
0 ? 在使用高速模數(shù)轉(zhuǎn)換器 (ADC) 進(jìn)行設(shè)計(jì)時(shí),需要考慮很多因素,其中 ADC 采樣時(shí)鐘的影響對(duì)于滿(mǎn)足特定設(shè)計(jì)要求至關(guān)重要。關(guān)于 ADC 采樣時(shí)鐘,有幾個(gè)指標(biāo)需要了解,因?yàn)樗鼈儗⒅苯佑绊?ADC
2024-11-13 09:49:18
2545 
評(píng)論