91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

3D封裝成半導體巨頭發(fā)展重點 封裝技術在臺積電技術版圖中的重要性已越來越突出

半導體動態(tài) ? 來源:工程師吳畏 ? 2019-08-21 16:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近日,全球第二大晶圓代工廠格芯(GlobalFoundries)宣布,采用12nm FinFET工藝,成功流片了基于ARM架構的高性能3D封裝芯片。這意味著格芯亦投身于3D封裝領域,將與英特爾、臺積電等公司一道競爭異構計算時代的技術主動權。

放棄7nm 格芯轉攻3D封裝

據(jù)報道,格芯攜手ARM公司驗證了3D設計測試(DFT)方法,可以在芯片上集成多種節(jié)點技術,優(yōu)化邏輯電路、內存帶寬和射頻性能,可向用戶提供更多差異化的解決方案。格芯平臺首席技術專家John Pellerin表示:“在大數(shù)據(jù)與認知計算時代,先進封裝的作用遠甚以往。AI的使用與高吞吐量節(jié)能互連的需求,正通過先進封裝技術推動加速器的增長?!?/p>

隨著運算的復雜化,異構計算大行其道,更多不同類型的芯片需要被集成在一起,而依靠縮小線寬的辦法已經(jīng)無法同時滿足性能、功耗、面積以及信號傳輸速度等多方面的要求。在此情況下,越來越多的半導體廠商開始把注意力放在系統(tǒng)集成層面,通過封裝技術尋求解決方案。這使得3D封裝成為當前國際上幾大主流半導體晶圓制造廠商重點發(fā)展的技術。

雖然格芯在去年宣布放棄繼續(xù)在7nm以及更加先進的制造工藝方向的研發(fā),但這并不意味著其在新技術上再也無所作為。此次在3D封裝技術上的發(fā)力,正是格芯在大趨勢下所做出的努力,其新開發(fā)的3D封裝解決方案不僅可為IC設計公司提供異構邏輯和邏輯/內存集成途徑,還可以優(yōu)化生產(chǎn)節(jié)點制造,從而實現(xiàn)更低延遲、更高帶寬和更小特征尺寸。

3D封裝成半導體巨頭發(fā)展重點

同為半導體巨頭的英特爾、臺積電在3D封裝上投入更早,投入的精力也更大。去年年底,英特爾在其“架構日”上首次推出全球第一款3D封裝技術Foveros,在此后不久召開的CES2019大展上展出了采用Foveros技術封裝而成的Lakefield芯片。根據(jù)英特爾的介紹,該項技術的最大特點是可以在邏輯芯片上垂直堆疊另外一顆邏輯芯片,實現(xiàn)了真正意義上的3D堆疊。

而在日前召開的SEMICON West大會上,英特爾再次推出了一項新的封裝技術Co-EMIB。這是一個將EMIB和Foveros技術相結合的創(chuàng)新應用。它能夠讓兩個或多個Foveros元件互連,并且基本達到單芯片的性能水準。設計人員也能夠利用Co-EMIB技術實現(xiàn)高帶寬和低功耗的連接模擬器、內存和其他模塊。

臺積電在3D封裝上的投入也很早。業(yè)界有一種說法,正是因為臺積電對先進封裝技術的重視,才使其在與三星的競爭中占得優(yōu)勢,獲得了蘋果的訂單。無論這個說法是否為真,封裝技術在臺積電技術版圖中的重要性已越來越突出。

在日前舉辦的2019中國技術論壇(TSMC2019 Technology Symposium)上,臺積電集中展示了從CoWoS、InFO的2.5D封裝到SoIC的3D封裝技術。CoWoS和InFO采用硅中介層把芯片封裝到硅載片上,并使用硅載片上的高密度走線進行互連,從而實現(xiàn)亞3D級別的芯片堆疊效果。SoIC則是臺積電主推的3D封裝技術,它通過晶圓對晶圓(Wafer-on-wafer)的鍵合方式,可以將不同尺寸、制程技術及材料的小芯片堆疊在一起。相較2.5D封裝方案,SoIC的凸塊密度更高,傳輸速度更快,功耗更低。

對此,半導體專家莫大康表示,半導體廠商希望基于封裝技術(而非前道制造工藝),將不同類型的芯片和小芯片集成在一起,從而接近甚至是達到系統(tǒng)級單芯片(SoC)的性能。這在異構計算時代,面對多種不同類型的芯片集成需求,是一種非常有效的解決方案。

封裝子系統(tǒng)“IP”或將成趨勢之一

產(chǎn)品功能、成本與上市時間是半導體公司關注的最主要因素。隨著需求的不斷增加,如果非要把所有電路都集成在一顆芯片之上,必然導致芯片的面積過大,同時增加設計成本和工藝復雜度,延長產(chǎn)品周期,因此會增大制造工藝復雜度,也會讓制造成本越來越高。這也是異構計算時代,人們面臨的主要挑戰(zhàn)。因此,從技術趨勢來看,主流半導體公司依托3D封裝技術,可以對復雜的系統(tǒng)級芯片加以實現(xiàn)。

根據(jù)莫大康的介紹,人們還在探索采用多芯片異構集成的方式把一顆復雜的芯片分解成若干個子系統(tǒng),其中一些子系統(tǒng)可以實現(xiàn)標準化,然后就像IP核一樣把它們封裝在一起。這或許成為未來芯片制造的一個發(fā)展方向。當然,這種方式目前并非沒有障礙。首先是散熱問題。芯片的堆疊會讓散熱問題變得更加棘手,設計人員需要更加精心地考慮系統(tǒng)的結構,以適應、調整各個熱點。

更進一步,這將影響到整個系統(tǒng)的架構設計,不僅涉及物理架構,也有可能會影響到芯片的設計架構。此外,測試也是一個挑戰(zhàn)??梢韵胂笤谝粋€封裝好的芯片組中,即使每一顆小芯片都能正常工作,也很難保證集成在一起的系統(tǒng)級芯片保持正常。對其進行正確測試需要花費更大功夫,這需要從最初EDA的工具,到仿真、制造以及封裝各個環(huán)節(jié)的協(xié)同努力。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    339

    文章

    30764

    瀏覽量

    264437
  • 三星電子
    +關注

    關注

    34

    文章

    15894

    瀏覽量

    183138
  • 臺積電
    +關注

    關注

    44

    文章

    5803

    瀏覽量

    176428
  • 3D封裝
    +關注

    關注

    9

    文章

    149

    瀏覽量

    28314
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    2D、2.5D3D封裝技術的區(qū)別與應用解析

    半導體封裝技術發(fā)展始終遵循著摩爾定律的延伸與超越。當制程工藝逼近物理極限,先進封裝技術成為延續(xù)
    的頭像 發(fā)表于 01-15 07:40 ?632次閱讀
    2<b class='flag-5'>D</b>、2.5<b class='flag-5'>D</b>與<b class='flag-5'>3D</b><b class='flag-5'>封裝</b><b class='flag-5'>技術</b>的區(qū)別與應用解析

    【海翔科技】玻璃晶圓 TTV 厚度對 3D 集成封裝可靠的影響評估

    一、引言 隨著半導體技術向小型化、高性能化發(fā)展,3D 集成封裝技術憑借其能有效提高芯片集成度、
    的頭像 發(fā)表于 10-14 15:24 ?473次閱讀
    【海翔科技】玻璃晶圓 TTV 厚度對 <b class='flag-5'>3D</b> 集成<b class='flag-5'>封裝</b>可靠<b class='flag-5'>性</b>的影響評估

    詳解先進封裝中的混合鍵合技術

    在先進封裝中, Hybrid bonding( 混合鍵合)不僅可以增加I/O密度,提高信號完整,還可以實現(xiàn)低功耗、高帶寬的異構集成。它是主要3D封裝平臺(如臺
    的頭像 發(fā)表于 09-17 16:05 ?2134次閱讀
    詳解先進<b class='flag-5'>封裝</b>中的混合鍵合<b class='flag-5'>技術</b>

    用于高性能半導體封裝的玻璃通孔技術

    半導體行業(yè)正在經(jīng)歷向更緊湊、更高效封裝解決方案的轉型。隨著移動設備和物聯(lián)網(wǎng)(IoT)應用對更小、更薄且具有增強電氣可靠封裝提出需求,研究人員將注意力轉向
    的頭像 發(fā)表于 09-17 15:51 ?1062次閱讀
    用于高性能<b class='flag-5'>半導體</b><b class='flag-5'>封裝</b>的玻璃通孔<b class='flag-5'>技術</b>

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+半導體芯片產(chǎn)業(yè)的前沿技術

    %。至少將GAA納米片提升幾個工藝節(jié)點。 2、晶背供電技術 3、EUV光刻機與其他競爭技術 光刻技術是制造3nm、5nm等工藝節(jié)點的高端
    發(fā)表于 09-15 14:50

    iTOF技術,多樣化的3D視覺應用

    視覺傳感器對于機器信息獲取至關重要,正在從二維(2D發(fā)展到三維(3D),在某些方面模仿并超越人類的視覺能力,從而推動創(chuàng)新應用。3D 視覺解
    發(fā)表于 09-05 07:24

    TGV技術:推動半導體封裝創(chuàng)新的關鍵技術

    ,憑借其優(yōu)異的性能,在半導體封裝行業(yè)中得到了越來越廣泛的應用。TGV是一種采用玻璃基板的高密度互連方法,相較于傳統(tǒng)的PCB,可有效降低信號延遲和功耗,非常適用于
    的頭像 發(fā)表于 08-13 17:20 ?1765次閱讀
    TGV<b class='flag-5'>技術</b>:推動<b class='flag-5'>半導體</b><b class='flag-5'>封裝</b>創(chuàng)新的關鍵<b class='flag-5'>技術</b>

    3D封裝的優(yōu)勢、結構類型與特點

    nm 時,摩爾定律的進一步發(fā)展遭遇瓶頸。傳統(tǒng) 2D 封裝因互連長度較長,在速度、能耗和體積上難以滿足市場需求。在此情況下,基于轉接板技術的 2.5D
    的頭像 發(fā)表于 08-12 10:58 ?2486次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>的優(yōu)勢、結構類型與特點

    Chiplet與3D封裝技術:后摩爾時代的芯片革命與屹立芯創(chuàng)的良率保障

    在摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術3D封裝成半導體行業(yè)突破性能與集成度瓶頸的關鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響
    的頭像 發(fā)表于 07-29 14:49 ?1134次閱讀
    Chiplet與<b class='flag-5'>3D</b><b class='flag-5'>封裝</b><b class='flag-5'>技術</b>:后摩爾時代的芯片革命與屹立芯創(chuàng)的良率保障

    3D打印設備為何需要專用濾波器?一文讀懂其重要性

    3D打印技術飛速發(fā)展的當下,無論是工業(yè)級的大型設備,還是桌面級的消費產(chǎn)品,對電源穩(wěn)定性和純凈度的要求都越來越高。3D打印設備專用濾波器作為
    的頭像 發(fā)表于 07-24 09:57 ?757次閱讀

    看點:臺在美建兩座先進封裝廠 博通十億美元半導體工廠談判破裂

    兩座先進的封裝工廠將分別用于導入?3D 垂直集成的SoIC工藝和 CoPoS?面板級大規(guī)模 2.5D 集成技術。 據(jù)悉臺
    的頭像 發(fā)表于 07-15 11:38 ?1871次閱讀

    半導體深冷機在封裝測試環(huán)節(jié)的應用與重要性

    半導體制造的封裝測試環(huán)節(jié),溫度控制的精度與穩(wěn)定性直接影響芯片的可靠、性能及成品率。半導體深冷機(Chiller)作為核心溫控設備,通過高精度、多場景的溫控能力,為
    的頭像 發(fā)表于 07-09 16:12 ?695次閱讀
    <b class='flag-5'>半導體</b>深冷機在<b class='flag-5'>封裝</b>測試環(huán)節(jié)的應用與<b class='flag-5'>重要性</b>

    一文詳解多芯片封裝技術

    多芯片封裝在現(xiàn)代半導體領域至關重要,主要分為平面多芯片封裝和多芯片堆疊封裝。多芯片堆疊封裝又細分
    的頭像 發(fā)表于 05-14 10:39 ?2199次閱讀
    一文詳解多芯片<b class='flag-5'>封裝</b><b class='flag-5'>技術</b>

    最全最詳盡的半導體制造技術資料,涵蓋晶圓工藝到后端封測

    刻蝕 第17章 離子注入 第18章 化學機械平坦化 第19章 硅片測試 第20章 裝配與封裝 本書詳細追述了半導體發(fā)展的歷史并吸收了當今最新技術資料,學術界和工業(yè)界對《
    發(fā)表于 04-15 13:52

    3D封裝與系統(tǒng)級封裝的背景體系解析介紹

    3D封裝與系統(tǒng)級封裝概述 一、引言:先進封裝技術的演進背景 隨著摩爾定律逐漸逼近物理極限,半導體
    的頭像 發(fā)表于 03-22 09:42 ?2146次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>與系統(tǒng)級<b class='flag-5'>封裝</b>的背景體系解析介紹