91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe 6.0將于明年發(fā)布最終正式版 I/O帶寬再次加倍來(lái)到64GT/s

工程師鄧生 ? 來(lái)源:快科技 ? 作者:上方文Q ? 2020-02-24 11:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCIe無(wú)疑是最為流行的傳輸總線標(biāo)準(zhǔn),這幾年的更新?lián)Q代也十分頻繁:PCIe 3.0目前還是最普及的,PCIe 4.0正在快速崛起,PCIe 5.0即將和大家見(jiàn)面,PCIe 6.0也正在快速推進(jìn)制定中。

PCI-SIG組織今天宣布,PCIe 6.0規(guī)范已經(jīng)完成了0.5版本,并提供給組織成員,將在明年按期發(fā)布最終正式版。

PCIe每版規(guī)范的制定都要經(jīng)歷五個(gè)不同版本/階段:

0.3版本:初步概念,提出新規(guī)范的關(guān)鍵特性和架構(gòu)。

0.5版本:初始草案規(guī)范,確定新架構(gòu)的所有層面,并吸收0.3版本基礎(chǔ)上組織成員的反饋意見(jiàn),并加入成員需求的新特性加的新特性。

0.7版本:完成版草案,新規(guī)范的方方面面都完全確定,電氣規(guī)范也必須通過(guò)測(cè)試芯片完成驗(yàn)證。之后不會(huì)再加入新功能。

0.9版本:最終版草案,組織成員可以據(jù)此設(shè)計(jì)、開(kāi)發(fā)自己的技術(shù)和產(chǎn)品。

1.0版本:最終正式版,公開(kāi)發(fā)布。

事實(shí)上,0.5版本發(fā)布之后,廠商們已經(jīng)可以開(kāi)始設(shè)計(jì)測(cè)試芯片,為后續(xù)工作提前做好準(zhǔn)備。

PCIe 6.0將于明年發(fā)布最終正式版 I/O帶寬再次加倍來(lái)到64GT/s

盡管升級(jí)速度加快,但是每一代PCIe規(guī)范的變化都相當(dāng)大,尤其是帶寬每次都翻一番,并兼容所有前代規(guī)范。

PCIe 6.0也不例外,向下兼容PCIe 5.0/4.0/3.0/2.0/1.0的同時(shí),數(shù)據(jù)率或者說(shuō)I/O帶寬會(huì)再次加倍來(lái)到64GT/s,PCIe 6.0 x1單向?qū)嶋H帶寬8GB/s,PCIe 6.0 x16單向帶寬128GB/s、雙向帶寬256GB/s。

PCIe 6.0將延續(xù)PCIe 3.0時(shí)代引入的128b/130b編碼方式,但加入全新的脈沖幅度調(diào)制PAM4,取代PCIe 5.0 NRZ,可以在單個(gè)通道、同樣時(shí)間內(nèi)封包更多數(shù)據(jù),以及低延遲前向糾錯(cuò)(FEC)和相關(guān)機(jī)制,以改進(jìn)帶寬效率。

今年的PCI-SIG開(kāi)發(fā)者大會(huì)將于6月初舉行,屆時(shí)會(huì)有超過(guò)25家組織成員對(duì)PCIe 6.0規(guī)范進(jìn)行面對(duì)面討論,更多細(xì)節(jié)也會(huì)對(duì)外公布。

大家可能會(huì)感到疑惑:PCIe規(guī)范更新?lián)Q代如此迅速,我該買哪個(gè)版本的產(chǎn)品最好?是不是現(xiàn)在入手PCIe 4.0的很快就會(huì)過(guò)時(shí)呢?

其實(shí)大可不必有此擔(dān)憂,因?yàn)槿魏慰萍级际窃诓粩喟l(fā)展演進(jìn)的,永遠(yuǎn)都會(huì)有更好的出現(xiàn),自己有需要的時(shí)候就上,“等等黨”是沒(méi)有盡頭的……

責(zé)任編輯:wv

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1461

    瀏覽量

    88467
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCIe 7.0發(fā)布:16通道雙向512GB/s,擁抱光纖未來(lái)

    電子發(fā)燒友網(wǎng)報(bào)道(文 / 吳子鵬)日前,PCI-SIG 宣布正式推出 PCIe 7.0 規(guī)范。PCIe 7.0 繼續(xù)沿用自 PCIe 6.0 引入的 PAM4(四電平脈沖幅度調(diào)制)信號(hào)
    的頭像 發(fā)表于 06-13 00:07 ?7476次閱讀
    <b class='flag-5'>PCIe</b> 7.0<b class='flag-5'>發(fā)布</b>:16通道雙向512GB/<b class='flag-5'>s</b>,擁抱光纖未來(lái)

    羅德與施瓦茨矢量網(wǎng)絡(luò)分析儀PCB插損和阻抗測(cè)試方案

    隨著AI技術(shù)的快速興起,服務(wù)器及計(jì)算設(shè)備對(duì)數(shù)據(jù)總線的吞吐量需求呈現(xiàn)指數(shù)級(jí)增長(zhǎng),以PCIe標(biāo)準(zhǔn)為例,為適應(yīng)AI算力需求,其協(xié)議已升級(jí)至PCIe 5.0/6.0,信號(hào)頻率突破32GT/
    的頭像 發(fā)表于 01-07 14:34 ?139次閱讀
    羅德與施瓦茨矢量網(wǎng)絡(luò)分析儀PCB插損和阻抗測(cè)試方案

    Amphenol PCI Express? Gen 6 卡邊緣連接器:下一代系統(tǒng)的高速解決方案

    至關(guān)重要。Amphenol 的 PCI Express? Gen 6 卡邊緣連接器正是順應(yīng)這一趨勢(shì)的產(chǎn)物,為下一代系統(tǒng)提供了高達(dá) 64GT/s 的差分信號(hào)傳輸能力。 文件下載: Amphenol FCI
    的頭像 發(fā)表于 12-10 15:25 ?552次閱讀

    ?PCI11010 PCIe交換機(jī)技術(shù)解析與應(yīng)用設(shè)計(jì)指南

    Microchip Technology PCI11010 PCIe交換機(jī)(帶以太網(wǎng)MAC和I/O)具有集成式以太網(wǎng)MAC和可編程I/O。
    的頭像 發(fā)表于 10-10 14:03 ?836次閱讀
    ?PCI11010 <b class='flag-5'>PCIe</b>交換機(jī)技術(shù)解析與應(yīng)用設(shè)計(jì)指南

    PCI11414 PCIe交換機(jī)技術(shù)解析與應(yīng)用設(shè)計(jì)指南

    。 Microchip Technology PCI11414擁有4通道(4x8GT/s)上行端口和1通道(1x8GT/s)下行端口,非常適用于提高嵌入式應(yīng)用中的
    的頭像 發(fā)表于 10-10 13:56 ?921次閱讀
    PCI11414 <b class='flag-5'>PCIe</b>交換機(jī)技術(shù)解析與應(yīng)用設(shè)計(jì)指南

    PCI11101 PCIe交換機(jī)集成USB3.2主機(jī)控制器技術(shù)解析

    Technology PCI11101具有4通道(4x8GT/s)上行端口和2通道(2x8GT/s)下行端口,可滿足嵌入式應(yīng)用對(duì)更高帶寬
    的頭像 發(fā)表于 10-10 13:51 ?951次閱讀
    PCI11101 <b class='flag-5'>PCIe</b>交換機(jī)集成USB3.2主機(jī)控制器技術(shù)解析

    ?Microchip PCI11400 PCIe交換機(jī)技術(shù)解析與應(yīng)用指南

    Technology PCI11400提供4通道(4x8GT/s)上行端口和1通道(1x8GT/s)下行端口,可滿足嵌入式應(yīng)用中對(duì)更高帶寬
    的頭像 發(fā)表于 10-10 11:48 ?787次閱讀
    ?Microchip PCI11400 <b class='flag-5'>PCIe</b>交換機(jī)技術(shù)解析與應(yīng)用指南

    PCIe 6.0 SSD主控芯片狂飆!PCIe 7.0規(guī)范到來(lái)!

    ? 電子發(fā)燒友網(wǎng)綜合報(bào)道,早在2022年1月,PCI-SIG 組織正式發(fā)布PCIe 6.0 標(biāo)準(zhǔn),與 PCIe 5.0 相比帶寬
    的頭像 發(fā)表于 09-07 05:41 ?8305次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b> SSD主控芯片狂飆!<b class='flag-5'>PCIe</b> 7.0規(guī)范到來(lái)!

    PCIe 7.0 Samtec已為您準(zhǔn)備好N種互連解決方案

    摘要前言 今年4月,PCIe 7.0 0.9 版本已向 PCI-SIG成員 開(kāi)放。 PCIe 7.0相比PCIe 6.0 帶寬提升一倍 ,原
    的頭像 發(fā)表于 09-04 11:38 ?1735次閱讀
    <b class='flag-5'>PCIe</b> 7.0   Samtec已為您準(zhǔn)備好N種互連解決方案

    64GT/s+8000MT/s:瀾起CXL 3.1芯片破解數(shù)據(jù)中心內(nèi)存瓶頸

    ,它采用PCIe? 6.2物理層接口,支持最高64 GT/s的傳輸速率(x8通道),具備多速率、多寬度的兼容能力,還能靈活
    的頭像 發(fā)表于 09-02 09:12 ?2619次閱讀
    <b class='flag-5'>64GT</b>/<b class='flag-5'>s</b>+8000MT/<b class='flag-5'>s</b>:瀾起CXL 3.1芯片破解數(shù)據(jù)中心內(nèi)存瓶頸

    PCIe 8.0 規(guī)范公布:1TB/s 帶寬、256GT/s 速率

    將使速率在 PCIe 7.0 的基礎(chǔ)上翻倍至 256.0 GT/s,通過(guò) x16 配置實(shí)現(xiàn) 1TB/s 的雙向帶寬。 ? 從 PCI-SI
    的頭像 發(fā)表于 08-08 09:14 ?7526次閱讀

    PCIe協(xié)議分析儀在數(shù)據(jù)中心中有何作用?

    狀態(tài)遷移),確認(rèn)設(shè)備是否支持服務(wù)器要求的PCIe版本(如Gen5)和鏈路寬度(如x16)。 固件與驅(qū)動(dòng)缺陷定位 場(chǎng)景:存儲(chǔ)陣列中,某塊NVMe SSD頻繁出現(xiàn)I/O錯(cuò)誤,懷疑固件或驅(qū)動(dòng)存在缺陷
    發(fā)表于 07-29 15:02

    PCB插損和阻抗測(cè)試方案

    隨著AI技術(shù)的快速興起,服務(wù)器及計(jì)算設(shè)備對(duì)數(shù)據(jù)總線的吞吐量需求呈現(xiàn)指數(shù)級(jí)增長(zhǎng),以PCIe標(biāo)準(zhǔn)為例,為適應(yīng)AI算力需求,其協(xié)議已升級(jí)至PCIe 5.0/6.0,信號(hào)頻率突破32GT/
    的頭像 發(fā)表于 05-26 14:41 ?3391次閱讀
    PCB插損和阻抗測(cè)試方案

    Diodes公司PCIe 6.0時(shí)鐘緩沖器介紹

    PI6CB3320xxA 系列為 PCIe 6.0 時(shí)鐘緩沖器,具有 20、16、13、12、8 和 4 通道低功耗 HCSL 輸出,具有 85Ω或 100Ω輸出阻抗的片上終端 (On-Chip Termination)。
    的頭像 發(fā)表于 04-10 15:49 ?1146次閱讀
    Diodes公司<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b>時(shí)鐘緩沖器介紹

    PCIe 7.0最終版草案發(fā)布,傳輸速率128 GT/s,PCIe 6.0加速商業(yè)化

    ,這是PCIe 7.0規(guī)范正式版發(fā)布前的最后一個(gè)草案版本,而正式版將于2025年晚些時(shí)候發(fā)布。
    發(fā)表于 03-29 00:07 ?1171次閱讀