91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

數(shù)字電路中CMOS工藝進(jìn)行設(shè)計(jì)與制造技術(shù)

西西 ? 來(lái)源:博客園 ? 作者:The Pisces ? 2020-07-20 16:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

CMOS電路因其在在功耗、抗干擾能力方面具有不可替代的優(yōu)勢(shì),以及在設(shè)計(jì)及制造方面具有簡(jiǎn)單易集成的優(yōu)點(diǎn)而得到廣泛應(yīng)用。如今,在大規(guī)模、超大規(guī)模集成電路特別是數(shù)字電路中早已普遍采用CMOS工藝來(lái)來(lái)進(jìn)行設(shè)計(jì)與制造。

一、CMOS門電路設(shè)計(jì)規(guī)則

靜態(tài)的CMOS電路的設(shè)計(jì)有著一定的規(guī)則,而正是這些規(guī)則使得其電路的設(shè)計(jì)變得非常簡(jiǎn)單。如圖所示,COMS電路中最主要的部分是上拉網(wǎng)絡(luò)PUN(Pull Up Net)和下拉網(wǎng)絡(luò)PDN(Pull Down Net),這兩個(gè)網(wǎng)絡(luò)內(nèi)部結(jié)構(gòu)是對(duì)稱互補(bǔ)的,或者說(shuō)是對(duì)偶的。所謂的對(duì)稱互補(bǔ),即是指下拉網(wǎng)絡(luò)中全是NMOS,而上拉網(wǎng)絡(luò)中全是PMOS,兩者數(shù)量相同;并且,下拉網(wǎng)絡(luò)中組成“與”邏輯的MOS管,在上拉網(wǎng)絡(luò)中對(duì)應(yīng)的為“或”邏輯,在下拉網(wǎng)絡(luò)中組成“或”邏輯的MOS管,在上拉網(wǎng)絡(luò)中對(duì)應(yīng)的為“與”邏輯。由于互補(bǔ),上拉網(wǎng)絡(luò)與下拉網(wǎng)絡(luò)不會(huì)同時(shí)導(dǎo)通。

數(shù)字電路中CMOS工藝進(jìn)行設(shè)計(jì)與制造技術(shù)

由于結(jié)構(gòu)是互補(bǔ)對(duì)稱的,CMOS電路的功能可以由下拉網(wǎng)絡(luò)或者上拉網(wǎng)絡(luò)單獨(dú)來(lái)確定。對(duì)于下拉網(wǎng)絡(luò),先根據(jù)各個(gè)NMOS的串并聯(lián)關(guān)系列出表達(dá)式,最后整體取反一下(取反是因?yàn)橄吕W(wǎng)絡(luò)為真時(shí)輸出是低電平0);對(duì)于上拉網(wǎng)絡(luò),先將各個(gè)輸入取反,再根據(jù)各個(gè)PMOS的串并聯(lián)關(guān)系寫(xiě)出表達(dá)式。其中,串聯(lián)為與,并聯(lián)為或。

設(shè)計(jì)的過(guò)程則剛好反過(guò)來(lái),先根據(jù)功能確定邏輯表達(dá)式,再選擇下拉網(wǎng)絡(luò)或者上拉網(wǎng)絡(luò)中的一個(gè)作為切入點(diǎn),根據(jù)與或關(guān)系確定MOS管的串并聯(lián),將其中一個(gè)網(wǎng)絡(luò)畫(huà)出來(lái),最后根據(jù)互補(bǔ)關(guān)系畫(huà)出另外一個(gè)網(wǎng)絡(luò)。

二、CMOS異或門的設(shè)計(jì)舉例

下面以異或門為例,討論一下CMOS異或門的設(shè)計(jì)方法以及其中的一些技巧。

(1)確定功能??梢愿鶕?jù)真值表、時(shí)序圖等來(lái)確定。下表為異或門的真值表,當(dāng)兩輸入信號(hào)相同時(shí),輸出為低電平;輸入不同時(shí),輸出為高電平。

(2)確定邏輯表達(dá)式。異或門的邏輯表達(dá)式 :

數(shù)字電路中CMOS工藝進(jìn)行設(shè)計(jì)與制造技術(shù)

(3)畫(huà)出下拉或上拉網(wǎng)絡(luò)。以下拉網(wǎng)絡(luò)為切入點(diǎn),這時(shí)要先對(duì)表達(dá)式處理一下,變?yōu)槟硞€(gè)式子的非的形式,因?yàn)橄吕W(wǎng)絡(luò)算出來(lái)的表達(dá)式最后要取反一下:

數(shù)字電路中CMOS工藝進(jìn)行設(shè)計(jì)與制造技術(shù)

這樣,就可以根據(jù)大非號(hào)下面的式子來(lái)搭建PDN電路:

如圖所示,由于A和B是與的關(guān)系,所以連接A和B的MOS管NM3和NM4要串聯(lián),和也是如此。由于與是或的關(guān)系,所以由NM3、NM4組成的串聯(lián)和NM5和NM6組成的串聯(lián)最后要并聯(lián)在一起。至此下拉網(wǎng)絡(luò)設(shè)計(jì)完成。

(4)根據(jù)互補(bǔ)關(guān)系確定另外一個(gè)網(wǎng)絡(luò)。

數(shù)字電路中CMOS工藝進(jìn)行設(shè)計(jì)與制造技術(shù)

這一步就比較簡(jiǎn)單了,在PDN中A和B對(duì)應(yīng)的MOS管是串聯(lián)的,那么在PUN中就變成并聯(lián)的,即PM3和PM4;和同樣;最終將兩個(gè)并聯(lián)組合串聯(lián)起來(lái)。

(5)將PDN和PUN組合起來(lái),加上電源和地,如圖:

數(shù)字電路中CMOS工藝進(jìn)行設(shè)計(jì)與制造技術(shù)

圖中左側(cè)是兩個(gè)反相器,用于產(chǎn)生非信號(hào)。

為了便于分析,圖中的連線都是用標(biāo)號(hào)代替的,下圖是一個(gè)完整的電路:

數(shù)字電路中CMOS工藝進(jìn)行設(shè)計(jì)與制造技術(shù)

至此,一個(gè)完整的CMOS異或門電路設(shè)計(jì)完成。當(dāng)然,后續(xù)還會(huì)有MOS管寬長(zhǎng)比、摻雜等方面的設(shè)計(jì),這些不在這里討論。

三、另一種設(shè)計(jì)思路

以上是根據(jù)表達(dá)式:

數(shù)字電路中CMOS工藝進(jìn)行設(shè)計(jì)與制造技術(shù)

來(lái)進(jìn)行設(shè)計(jì)的,對(duì)上式進(jìn)行變換可以得到:

數(shù)字電路中CMOS工藝進(jìn)行設(shè)計(jì)與制造技術(shù)

根據(jù)這個(gè)式子可以設(shè)計(jì)出與上例不同的電路:

數(shù)字電路中CMOS工藝進(jìn)行設(shè)計(jì)與制造技術(shù)

該電路與前一種電路實(shí)現(xiàn)相同功能,只是在結(jié)構(gòu)上PUN和PDN與前一種電路互換了一下,沒(méi)有本質(zhì)上的區(qū)別。

四、優(yōu)化設(shè)計(jì)

下面介紹一種優(yōu)化設(shè)計(jì)方法。

繼續(xù)對(duì)異或門的邏輯表達(dá)式進(jìn)行變換,得到:

數(shù)字電路中CMOS工藝進(jìn)行設(shè)計(jì)與制造技術(shù)

這里,將A與B的非作為一個(gè)整體,用一個(gè)獨(dú)立的與非門來(lái)實(shí)現(xiàn),電路圖如圖所示:

數(shù)字電路中CMOS工藝進(jìn)行設(shè)計(jì)與制造技術(shù)

可以看到,前面兩種電路都用了12個(gè)MOS管,而這個(gè)電路只用了10個(gè)MOS管就實(shí)現(xiàn)了異或門的功能??蓜e小看減下來(lái)的這兩個(gè)MOS管,在大規(guī)模集成電路設(shè)計(jì)中,這種門電路的使用是非常普遍的,若是一個(gè)系統(tǒng)中能有百十個(gè)這樣的門電路,那這種優(yōu)化在減小芯片面積和降低成本方面將會(huì)為產(chǎn)品帶來(lái)非常大的優(yōu)勢(shì)。

下面分析一下這樣優(yōu)化的原理。前兩種電路中,邏輯表達(dá)式都包含了A、B、A非、B非四種信號(hào),但是電路的原始輸入只有A和B兩種,因此要搭建產(chǎn)生A非和B非的電路,也就是搭建兩個(gè)非門。而每個(gè)非門需要兩個(gè)MOS管,所以產(chǎn)生A非和B非需要額外的四個(gè)MOS管。加上實(shí)現(xiàn)邏輯表達(dá)式功能的8個(gè)MOS管,一共12個(gè)。

而在第三種電路中,變化邏輯表達(dá)式消去了A非和B非,用A與B的非來(lái)代替,只需額外設(shè)計(jì)一個(gè)與非門,4個(gè)MOS管。由于A與B的非作為一個(gè)信號(hào)進(jìn)行運(yùn)算,相當(dāng)于邏輯表達(dá)式中只有三個(gè)輸入,一共需要6個(gè)管子,加起來(lái)一共10個(gè)。

也就是說(shuō),在邏輯表達(dá)式中,若果能夠?qū)⑿盘?hào)合并使得輸入端出現(xiàn)盡可能少的信號(hào)種類,那么就有可能減少整個(gè)門電路的MOS管個(gè)數(shù)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6218

    瀏覽量

    242977
  • 反相器
    +關(guān)注

    關(guān)注

    6

    文章

    332

    瀏覽量

    45212
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1657

    瀏覽量

    83385
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    數(shù)字電路和模擬電路的差異解析

    運(yùn)行,都離不開(kāi)兩大基礎(chǔ)電子電路的支撐:數(shù)字電路與模擬電路。很多人在接觸電子技術(shù)時(shí),都會(huì)產(chǎn)生一個(gè)疑問(wèn):數(shù)字電路和模擬
    的頭像 發(fā)表于 03-14 09:47 ?40次閱讀
    <b class='flag-5'>數(shù)字電路</b>和模擬<b class='flag-5'>電路</b>的差異解析

    集成電路制造工藝的刻蝕技術(shù)介紹

    本文系統(tǒng)梳理了刻蝕技術(shù)從濕法到等離子體干法的發(fā)展脈絡(luò),解析了物理、化學(xué)及協(xié)同刻蝕機(jī)制差異,闡明設(shè)備與工藝演進(jìn)對(duì)先進(jìn)制程的支撐作用,并概述國(guó)內(nèi)外產(chǎn)業(yè)格局,體現(xiàn)刻蝕在高端芯片制造的核心地
    的頭像 發(fā)表于 02-26 14:11 ?648次閱讀
    集成<b class='flag-5'>電路</b><b class='flag-5'>制造</b><b class='flag-5'>工藝</b><b class='flag-5'>中</b>的刻蝕<b class='flag-5'>技術(shù)</b>介紹

    集成電路制造中常用濕法清洗和腐蝕工藝介紹

    集成電路濕法工藝是指在集成電路制造過(guò)程,通過(guò)化學(xué)藥液對(duì)硅片表面進(jìn)行處理的一類關(guān)鍵
    的頭像 發(fā)表于 01-23 16:03 ?1867次閱讀
    集成<b class='flag-5'>電路</b><b class='flag-5'>制造</b>中常用濕法清洗和腐蝕<b class='flag-5'>工藝</b>介紹

    芯片引腳成型與整形:電子制造不可或缺的兩種精密工藝

    或維修環(huán)節(jié)。例如,在芯片被貼裝到電路板之前,或在返修站處理拆下的芯片時(shí),對(duì)因操作變形的引腳進(jìn)行修復(fù),確保其可焊性與連接可靠性。 三、技術(shù)實(shí)現(xiàn):共性的差異化追求盡管目標(biāo)不同,但兩類設(shè)備
    發(fā)表于 10-21 09:40

    CMOS的邏輯門如何應(yīng)用在電路

    CMOS的邏輯門如何應(yīng)用在電路 前言 在如今的電子電路,CMOS邏輯門有著接近零靜態(tài)功耗和超
    的頭像 發(fā)表于 06-19 16:07 ?1795次閱讀
    <b class='flag-5'>CMOS</b>的邏輯門如何應(yīng)用在<b class='flag-5'>電路</b><b class='flag-5'>中</b>

    CMOS超大規(guī)模集成電路制造工藝流程的基礎(chǔ)知識(shí)

    本節(jié)將介紹 CMOS 超大規(guī)模集成電路制造工藝流程的基礎(chǔ)知識(shí),重點(diǎn)將放在工藝流程的概要和不同工藝
    的頭像 發(fā)表于 06-04 15:01 ?2659次閱讀
    <b class='flag-5'>CMOS</b>超大規(guī)模集成<b class='flag-5'>電路</b><b class='flag-5'>制造</b><b class='flag-5'>工藝</b>流程的基礎(chǔ)知識(shí)

    PanDao:光學(xué)設(shè)計(jì)制造風(fēng)險(xiǎn)管理

    是通過(guò)對(duì)其加工參數(shù)進(jìn)行系統(tǒng)分析確定的。 1.簡(jiǎn)介 在光學(xué)制造技術(shù),可預(yù)測(cè)且穩(wěn)定的制造工藝對(duì)成本
    發(fā)表于 05-07 09:01

    浮思特 | CMOS技術(shù)原理與應(yīng)用:從晶體管結(jié)構(gòu)到反相器設(shè)計(jì)

    MOSFET在數(shù)字電路的常見(jiàn)形式是互補(bǔ)MOS(CMOS)電路。CMOS技術(shù)將n溝道和p溝道MO
    的頭像 發(fā)表于 04-16 11:55 ?1733次閱讀
    浮思特 | <b class='flag-5'>CMOS</b><b class='flag-5'>技術(shù)</b>原理與應(yīng)用:從晶體管結(jié)構(gòu)到反相器設(shè)計(jì)

    最全最詳盡的半導(dǎo)體制造技術(shù)資料,涵蓋晶圓工藝到后端封測(cè)

    工藝模型概況,用流程圖將硅片制造的主要領(lǐng)域連接起來(lái);具體講解每一個(gè)主要工藝;集成電路裝配和封裝的后部工藝概況。此外,各章為讀者提供了關(guān)于質(zhì)
    發(fā)表于 04-15 13:52

    【「芯片通識(shí)課:一本書(shū)讀懂芯片技術(shù)」閱讀體驗(yàn)】了解芯片怎樣制造

    工藝流程: 芯片設(shè)計(jì),光掩模版制作,晶圓上電路制造,(薄膜氧化,平坦化,光刻膠涂布,光刻,刻蝕,離子注入擴(kuò)散,裸片檢測(cè))
    發(fā)表于 03-27 16:38

    柵極技術(shù)的工作原理和制造工藝

    本文介紹了集成電路制造工藝的柵極的工作原理、材料、工藝,以及先進(jìn)柵極工藝技術(shù)
    的頭像 發(fā)表于 03-27 16:07 ?2444次閱讀
    柵極<b class='flag-5'>技術(shù)</b>的工作原理和<b class='flag-5'>制造</b><b class='flag-5'>工藝</b>

    數(shù)字電路—24、計(jì)數(shù)器

    數(shù)字電路,能夠記憶輸入脈沖個(gè)數(shù)的電路稱為計(jì)數(shù)器
    發(fā)表于 03-26 15:13

    數(shù)字電路—23、寄存器

    數(shù)字電路,用來(lái)存放二進(jìn)制數(shù)據(jù)或代碼的電路稱為寄存器。
    發(fā)表于 03-26 15:11

    CMOS,Bipolar,F(xiàn)ET這三種工藝的優(yōu)缺點(diǎn)是什么?

    在我用photodiode工具選型I/V放大電路的時(shí)候,系統(tǒng)給我推薦了AD8655用于I/V,此芯片為CMOS工藝 但是查閱資料很多都是用FET工藝的芯片,所以請(qǐng)教下用于光電信號(hào)放大轉(zhuǎn)
    發(fā)表于 03-25 06:23

    CMOS集成電路的基本制造工藝

    本文主要介紹CMOS集成電路基本制造工藝,特別聚焦于0.18μm工藝節(jié)點(diǎn)及其前后的變化,分述如下:前段工序(FrontEnd);0.18μm
    的頭像 發(fā)表于 03-20 14:12 ?4751次閱讀
    <b class='flag-5'>CMOS</b>集成<b class='flag-5'>電路</b>的基本<b class='flag-5'>制造</b><b class='flag-5'>工藝</b>