8月25日,臺(tái)積電總裁魏哲家在臺(tái)積電技術(shù)研討會(huì)上談到了臺(tái)積電未來(lái)的4nm工藝、3nm工藝以及全新的N12e特殊制程。
魏哲家指出,N5的升級(jí)版工藝N5P將于2021年量產(chǎn)。正如基于N7工藝發(fā)展出N6工藝一樣,臺(tái)積電還基于N5工藝發(fā)展出了N4工藝,滿足下游廣泛的產(chǎn)品需求。
據(jù)魏哲家介紹,N4在速度、功耗和密度上有所提升,并且與N5有100%的IP相容性,因而能夠沿用N5既有的設(shè)計(jì)基礎(chǔ)架構(gòu),加速產(chǎn)品創(chuàng)新,N4將于2021年第四季度開(kāi)始試產(chǎn)。
另外,魏哲家還報(bào)告了N3工藝的進(jìn)展情況。他表示,N3技術(shù)具備創(chuàng)新的微縮特征,與N5相比,速度可以提升15%、功率降低30%、邏輯密度增加70%,N3預(yù)計(jì)于2021年進(jìn)行試產(chǎn),并于2022年下半年進(jìn)入量產(chǎn)。
魏哲家還透露,臺(tái)積電正在與客戶密切合作,定義N3之后的下一節(jié)點(diǎn)規(guī)格與進(jìn)度。
值得一提的是,除了先進(jìn)的邏輯制程,臺(tái)積電還擁有完整的特殊制程技術(shù),包括MEMS、CMOS影像感測(cè)器、Non-Volatile Memory (NVM)、射頻、BCD power等。魏哲家表示,特殊制程在實(shí)現(xiàn)人機(jī)互動(dòng)、人類(lèi)感知和動(dòng)作能力方面扮演關(guān)鍵角色,也因?yàn)樯鲜瞿芰Φ耐卣?,讓各種聯(lián)網(wǎng)設(shè)備對(duì)半導(dǎo)體的需求大增。如今,隨身攜帶的邊緣設(shè)備除了聯(lián)網(wǎng)之外,還必須有更多的智慧處理大量數(shù)據(jù),而這些聯(lián)網(wǎng)的邊緣設(shè)備所用到的半導(dǎo)體技術(shù)都對(duì)低功耗提出了巨大需求。
針對(duì)以上提到的低功耗需求,臺(tái)積電最新推出了N12e技術(shù),在沒(méi)有犧牲速度和邏輯密度的前提下,進(jìn)一步提升了電源效率。據(jù)魏哲家介紹,N12e支持超低漏電設(shè)備和超低VDD的設(shè)計(jì),可低至0.4V以下。N12e將在智慧物聯(lián)、移動(dòng)設(shè)備和其他產(chǎn)品應(yīng)用方面帶來(lái)更多正面改變。
責(zé)任編輯:pj
-
CMOS
+關(guān)注
關(guān)注
58文章
6217瀏覽量
242907 -
射頻
+關(guān)注
關(guān)注
106文章
6009瀏覽量
173508 -
感測(cè)器
+關(guān)注
關(guān)注
1文章
69瀏覽量
20475
發(fā)布評(píng)論請(qǐng)先 登錄
今日看點(diǎn):臺(tái)積電敦促客戶預(yù)訂 2nm 制程產(chǎn)能;廣州再添兩大百億級(jí)半導(dǎo)體項(xiàng)目
臺(tái)積電計(jì)劃建設(shè)4座先進(jìn)封裝廠,應(yīng)對(duì)AI芯片需求
1.4nm制程工藝!臺(tái)積電公布量產(chǎn)時(shí)間表
臺(tái)積電Q3凈利潤(rùn)4523億元新臺(tái)幣 英偉達(dá)或取代蘋(píng)果成臺(tái)積電最大客戶
臺(tái)積電2納米制程試產(chǎn)成功,AI、5G、汽車(chē)芯片
看點(diǎn):臺(tái)積電2納米N2制程吸引超15家客戶 英偉達(dá)擬向OpenAI投資1000億美元
化圓為方,臺(tái)積電整合推出最先進(jìn)CoPoS半導(dǎo)體封裝
臺(tái)積電引領(lǐng)全球半導(dǎo)體制程創(chuàng)新,2納米制程備受關(guān)注
臺(tái)積電Q2凈利潤(rùn)3982.7億新臺(tái)幣 暴增60% 創(chuàng)歷史新高
力旺NeoFuse于臺(tái)積電N3P制程完成可靠度驗(yàn)證
臺(tái)積電加大投資布局 2納米制程研發(fā)取得積極進(jìn)展
臺(tái)積電先進(jìn)制程漲價(jià),最高或達(dá)30%!
AMD實(shí)現(xiàn)首個(gè)基于臺(tái)積電N2制程的硅片里程碑
臺(tái)積電推出最新先進(jìn)的邏輯制程CMOS影像感測(cè)器
評(píng)論