91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

保持FPGA設(shè)計(jì)信號(hào)不被綜合的方法

電子工程師 ? 來(lái)源:CSDN技術(shù)社區(qū) ? 作者:CSDN技術(shù)社區(qū) ? 2020-09-26 10:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在一些應(yīng)用中,有些特定的信號(hào)我們需要保留,用于進(jìn)行采集檢測(cè),而綜合器會(huì)自動(dòng)優(yōu)化把它綜合掉,那么,應(yīng)該怎樣告訴綜合器,不讓它優(yōu)化掉我們需要保留的信號(hào)呢?

對(duì)這種情況的處理是增加約束,共有2種情況:

1、需要保留的信號(hào)是引線

Verilog HDL—定義的時(shí)候在后面增加/* synthesis keep */。

例如:wire keep_wire /* synthesis keep */;

2、需要保留是的寄存器

跟reg相關(guān)的synthesis attribute,共有兩種,分別是/*synthesis noprune*/和/*synthesis preserve*/,兩者的差別如下:

/*synthesis noprune*/ 避免 Quartus II 優(yōu)化掉沒(méi)output的reg。

/*synthesis preserve*/避免 Quartus II 將reg優(yōu)化為常數(shù),或者合并重復(fù)的reg。

定義的時(shí)候在后面增加相關(guān)的約束語(yǔ)句。

例如:reg reg1 /* synthesis noprune*/;或者 reg reg1 /* synthesis preserve */;

將/*synthesis noprune*/等synthesis attribute 語(yǔ)句放在module后面,這樣整個(gè)module的reg將不被最佳化,從而不用再一一寄存器指定。

注意:以上所提到的synthesis attribute必須寫(xiě)在結(jié)束分號(hào)前面,寫(xiě)在分號(hào)后面只相當(dāng)于注釋?zhuān)?/p>

正確:reg reg1 /* synthesis preserve */;

錯(cuò)誤:reg reg1 ;/* synthesis preserve */

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1661

    文章

    22440

    瀏覽量

    637295
  • FPGA設(shè)計(jì)
    +關(guān)注

    關(guān)注

    9

    文章

    431

    瀏覽量

    28175

原文標(biāo)題:FPGA設(shè)計(jì)中如何保持信號(hào)不被綜合

文章出處:【微信號(hào):HXSLH1010101010,微信公眾號(hào):FPGA技術(shù)江湖】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    頻率綜合器、頻率源、信號(hào)源有什么區(qū)別?一文講透

    頻率綜合器、頻率源、信號(hào)源有什么區(qū)別,簡(jiǎn)單來(lái)說(shuō)就是頻率源是“提供心跳”的——穩(wěn)定、精準(zhǔn),但功能單一, 頻率綜合器是“可變心跳”——在頻率源基礎(chǔ)上增加了可編程能力, 信號(hào)源是“完整樂(lè)隊(duì)”
    的頭像 發(fā)表于 03-05 14:07 ?150次閱讀
    頻率<b class='flag-5'>綜合</b>器、頻率源、<b class='flag-5'>信號(hào)</b>源有什么區(qū)別?一文講透

    易靈思FPGA DSP原語(yǔ)使用方法

    在現(xiàn)代數(shù)字信號(hào)處理(DSP)應(yīng)用中,FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)憑借其高度并行性、可定制性和靈活性,已成為加速信號(hào)處理任務(wù)的核心硬件平臺(tái)之一。
    的頭像 發(fā)表于 12-10 10:32 ?5646次閱讀
    易靈思<b class='flag-5'>FPGA</b> DSP原語(yǔ)使用<b class='flag-5'>方法</b>

    請(qǐng)問(wèn)有哪些方法可以實(shí)現(xiàn)GPIO狀態(tài)保持功能?

    有哪些方法可以實(shí)現(xiàn)GPIO狀態(tài)保持功能?
    發(fā)表于 12-08 07:23

    開(kāi)源RISC-V處理器(蜂鳥(niǎo)E203)學(xué)習(xí)(二)修改FPGA綜合環(huán)境(移植到自己的Xilinx FPGA板卡)

    ,所以我喜歡折騰,因?yàn)檎垓v迫使我不斷去解決問(wèn)題,在解決問(wèn)題的過(guò)程中會(huì)思考很多細(xì)節(jié),而且印象更加深刻。當(dāng)然這是我個(gè)人的學(xué)習(xí)方法。 如果手上有Xilinx的 FPGA板卡,可以一起學(xué)習(xí)一下怎么將e203
    發(fā)表于 10-31 08:46

    關(guān)于綜合保持時(shí)間約束不滿足的問(wèn)題

    1、將 nuclei-config.xdc 和 nuclei-master.xdc 加入到項(xiàng)目工程中,綜合得到時(shí)序約束報(bào)告如下: 保持時(shí)間約束不滿足,分析原因,發(fā)現(xiàn)所有不滿足均出現(xiàn)在
    發(fā)表于 10-24 07:42

    FPGA開(kāi)發(fā)板vivado綜合、下載程序問(wèn)題匯總

    問(wèn)題 做vivado綜合時(shí),可能會(huì)出現(xiàn)識(shí)別不到FPGA開(kāi)發(fā)板的問(wèn)題。我們用的是DDR200T開(kāi)發(fā)板,在確定jtag接線無(wú)誤后,我們懷疑是驅(qū)動(dòng)程序的問(wèn)題。我們采用的方法是將驅(qū)動(dòng)程序卸了再重新安裝。 可以
    發(fā)表于 10-24 07:12

    Vivado中向FPGA的Flash燒錄e203的方法

    首先導(dǎo)入、并配置好項(xiàng)目,完成項(xiàng)目的綜合(SYNTHESIS)與實(shí)現(xiàn)(IMPLEMENTATION),查看有無(wú)錯(cuò)誤與或警告信息,調(diào)整完成后,右鍵比特流生成(Generate Bitstream),選擇
    發(fā)表于 10-23 08:28

    如何利用Verilog HDL在FPGA上實(shí)現(xiàn)SRAM的讀寫(xiě)測(cè)試

    、建立讀寫(xiě)操作、配置地址計(jì)數(shù)器、模擬數(shù)據(jù)流、綜合與仿真以及下載到FPGA進(jìn)行硬件測(cè)試。通過(guò)實(shí)踐,掌握SRAM在FPGA中的使用和基本讀寫(xiě)方法,加深對(duì)
    的頭像 發(fā)表于 10-22 17:21 ?4426次閱讀
    如何利用Verilog HDL在<b class='flag-5'>FPGA</b>上實(shí)現(xiàn)SRAM的讀寫(xiě)測(cè)試

    FPGA測(cè)試DDR帶寬跑不滿的常見(jiàn)原因及分析方法

    FPGA 中測(cè)試 DDR 帶寬時(shí),帶寬無(wú)法跑滿是常見(jiàn)問(wèn)題。下面我將從架構(gòu)、時(shí)序、訪問(wèn)模式、工具限制等多個(gè)維度,系統(tǒng)梳理導(dǎo)致 DDR 帶寬跑不滿的常見(jiàn)原因及分析方法。
    的頭像 發(fā)表于 10-15 10:17 ?1089次閱讀

    實(shí)現(xiàn)電纜綜合在線監(jiān)測(cè)的方法

    在線監(jiān)測(cè)這種方法相較于定期檢測(cè),能更及時(shí)、有效并提前發(fā)現(xiàn)設(shè)備在運(yùn)行中存在的隱患問(wèn)題。電纜綜合監(jiān)測(cè)實(shí)現(xiàn)了從傳統(tǒng)定期檢測(cè)到實(shí)時(shí)在線監(jiān)測(cè)的轉(zhuǎn)變,這種轉(zhuǎn)變?cè)诤艽蟪潭壬咸嵘诉\(yùn)維效率和系統(tǒng)可靠性,因此在
    的頭像 發(fā)表于 07-29 09:46 ?1135次閱讀
    實(shí)現(xiàn)電纜<b class='flag-5'>綜合</b>在線監(jiān)測(cè)的<b class='flag-5'>方法</b>

    基于FPGA的壓縮算法加速實(shí)現(xiàn)

    本設(shè)計(jì)中,計(jì)劃實(shí)現(xiàn)對(duì)文件的壓縮及解壓,同時(shí)優(yōu)化壓縮中所涉及的信號(hào)處理和計(jì)算密集型功能,實(shí)現(xiàn)對(duì)其的加速處理。本設(shè)計(jì)的最終目標(biāo)是證明在充分并行化的硬件體系結(jié)構(gòu) FPGA 上實(shí)現(xiàn)該算法時(shí),可以大大提高該算
    的頭像 發(fā)表于 07-10 11:09 ?2442次閱讀
    基于<b class='flag-5'>FPGA</b>的壓縮算法加速實(shí)現(xiàn)

    請(qǐng)問(wèn)CX3的VSHNC和HSNC信號(hào),和Sensor的XVS和XHS,是保持同步的嗎?

    Dear Infineon, 請(qǐng)問(wèn)CX3的VSHNC和HSNC信號(hào),和Sensor的XVS和XHS,是保持同步的嗎? 有沒(méi)有先后順序或者是上升下降高低電平的保持時(shí)間差別。 附件是我抓取的對(duì)比波形,請(qǐng)您幫忙看一下是否有問(wèn)題。
    發(fā)表于 05-19 06:26

    如何使用USB中斷傳輸方法訪問(wèn)FPGA?

    我目前正在設(shè)計(jì)一個(gè)可以通過(guò) CY7C65216 從 Windows PC 訪問(wèn) FPGA 的單元。 我正在考慮使用USB中斷傳輸方法訪問(wèn)FPGA。 這可能嗎? 如果有,是否有任何示例軟件程序(驅(qū)動(dòng)程序、應(yīng)用程序)可供我參考? 我
    發(fā)表于 05-19 06:04

    模塊電源保持電容計(jì)算方式

    保持電容的容量可依據(jù)輸出直流電壓的紋波、電源中斷后保持時(shí)間和過(guò)渡時(shí)間計(jì)算確定,如圖1所示。許多應(yīng)用中,輸入電壓中斷一定時(shí)間時(shí),要求電源保持正常輸出,也就是說(shuō),變換器必須安全渡過(guò)故障期并保證輸出電壓不變。同樣,許多系統(tǒng)需要電源提供
    的頭像 發(fā)表于 05-14 13:54 ?2.2w次閱讀
    模塊電源<b class='flag-5'>保持</b>電容計(jì)算方式

    進(jìn)群免費(fèi)領(lǐng)FPGA學(xué)習(xí)資料!數(shù)字信號(hào)處理、傅里葉變換與FPGA開(kāi)發(fā)等

    進(jìn)群免費(fèi)領(lǐng)FPGA學(xué)習(xí)資料啦!小編整理了數(shù)字信號(hào)處理、傅里葉變換與FPGA開(kāi)發(fā)等FPGA必看資料,需要的小伙伴可以加小助手(微信:elecfans123)或進(jìn) QQ 群:9135011
    發(fā)表于 04-07 16:41