91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

信號(hào)完整性系列之“串?dāng)_”

工程師 ? 來(lái)源:硬件助手 ? 作者:硬件助手 ? 2020-10-19 17:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文主要介紹串?dāng)_的概念,及其FEXT、NEXT等,以及串?dāng)_的消除措施。

串?dāng)_串?dāng)_是指當(dāng)信號(hào)在傳輸線上傳播時(shí),因電磁耦合對(duì)相鄰的傳輸線產(chǎn)生的不期望的電壓噪聲干擾。這種干擾是由于兩條信號(hào)線間的耦合,即信號(hào)線之間互感和互容耦合引起的。容性耦合(當(dāng)干擾源產(chǎn)生的干擾是以電壓形式出現(xiàn)時(shí),干擾源與信號(hào)電路之間就存在容性(電場(chǎng))耦合,這時(shí)干擾電壓線電容耦合到信號(hào)電路,形成干擾源)引發(fā)耦合電流,而感性耦合(當(dāng)干擾源是以電流形式出現(xiàn)的,此電流所產(chǎn)生的磁場(chǎng)通過(guò)互感耦合對(duì)鄰近信號(hào)形成干擾)則產(chǎn)生耦合電壓。由于自身的邏輯電平發(fā)生變化,對(duì)其他信號(hào)產(chǎn)生影響的信號(hào)線稱(chēng)為“攻擊線”(Aggressor),即干擾線。受到影響而導(dǎo)致自身邏輯電平發(fā)生異常的信號(hào)連線我們稱(chēng)為“受害線”(Victim),即被干擾線。串?dāng)_噪聲從干擾對(duì)象上通過(guò)交叉耦合到被干擾對(duì)象上,表現(xiàn)為在一根信號(hào)線上有信號(hào)通過(guò)時(shí),在PCB板上與之相鄰的信號(hào)線上就會(huì)感應(yīng)出相關(guān)的信號(hào)。

串?dāng)_由一條線到另一條線的能量耦合的方式主要分為電場(chǎng)(electric field)和磁場(chǎng)(magnetic field)。由于走線之間存在著互容(Mutual capacitance)和互感(Mutual inductance),一條走線上的AC信號(hào)便會(huì)從這些分布的互容和互感傳遞到另一根被干擾線(victim net)上。串?dāng)_可分為容性耦合串?dāng)_和感性耦合串?dāng)_兩類(lèi)。

靜態(tài)網(wǎng)絡(luò)靠近干擾源一端的串?dāng)_稱(chēng)為近端串?dāng)_(也稱(chēng)后向串?dāng)_NEXT),而遠(yuǎn)離干擾源一端的串?dāng)_稱(chēng)為遠(yuǎn)端串?dāng)_(或稱(chēng)前向串?dāng)_FEXT)。

當(dāng)干擾源狀態(tài)變化時(shí),會(huì)在被干擾對(duì)象上產(chǎn)生一串?dāng)_脈沖,在高速系統(tǒng)中,這種現(xiàn)象很普遍。通常,依賴于干擾源和被干擾源上信號(hào)的跳變,被干擾線上產(chǎn)生四種類(lèi)型的影響:正的短時(shí)脈沖,負(fù)的短時(shí)脈沖,上升時(shí)延,下降時(shí)延,如下圖所示:

串?dāng)_的來(lái)源當(dāng)信號(hào)沿著傳輸線傳播時(shí),在信號(hào)路徑與返回路徑之間存在電場(chǎng)和磁場(chǎng)。這些場(chǎng)的分布不僅僅限于信號(hào)和返回路徑之間的空間內(nèi),而是在周?chē)臻g延伸。我們把這些延伸出去的場(chǎng)稱(chēng)為邊緣場(chǎng)。

如果將兩導(dǎo)線的間距加大,可看到邊緣場(chǎng)的強(qiáng)度大大減弱。

第2根線處在邊緣場(chǎng)的附近時(shí),就有過(guò)多的耦合和串?dāng)_。歸根結(jié)底,邊緣場(chǎng)是引起串?dāng)_的根本原因。減小串?dāng)_最重要的方法就是使網(wǎng)絡(luò)間的間距足夠遠(yuǎn),使其邊緣場(chǎng)降低到可以接受的范圍。

在系統(tǒng)中的每?jī)蓚€(gè)網(wǎng)絡(luò)之間,總會(huì)有邊緣場(chǎng)產(chǎn)生的電感耦合和電容耦合。我們把耦合電感和耦合電容分別叫做互感和互容。

串?dāng)_的消除解決容性串?dāng)_,主要加大線間距,在PCB上的布線要遵循3W原則,即兩個(gè)傳輸線的線中心之間的距離要大于3倍的傳輸線的線寬。對(duì)系統(tǒng)中關(guān)鍵傳輸線,可以改用差分線傳輸以減少其它傳輸線對(duì)它的串?dāng)_;也可以對(duì)關(guān)鍵線的中間加地線保護(hù)以減少串?dāng)_。

解決感性串?dāng)_,主要減小回路面積,減小互感。例如,在芯片的電源的去耦電容,通過(guò)電容提供回流通道,可以減少回路面積,減小互感。

盡可能地減少相鄰傳輸線間的平行距離(累積的平行距離),最好在不同層間走線,相鄰兩層的信號(hào)層(中間沒(méi)有平面層隔離)走線方向應(yīng)該相互正交,以減少層間的串?dāng)_。

在保證傳輸線特征阻抗的同時(shí),使布線層與參考平面(電源平面或地平面)間的介質(zhì)層盡可能的薄,這樣就加大了傳輸線與參考平面間的耦合度,從而減少相鄰傳輸線間的耦合。

在保證信號(hào)時(shí)序的情況下,盡可能選擇轉(zhuǎn)換速度低的元器件,這樣電場(chǎng)與磁場(chǎng)的變化速度慢一點(diǎn),從而降低串?dāng)_。由于信號(hào)上升時(shí)間是造成SI 問(wèn)題的主要原因,所以在滿足系統(tǒng)設(shè)計(jì)指標(biāo)的情況下,應(yīng)該盡可能選取信號(hào)上升沿較慢的器件。

可能的話,盡量少在表層走線,走帶狀線或嵌入式微帶線,因?yàn)楸韺泳€的電場(chǎng)耦合比中間層的要強(qiáng)(表層線只有一個(gè)參考平面),內(nèi)層走線可以消除傳播速度的變化。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18842

    瀏覽量

    263595
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6488

    瀏覽量

    159414
  • 電壓
    +關(guān)注

    關(guān)注

    45

    文章

    5776

    瀏覽量

    121883
  • 網(wǎng)絡(luò)
    +關(guān)注

    關(guān)注

    14

    文章

    8266

    瀏覽量

    94860
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    IDT信號(hào)完整性產(chǎn)品:解決高速信號(hào)傳輸難題

    特性的影響,到達(dá)終端接收器時(shí)可能會(huì)惡化到不可接受的水平。Integrated Device Technology(IDT)的信號(hào)完整性產(chǎn)品(SIP)系列,包括中繼器(Repeaters)和重定時(shí)器(Retimers),為解決這些
    的頭像 發(fā)表于 03-04 17:10 ?434次閱讀

    SI合集002|信號(hào)完整性測(cè)量應(yīng)用簡(jiǎn)介,快速掌握關(guān)鍵點(diǎn)

    一、信號(hào)完整性定義信號(hào)完整性(SignalIntegrity,簡(jiǎn)稱(chēng)SI)是衡量信號(hào)從驅(qū)動(dòng)端經(jīng)傳輸線抵達(dá)接收端后,波形
    的頭像 發(fā)表于 01-26 10:58 ?202次閱讀
    SI合集002|<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>測(cè)量應(yīng)用簡(jiǎn)介,快速掌握關(guān)鍵點(diǎn)

    使用MATLAB和Simulink進(jìn)行信號(hào)完整性分析

    信號(hào)完整性是保持高速數(shù)字信號(hào)的質(zhì)量的過(guò)程。信號(hào)完整性是衡量電信號(hào)從源傳輸?shù)侥繕?biāo)位置時(shí)的質(zhì)量的關(guān)鍵
    的頭像 發(fā)表于 01-23 13:57 ?7249次閱讀
    使用MATLAB和Simulink進(jìn)行<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>分析

    PK6350無(wú)源探頭在高速數(shù)字總線信號(hào)完整性測(cè)試中的應(yīng)用案例

    ,信號(hào)反射、、時(shí)序偏差等信號(hào)完整性問(wèn)題愈發(fā)凸顯,直接影響設(shè)備的傳輸效率與工作穩(wěn)定性。 因此,對(duì)高速數(shù)字總線的
    的頭像 發(fā)表于 01-07 13:41 ?203次閱讀
    PK6350無(wú)源探頭在高速數(shù)字總線<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>測(cè)試中的應(yīng)用案例

    如何影響信號(hào)完整性和EMI

    歡迎來(lái)到 “掌握 PCB 設(shè)計(jì)中的 EMI 控制” 系列的第六篇文章。本文將探討如何影響信號(hào)完整性和 EMI,并討論在設(shè)計(jì)中解決這一問(wèn)題
    的頭像 發(fā)表于 08-25 11:06 ?9929次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>如何影響<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>和EMI

    什么是信號(hào)完整性

    電子發(fā)燒友網(wǎng)站提供《什么是信號(hào)完整性?.pdf》資料免費(fèi)下載
    發(fā)表于 07-09 15:10 ?1次下載

    羅德與施瓦茨示波器RTO2014破解信號(hào)完整性難題的全面指南

    信號(hào)完整性在現(xiàn)代高速數(shù)字系統(tǒng)和通信領(lǐng)域中至關(guān)重要。隨著數(shù)據(jù)傳輸速率的不斷提升,信號(hào)在傳輸過(guò)程中面臨的挑戰(zhàn)也愈加嚴(yán)峻,如信號(hào)衰減、反射、
    的頭像 發(fā)表于 07-08 17:37 ?551次閱讀
    羅德與施瓦茨示波器RTO2014破解<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>難題的全面指南

    信號(hào)完整性(SI)/ 電源完整性(PI)工程師的核心技能樹(shù)體系

    信號(hào)完整性(SI)和電源完整性(PI)工程師在高速電子設(shè)計(jì)領(lǐng)域扮演著關(guān)鍵角色,其核心技能樹(shù)體系需覆蓋從理論基礎(chǔ)到工程實(shí)踐的全流程。以下是該崗位的核心技能框架,結(jié)合技術(shù)深度與應(yīng)用場(chǎng)景進(jìn)行系統(tǒng)化梳理
    的頭像 發(fā)表于 06-05 10:11 ?4158次閱讀

    了解信號(hào)完整性的基本原理

    ,設(shè)計(jì)人員必須注意電路板布局并使用適當(dāng)?shù)膶?dǎo)線和連接器,從而最大限度地減少反射、噪聲和。此外,還必須了解傳輸線、阻抗、回波損耗和共振等基本原理。 本文將介紹討論信號(hào)完整性時(shí)使用的一些
    的頭像 發(fā)表于 05-25 11:54 ?1371次閱讀
    了解<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>的基本原理

    高頻晶振的信號(hào)完整性挑戰(zhàn):如何抑制EMI與

    在高速數(shù)字電路和射頻系統(tǒng)中,高頻晶振作為關(guān)鍵的頻率源,其信號(hào)完整性直接影響整個(gè)系統(tǒng)的性能。隨著電子技術(shù)的飛速發(fā)展,晶振的工作頻率不斷提高,電磁干擾(EMI)與問(wèn)題日益凸顯,成為制約
    的頭像 發(fā)表于 05-22 15:35 ?941次閱讀
    高頻晶振的<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>挑戰(zhàn):如何抑制EMI與<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    Samtec虎家大咖說(shuō) | 淺談信號(hào)完整性以及電源完整性

    前言 在這一期的Samtec虎家大咖說(shuō)節(jié)目中,Samtec信號(hào)完整性(SI)和電源完整性(PI)專(zhuān)家Scott McMorrow、Rich Mellitz和Istvan Novak回答了觀眾的提問(wèn)
    發(fā)表于 05-14 14:52 ?1196次閱讀
    Samtec虎家大咖說(shuō) | 淺談<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>以及電源<b class='flag-5'>完整性</b>

    受控阻抗布線技術(shù)確保信號(hào)完整性

    核心要點(diǎn)受控阻抗布線通過(guò)匹配走線阻抗來(lái)防止信號(hào)失真,從而保持信號(hào)完整性。高速PCB設(shè)計(jì)中,元件與走線的阻抗匹配至關(guān)重要。PCB材料的選擇(如低損耗層壓板)對(duì)減少信號(hào)衰減起關(guān)鍵作用。受控
    的頭像 發(fā)表于 04-25 20:16 ?1342次閱讀
    受控阻抗布線技術(shù)確保<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>

    信號(hào)完整性測(cè)試基礎(chǔ)知識(shí)

    在當(dāng)今快速發(fā)展的數(shù)字時(shí)代,高速傳輸已成為電子設(shè)備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號(hào)完整性(Signal Integrity,簡(jiǎn)稱(chēng)SI)問(wèn)題變得越來(lái)越重要。信號(hào)完整性是高速互連
    的頭像 發(fā)表于 04-24 16:42 ?4182次閱讀
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>測(cè)試基礎(chǔ)知識(shí)

    電源完整性分析及其應(yīng)用

    引言 電源完整性這一概念是以信號(hào)完整性為基礎(chǔ)的,兩者的出現(xiàn)都源自電路開(kāi)關(guān)速度的提高。當(dāng)高速信號(hào)的翻轉(zhuǎn)時(shí)間和系統(tǒng)的時(shí)鐘周期可以相比時(shí),具有分布參數(shù)的
    發(fā)表于 04-23 15:39

    技術(shù)資訊 | 信號(hào)完整性測(cè)試基礎(chǔ)知識(shí)

    本文重點(diǎn)信號(hào)完整性測(cè)試需要從測(cè)試電路板和原型獲取實(shí)驗(yàn)數(shù)據(jù)并加以分析。在理想的工作流程中,還會(huì)仿真信號(hào)完整性指標(biāo),并將其與實(shí)際測(cè)量值進(jìn)行比較。信號(hào)
    的頭像 發(fā)表于 04-11 17:21 ?2342次閱讀
    技術(shù)資訊 | <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>測(cè)試基礎(chǔ)知識(shí)