91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何為可編程邏輯和處理器系統(tǒng)多用途 I/O (MIO) 進(jìn)行IBIS模型名稱解碼

電子工程師 ? 來源:XILINX技術(shù)社區(qū) ? 作者:XILINX技術(shù)社區(qū) ? 2020-10-21 10:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

賽靈思FPGAMPSoC 器件中所有受支持的 I/O 標(biāo)準(zhǔn)提供了 I/O 緩存信息規(guī)范 (I/O Buffer Information Specification, IBIS) 模型。

本篇博文旨在提供有關(guān)如何為可編程邏輯 (PL) 和處理器系統(tǒng) (PS) 多用途 I/O (MIO) 進(jìn)行 IBIS 模型名稱解碼的指導(dǎo)信息。 本文主要分 3 個部分:

PL I/O 標(biāo)準(zhǔn)

PS MIO 標(biāo)準(zhǔn)

PS DDR I/O 標(biāo)準(zhǔn)

在這 3 個章節(jié)中包含多個解碼器表格,其中逐一細(xì)分羅列了模型名稱的每個部分并提供了一些模型名稱示例。

1. 賽靈思 PL I/O 標(biāo)準(zhǔn) IBIS 解碼器

PL IBIS 解碼器可用于為所有可編程邏輯 I/O 執(zhí)行 PL IBIS 模型解碼。 它適用于 Zynq MPSoC PL I/O。

表 1:PL IBIS 解碼器

所有模型(LVDS 除外*)都將包含“bank 類型 (Bank Type)”、“I/O 標(biāo)準(zhǔn) (IOStandard)”、“斜率 (Slew Rate)”和“輸出阻抗/驅(qū)動強(qiáng)度 (Output Impedance/DriveStrength)”。

*LVDS 模型將包含“bank 類型 (Bank Type)”、“LVDS”、“I/O 標(biāo)準(zhǔn) (IOStandard)”和“數(shù)字端接 (Digital Termination)”。

內(nèi)部 100-ohm 差分終端僅在以 1.8V (LVDS) 或 2.5V (LVDS_25) 加電的 bank 中可用。 請參閱(UG571) v1.12 第 103 頁以獲取詳細(xì)信息。

https://china.xilinx.com/support/documentation/user_guides/c_ug571-ultrascale-selectio.pdf

注:并非每個 IBIS 模型都包含所有模型設(shè)置。

如果模型名稱中不含某項設(shè)置,即表示此模型不支持該項設(shè)置。

表 2 和表 3 提供了適用于 DDR4 和 SelectIO 的 PL IBIS 模型示例。

表2:PL DDR4 IBIS 模型

*時鐘和 DQS 為差分信號。 單端模型分配到每個分支。

差分信號在 IBIS 文件中的“[Diff Pin]”關(guān)鍵字下指定。

表 3:PL SelectIO IBIS 模型

2. 賽靈思 Zynq MPSoC PS MIO IBIS 模型

Zynq MPSoC MIO 管腳支持 LVCMOS,可提供以下選項

接口電壓:1.8V、2.5V 或 3.3V

驅(qū)動強(qiáng)度:2mA、4mA、8mA 或 12mA

斜率:Slow 或 Fast

MIO IBIS 模型格式為M0_PADH_02_F_NA_PBIDIR_18_18_NT_DR_H。

表 4 對每個 IBIS 模型的驅(qū)動設(shè)置進(jìn)行了解釋。

表 4:PS MIO IBIS 模型

3. 賽靈思 Zynq MPSoC PS DDR IBIS 模型

Zynq MPSoC PS DDR IBIS 信號與所有其它信號都不同。

表 5 顯示了適用于 Zynq MPSoC PS DDR IBIS 模型的解碼器。

其中為每一種 DDR 內(nèi)存類型的 IBIS 模型都提供了相應(yīng)的示例。

表 5:PS DDR IBIS 解碼器

表 6 到 10 提供了對應(yīng)受支持的 PS DDR 技術(shù)的 Zynq PS DDR IBIS 示例。

表 6:PS DDR3

表 7:PS DDR3L

表 8:PS LPDDR3

表 9:PS DDR4

表 10:PS LPDDR4

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20296

    瀏覽量

    253467
  • 解碼器
    +關(guān)注

    關(guān)注

    9

    文章

    1224

    瀏覽量

    43627
  • 可編程邏輯
    +關(guān)注

    關(guān)注

    7

    文章

    527

    瀏覽量

    45430

原文標(biāo)題:開發(fā)者分享 | 賽靈思 PL 和 PS IBIS 模型解碼器

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發(fā)者社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    MAX11312:12端口可編程混合信號I/O芯片的深度解析

    MAX11312:12端口可編程混合信號I/O芯片的深度解析 在電子設(shè)計領(lǐng)域,混合信號I/O芯片的性能和靈活性至關(guān)重要。MAX11312作為
    的頭像 發(fā)表于 03-26 15:30 ?59次閱讀

    探索MAX11301:20端口可編程混合信號I/O的卓越之選

    探索MAX11301:20端口可編程混合信號I/O的卓越之選 在電子設(shè)計領(lǐng)域,一款功能強(qiáng)大且靈活的混合信號I/O芯片往往能為工程師們帶來更多
    的頭像 發(fā)表于 03-26 15:30 ?48次閱讀

    探索DS4510:帶非易失性存儲可編程I/O的CPU監(jiān)控

    探索DS4510:帶非易失性存儲可編程I/O的CPU監(jiān)控 在電子設(shè)計領(lǐng)域,一款功能強(qiáng)大且靈活的CPU監(jiān)控
    的頭像 發(fā)表于 02-03 10:00 ?213次閱讀

    MAX262微處理器可編程通用有源濾波:設(shè)計與應(yīng)用指南

    MAX260/MAX261/MAX262 微處理器可編程通用有源濾波:設(shè)計與應(yīng)用指南 在電子設(shè)計領(lǐng)域,濾波是信號處理中不可或缺的組件。M
    的頭像 發(fā)表于 01-20 11:05 ?374次閱讀

    Zynq全可編程片上系統(tǒng)詳解

    Zynq 是由賽靈思(Xilinx,現(xiàn)為 AMD 的一部分)推出的一系列全可編程片上系統(tǒng)。它的革命性創(chuàng)新在于,它不是傳統(tǒng)的 FPGA,也不是傳統(tǒng)的處理器,而是將高性能的 ARM Cortex-A 系列
    的頭像 發(fā)表于 01-13 11:41 ?2034次閱讀
    Zynq全<b class='flag-5'>可編程</b>片上<b class='flag-5'>系統(tǒng)</b>詳解

    ?TPLD801 可編程邏輯器件技術(shù)文檔摘要

    該TPLD801是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程邏輯 IC
    的頭像 發(fā)表于 09-28 14:36 ?1250次閱讀
    ?TPLD801 <b class='flag-5'>可編程邏輯</b>器件技術(shù)文檔摘要

    ?TPLD2001-Q1 汽車級可編程邏輯器件技術(shù)文檔摘要

    TPLD2001-Q1 是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程邏輯
    的頭像 發(fā)表于 09-28 10:42 ?897次閱讀
    ?TPLD2001-Q1 汽車級<b class='flag-5'>可編程邏輯</b>器件技術(shù)文檔摘要

    ?TPLD2001可編程邏輯器件技術(shù)文檔摘要

    該TPLD2001是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程邏輯 I
    的頭像 發(fā)表于 09-28 10:36 ?861次閱讀
    ?TPLD2001<b class='flag-5'>可編程邏輯</b>器件技術(shù)文檔摘要

    ?TPLD1201-Q1 可編程邏輯器件技術(shù)文檔摘要

    TPLD1201-Q1 是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程邏輯
    的頭像 發(fā)表于 09-28 10:06 ?769次閱讀
    ?TPLD1201-Q1 <b class='flag-5'>可編程邏輯</b>器件技術(shù)文檔摘要

    ?TPLD801-Q1 可編程邏輯器件技術(shù)文檔總結(jié)

    TPLD801-Q1 是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程邏輯
    的頭像 發(fā)表于 09-28 10:03 ?748次閱讀
    ?TPLD801-Q1 <b class='flag-5'>可編程邏輯</b>器件技術(shù)文檔總結(jié)

    5CEBA4F23C8NQS現(xiàn)場可編程門陣列(FPGA)芯片

    /O 標(biāo)準(zhǔn),如 LVTTL、LVCMOS、SSTL、HSTL、LVDS 等。l 提供高效的 I/O 配置,包括可編程的輸入/輸出延遲和驅(qū)動強(qiáng)度。3. 高速度收發(fā)
    發(fā)表于 06-11 09:01

    ADP5589鍵盤解碼器I/O擴(kuò)展技術(shù)手冊

    ADP5589是一款19通道GPIO(通用輸入/輸出)端口擴(kuò)展,內(nèi)置鍵盤矩陣解碼器可編程邏輯、復(fù)位邏輯和PWM發(fā)生
    的頭像 發(fā)表于 05-22 09:35 ?1055次閱讀
    ADP5589鍵盤<b class='flag-5'>解碼器</b>和<b class='flag-5'>I</b>/<b class='flag-5'>O</b>擴(kuò)展<b class='flag-5'>器</b>技術(shù)手冊

    ADP5585鍵盤解碼器I/O擴(kuò)展技術(shù)手冊

    ADP5585是一款10I/O端口擴(kuò)展,內(nèi)置鍵盤矩陣解碼器、可編程邏輯、復(fù)位發(fā)生
    的頭像 發(fā)表于 05-22 09:21 ?1096次閱讀
    ADP5585鍵盤<b class='flag-5'>解碼器</b>和<b class='flag-5'>I</b>/<b class='flag-5'>O</b>擴(kuò)展<b class='flag-5'>器</b>技術(shù)手冊

    ADP5586鍵盤解碼器I/O端口擴(kuò)展技術(shù)手冊

    ADP5586是一款10 I/O端口擴(kuò)展,內(nèi)置鍵盤矩陣解碼器可編程邏輯、復(fù)位發(fā)生
    的頭像 發(fā)表于 05-21 15:08 ?1088次閱讀
    ADP5586鍵盤<b class='flag-5'>解碼器</b>和<b class='flag-5'>I</b>/<b class='flag-5'>O</b>端口擴(kuò)展<b class='flag-5'>器</b>技術(shù)手冊

    IBIS模型中的Corner參數(shù)處理

    本文聚焦IBISI/O Buffer Information Specification)模型中的Corner(Typ/Min/Max)參數(shù)處理
    的頭像 發(fā)表于 04-23 16:10 ?1352次閱讀
    <b class='flag-5'>IBIS</b><b class='flag-5'>模型</b>中的Corner參數(shù)<b class='flag-5'>處理</b>