91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA其實(shí)很簡(jiǎn)單?看完這篇文章你就明白了

454398 ? 2023-02-02 14:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA 是一堆晶體管,你可以把它們連接(wire up)起來(lái)做出任何你想要的電路。它就像一個(gè)納米級(jí)面包板。使用 FPGA 就像芯片流片,但是你只需要買(mǎi)這一張芯片就可以搭建不一樣的設(shè)計(jì),作為交換,你需要付出一些效率上的代價(jià)。

從字面上講這種說(shuō)法并不對(duì),因?yàn)槟悴⒉恍枰剡B(rewire)FPGA,它實(shí)際上是一個(gè)通過(guò)路由網(wǎng)絡(luò)(routing network)連接的查找表 2D 網(wǎng)格,以及一些算術(shù)單元和內(nèi)存。FPGA 可以模擬任意電路,但它們實(shí)際上只是在模仿,就像軟件電路仿真器模擬電路一樣。這個(gè)答案不恰當(dāng)?shù)牡胤皆谟冢^(guò)分簡(jiǎn)化了人們實(shí)際使用 FPGA 的方式。接下來(lái)的兩個(gè)定義能更好地描述 FPGA。

電路模擬是 FPGA 的經(jīng)典主流用例,這也是 FPGA 最早出現(xiàn)的原因。FPGA 的關(guān)鍵在于硬件設(shè)計(jì)是用 HDL 形式編碼的,而且買(mǎi)一些便宜的硬件就可以得到和 ASIC 相同的效果。當(dāng)然,你不可能在 FPGA 和真正的芯片上使用完全相同的 Verilog 代碼,但至少它們的抽象范圍是一樣的。

這是與 ASIC 原型設(shè)計(jì)不同的一個(gè)用例。和電路仿真不同,計(jì)算加速是 FPGA 的新興用例。這也是微軟最近成功加速搜索和深度神經(jīng)網(wǎng)絡(luò)的原因。而且關(guān)鍵的是,計(jì)算實(shí)例并不依賴(lài)于 FPGA 和真正 ASIC 之間的關(guān)系:開(kāi)發(fā)人員針對(duì)基于 FPGA 的加速編寫(xiě)的 Verilog 代碼不需要與用來(lái)流片的 Verilog 代碼有任何的相似性。

這兩種實(shí)例在編程、編譯器和抽象方面存在巨大差異。我比較關(guān)注后者,我將其稱(chēng)為「計(jì)算 FPGA 編程」(computaTIonal FPGA programming)。我的論點(diǎn)是,目前計(jì)算 FPGA 的編程方法都借鑒了傳統(tǒng)的電路仿真編程模型,這是不對(duì)的。如果你想開(kāi)發(fā) ASIC 原型的話(huà),Verilog 和 VHDL 都是正確的選擇。但如果目標(biāo)是計(jì)算的話(huà),我們可以也應(yīng)該重新思考整個(gè)堆棧。

讓我們開(kāi)門(mén)見(jiàn)山地說(shuō)吧。FPGA 是一類(lèi)很特殊的硬件,它用來(lái)高效執(zhí)行模擬電路描述的特殊軟件。FPGA 配置需要一些底層軟件——它是為了 ISA 編寫(xiě)的程序。

可以用 GPU 做類(lèi)比

深度學(xué)習(xí)區(qū)塊鏈盛行之前,有一段時(shí)間 GPU 是用來(lái)處理圖形的。在 21 世紀(jì)初,人們意識(shí)到他們?cè)谔幚頉](méi)有圖形數(shù)據(jù)的計(jì)算密集型任務(wù)時(shí),也會(huì)大量使用 GPU 作為加速器:GPU 設(shè)計(jì)師們已經(jīng)構(gòu)建了更通用的機(jī)器,3D 渲染只是其中一個(gè)應(yīng)用而已。

FPGA 的定義以及和 GPU 的類(lèi)比

計(jì)算 FPGA 遵循了相同的軌跡。我們的想法是要多多使用這一時(shí)興的硬件,當(dāng)然不是為了電路仿真,而是利用適合電路執(zhí)行的計(jì)算模式,用類(lèi)比的形式來(lái)看 GPU 和 FPGA。

為了讓 GPU 發(fā)展成今天的數(shù)據(jù)并行加速器,人們不得不重新定義 GPU 輸入的概念。我們過(guò)去常常認(rèn)為 GPU 接受奇特的、強(qiáng)烈的、特定領(lǐng)域的視覺(jué)效果描述。我們實(shí)現(xiàn)了 GPU 執(zhí)行程序,從而解鎖了它們真正的潛力。這樣的實(shí)現(xiàn)讓 GPU 的目標(biāo)從單個(gè)應(yīng)用域發(fā)展為整個(gè)計(jì)算域。

我認(rèn)為計(jì)算 FPGA 正處于類(lèi)似的轉(zhuǎn)變中,現(xiàn)在還沒(méi)有針對(duì) FPGA 擅長(zhǎng)的基本計(jì)算模式的簡(jiǎn)潔描述。但它和潛在的不規(guī)則并行性、數(shù)據(jù)重用以及大多數(shù)靜態(tài)的數(shù)據(jù)流有關(guān)。

和 GPU 一樣,F(xiàn)PGA 也需要能夠體現(xiàn)這種計(jì)算模式的硬件抽象,Verilog 用于計(jì)算 FPGA 的問(wèn)題在于它在低級(jí)硬件抽象中效果不好,在高級(jí)編程抽象中的效果也不好。讓我們通過(guò)反證法想象一下,如果用 RTL(寄存器傳輸級(jí))取代這些角色會(huì)是什么樣。

甚至 RTL 專(zhuān)家可能也無(wú)法相信 Verilog 是可以高效開(kāi)發(fā)主流 FPGA 的方式。它不會(huì)把編程邏輯推向主流。對(duì)于經(jīng)驗(yàn)豐富的硬件黑客來(lái)說(shuō),RTL 設(shè)計(jì)似乎是友好而熟悉的,但它與軟件語(yǔ)言之間的生產(chǎn)力差距是不可估量的。

事實(shí)上,對(duì)現(xiàn)在的計(jì)算 FPGA 來(lái)說(shuō),Verilog 實(shí)際上就是 ISA。主要的 FPGA 供應(yīng)商工具鏈會(huì)將 Verilog 作為輸入,而高級(jí)語(yǔ)言的編譯器則將 Verilog 作為輸出。供應(yīng)商一般會(huì)對(duì)比特流格式保密,因此 Verilog 在抽象層次結(jié)構(gòu)中會(huì)處于盡可能低的位置。

把 Verilog 當(dāng)做 ISA 的問(wèn)題是它和硬件之間的距離太遠(yuǎn)了。RTL 和 FPGA 硬件之間的抽象差距是巨大的,從傳統(tǒng)角度講它至少要包含合成、技術(shù)映射以及布局布線——每一個(gè)都是復(fù)雜而緩慢的過(guò)程。因此,F(xiàn)PGA 上 RTL 編程的編譯 / 編輯 / 運(yùn)行周期需要數(shù)小時(shí)或數(shù)天,更糟糕的是,這是一個(gè)無(wú)法預(yù)測(cè)的過(guò)程,工具鏈的深層堆棧可能會(huì)掩蓋 RTL 中的改變,這可能會(huì)影響設(shè)計(jì)性能和能源特性。

好的 ISA 應(yīng)該直接展示底層硬件未經(jīng)修飾的真實(shí)情況。像匯編語(yǔ)言一樣,它其實(shí)不需要很方便編程。但也像匯編語(yǔ)言一樣,它的編譯速度需要非常快,而且結(jié)果可預(yù)測(cè)。如果想要構(gòu)建更高級(jí)的抽象和編譯器,就需要一個(gè)不會(huì)出現(xiàn)意外的低級(jí)目標(biāo)。而 RTL 不是這樣的目標(biāo)。

如果計(jì)算 FPGA 是特定類(lèi)算法模式的加速器,那當(dāng)前的 FPGA 并不能理想地實(shí)現(xiàn)這一目標(biāo)。在這個(gè)游戲規(guī)則下能夠擊敗 FPGA 的新硬件類(lèi)型,才可能帶來(lái)全新的抽象層次結(jié)構(gòu)。新的軟件棧應(yīng)該摒棄 FPGA 在電路仿真方面的遺留問(wèn)題,以及 RTL 抽象。

審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22421

    瀏覽量

    636627
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54027

    瀏覽量

    466401
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6079

    瀏覽量

    178454
  • RTL
    RTL
    +關(guān)注

    關(guān)注

    1

    文章

    394

    瀏覽量

    62680
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速PCB諧振威力,不容小覷

    平面諧振的關(guān)鍵就是這個(gè)銅環(huán)! 驗(yàn)證的方法也很簡(jiǎn)單:在原設(shè)計(jì)的基礎(chǔ)上,僅切掉信號(hào)孔周邊電源平面環(huán),其它不變。 仿真結(jié)果顯示,插損的下沖再次消失,問(wèn)題精確定位。 為了大家能看的更明白,我們還對(duì)比了銅環(huán)
    發(fā)表于 02-03 14:36

    系統(tǒng)調(diào)用和API有什么區(qū)別呢?

    使用這些功能。 從這個(gè)角度講菜單就是餐廳給你提供的“API”,有菜單后能開(kāi)始點(diǎn)菜,至于這些菜是怎么炒出來(lái)的根本就不需要關(guān)心;手柄就是游戲給你提供的“API”,只需要
    發(fā)表于 12-03 06:52

    Linux 下交叉編譯實(shí)戰(zhàn):跑起來(lái)的第一個(gè) STM32 程序

    很多開(kāi)發(fā)者第一次接觸STM32,總會(huì)被“交叉編譯”、“燒錄程序”等概念繞暈。其實(shí)方法很簡(jiǎn)單:在Linux下配置交叉編譯環(huán)境,編寫(xiě)簡(jiǎn)單程序,然后燒錄到STM32,就可以看到成果。本文帶
    的頭像 發(fā)表于 11-24 19:04 ?834次閱讀
    Linux 下交叉編譯實(shí)戰(zhàn):跑起來(lái)<b class='flag-5'>你</b>的第一個(gè) STM32 程序

    嵌入式與FPGA的區(qū)別

    \"嵌入式開(kāi)發(fā)門(mén)檻低、就業(yè)廣,適合轉(zhuǎn)行;FPGA技術(shù)深、薪資高,但要求學(xué)歷和數(shù)學(xué)功底。選哪個(gè)?看你的基礎(chǔ)和職業(yè)目標(biāo)。\" ?我們先來(lái)明白下兩者區(qū)別在哪? ?1、嵌入式:分兩部分
    發(fā)表于 11-20 07:12

    廣州郵科模擬量光端機(jī),到底是啥神器?一篇文章給你講明白!

    ? 廣州郵科模擬量光端機(jī) 別急,今天咱們就來(lái)聊聊解決這個(gè)難題的“專(zhuān)業(yè)選手”—— 廣州郵科模擬量光端機(jī) 。這名字聽(tīng)著挺技術(shù),但其實(shí)理解起來(lái)很簡(jiǎn)單,它就是信號(hào)傳輸界的“超級(jí)快遞員”! 首先,咱得弄明白:模擬量光端機(jī)是干
    的頭像 發(fā)表于 10-30 09:38 ?320次閱讀
    廣州郵科模擬量光端機(jī),到底是啥神器?一篇文章給你講<b class='flag-5'>明白</b>!

    小白也能秒懂!邁威通信教你分清網(wǎng)絡(luò)二層和三層

    還在為網(wǎng)絡(luò)里的二層、三層概念頭大?其實(shí)就像送快遞那么簡(jiǎn)單!今天邁威通信用最接地氣的方式給你講明白
    的頭像 發(fā)表于 09-04 20:07 ?1135次閱讀
    小白也能秒懂!邁威通信教你分清網(wǎng)絡(luò)二層和三層

    FPGA技術(shù)為什么越來(lái)越牛,這是有原因的

    最近幾年,FPGA這個(gè)概念越來(lái)越多地出現(xiàn)。例如,比特幣挖礦,就有使用基于FPGA的礦機(jī)。還有,之前微軟表示,將在數(shù)據(jù)中心里,使用FPGA“代替”CPU,等等。其實(shí),對(duì)于專(zhuān)業(yè)人士來(lái)說(shuō),
    的頭像 發(fā)表于 08-22 11:39 ?5070次閱讀
    <b class='flag-5'>FPGA</b>技術(shù)為什么越來(lái)越牛,這是有原因的

    AI狂飆, FPGA會(huì)掉隊(duì)嗎? (下)

    ;新工藝新接口:視頻接口,測(cè)試測(cè)量等。有那么多的機(jī)會(huì),FPGA怎么不上天呢?其實(shí)FPGA真上天,在每一臺(tái)火星車(chē)上,幾乎都有宇航級(jí)FPGA
    的頭像 發(fā)表于 08-11 09:25 ?3920次閱讀
    AI狂飆, <b class='flag-5'>FPGA</b>會(huì)掉隊(duì)嗎? (下)

    養(yǎng)生壺主板用的是阻容降壓,拆一個(gè)養(yǎng)生壺,自己畫(huà)了電路圖,解釋不通,沒(méi)看明白原理?

    養(yǎng)生壺主板用的是阻容降壓,拆一個(gè)養(yǎng)生壺,自己畫(huà)了電路圖,解釋不通,沒(méi)看明白原理?
    發(fā)表于 08-01 00:29

    FPGA調(diào)試方式之VIO/ILA的使用

    在Vivado中,VIO(Virtual Input/Output)是一種用于調(diào)試和測(cè)試FPGA設(shè)計(jì)的IP核,它允許設(shè)計(jì)者通過(guò)JTAG接口實(shí)時(shí)讀取和寫(xiě)入FPGA內(nèi)部的寄存器,從而檢查設(shè)計(jì)的運(yùn)行狀態(tài)并修改其行為。VIO IP核提供
    的頭像 發(fā)表于 06-09 09:32 ?4031次閱讀
    <b class='flag-5'>FPGA</b>調(diào)試方式之VIO/ILA的使用

    FPGA從0到1學(xué)習(xí)資料集錦

    附開(kāi)發(fā)指南+電路圖集+例程源碼 本文敘述概括 FPGA 應(yīng)用設(shè)計(jì)中的要點(diǎn),包括,時(shí)鐘樹(shù)、FSM、latch、邏輯仿真四個(gè)部分。 FPGA 的用處比我們平時(shí)想象的用處更廣泛,原因在于其中集成的模塊
    發(fā)表于 05-13 15:41

    使用gpif designer fx2lp在CTL0中生成波形來(lái)連接FPGA 以便從FPGA獲取數(shù)據(jù),為什么不能正常工作?

    我想使用gpif designer fx2lp 在CTL0 中生成波形來(lái)連接FPGA 以便從FPGA 獲取數(shù)據(jù)。 它在 CTL0 的下降沿逐幀獲取數(shù)據(jù)。 每幀有 32 個(gè)脈沖,但是當(dāng)我這樣配置時(shí),它不能正常工作。 我不明白。 我
    發(fā)表于 05-06 13:01

    【干貨】基于串口的FPGA遠(yuǎn)程升級(jí)

    變得簡(jiǎn)單有趣,記得給我點(diǎn)贊留言,讓我知道也在這趟奇妙的旅程里哦。遠(yuǎn)程升級(jí)簡(jiǎn)介遠(yuǎn)程升級(jí)的實(shí)質(zhì)是通過(guò)遠(yuǎn)程且不影響當(dāng)前芯片工作狀態(tài)的方式實(shí)現(xiàn)芯片的代碼版本升級(jí)或回退。本例程采用基于SPIMaster和BPIM
    的頭像 發(fā)表于 04-14 09:53 ?2148次閱讀
    【干貨】基于串口的<b class='flag-5'>FPGA</b>遠(yuǎn)程升級(jí)

    FPGA開(kāi)發(fā)板只需19.9元,配套十五期教學(xué)視頻和案例

    到今天為止,來(lái)到深圳,進(jìn)入到FPGA行業(yè)已經(jīng)超過(guò)10年,碼整整20年代碼——和大家一樣,白天10年,晚上10年......當(dāng)年學(xué)FPGA的邏輯很簡(jiǎn)單:智聯(lián)招聘上搜索,嵌入式工程師、硬
    的頭像 發(fā)表于 04-14 09:52 ?1275次閱讀
    <b class='flag-5'>FPGA</b>開(kāi)發(fā)板只需19.9元,配套十五期教學(xué)視頻和案例

    看完這篇,SPI其實(shí)很簡(jiǎn)單嘛(可下載)

    ,為什么要弄那么多種總線?太難了一會(huì)I2C,一會(huì)SPI;一會(huì)內(nèi)部總線,一會(huì)外部總線碰到總線這樣的字眼,千萬(wàn)別急,通過(guò)接觸會(huì)發(fā)現(xiàn)都有各自的特點(diǎn)通過(guò)實(shí)踐才會(huì)真正理解這些總線的用途,那么我們今天就來(lái)聊一聊SPI
    發(fā)表于 03-26 14:29 ?2次下載