91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB走線角度該怎樣設(shè)置,是走45度好還是走圓弧好?

電子工程師 ? 來(lái)源:FPGA設(shè)計(jì)論壇 ? 作者:FPGA設(shè)計(jì)論壇 ? 2021-01-08 17:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

現(xiàn)在但凡打開(kāi)SoC原廠的pcb Layout Guide,都會(huì)提及到高速信號(hào)的走線的拐角角度問(wèn)題,都會(huì)說(shuō)高速信號(hào)不要以直角走線,要以45度角走線,并且會(huì)說(shuō)走圓弧會(huì)比45度拐角更好。

事實(shí)是不是這樣?PCB走線角度該怎樣設(shè)置,是走45度好還是走圓弧好?90度直角走線到底行不行?


大家開(kāi)始糾結(jié)于pcb走線的拐角角度,也就是近十幾二十年的事情。上世紀(jì)九十年代初,PC界的霸主Intel主導(dǎo)定制了PCI總線技術(shù)。

(很感謝Intel發(fā)布了PCI接口,正是有了PCI總線接口的帶寬提升,包括后來(lái)的AGP總線接口,才誕生了像 3DFX VOODOO 巫毒這樣的顯卡,在當(dāng)時(shí)也次體驗(yàn)到了古墓麗影 勞拉 的風(fēng)采,還有暴爽的飛車(chē)2、經(jīng)典的雷神之錘等等,回想起來(lái),正是有了3D游戲等多媒體應(yīng)用的市場(chǎng)需求,才促進(jìn)了PC的技術(shù)的發(fā)展,包括后來(lái)的互聯(lián)網(wǎng)及智能手機(jī)的普及。)

似乎從PCI接口開(kāi)始,我們開(kāi)始進(jìn)入了一個(gè)“高速”系統(tǒng)設(shè)計(jì)的時(shí)代。

20世紀(jì)90年代以后,正是有了一幫類(lèi)似老wu這樣的玩家對(duì)3D性能的渴望,使得相應(yīng)的電子設(shè)計(jì)和芯片制造技術(shù)能夠按照摩爾定律往前發(fā)展,由于IC制程的工藝不斷提高,IC的晶體管開(kāi)關(guān)速度也越來(lái)越快,各種總線的時(shí)鐘頻率也越來(lái)越快,信號(hào)完整性問(wèn)題也在不斷的引起大家的研究和重視。比如現(xiàn)在人們對(duì)4K高清家庭影音視頻的需求,HDMI2.0傳輸標(biāo)準(zhǔn)速率已經(jīng)達(dá)到了 18Gbps ?。?!

在我誕生之前,pcb拉線菌應(yīng)該還是比較單純的同學(xué),把線路拉通,擼順,整潔美觀即可,不用去關(guān)注各種信號(hào)完整性問(wèn)題。比如下圖所示的 HP 經(jīng)典的 HP3456A 六位半萬(wàn)用表的電路板所示,大量的90°角走線。

HP3456A 沒(méi)有淚滴,幾乎是故意走的直角(某些地方本來(lái)一個(gè)斜角走完,它偏要連續(xù)走幾個(gè)直角),絕大多數(shù)地方?jīng)]有鋪銅。

右上角,拐直角不止,線寬還變小了?

直角、搭橋、鋪銅,模擬就真的不能鋪銅嗎?

直角,45度斜線,任意角度斜線,方焊盤(pán),圓焊盤(pán),唯獨(dú)不見(jiàn)淚滴。


高速信號(hào)線拐一下90°真的會(huì)懷孕?獅屎是不是這樣的?老wu這里以自己膚淺的擼線姿勢(shì),跟大家探討一下關(guān)于高頻/高速信號(hào)的走線拐角角度問(wèn)題。我們從銳角到直角、鈍角、圓弧一直到任意角度走線,看看各種走線拐角角度的優(yōu)缺點(diǎn)。

1

PCB 能不能以銳角走線

PCB能不能以銳角走線,答案是否定的,先不管以銳角走線會(huì)不會(huì)對(duì)高速信號(hào)傳輸線造成負(fù)面影響,單從PCB DFM方面,就應(yīng)該避免出現(xiàn)銳角走線的情形。

因?yàn)樵赑CB導(dǎo)線相交形成銳角處,會(huì)造成一種叫酸角“acid traps”的問(wèn)題,啥?酸豆角?好吧,挺喜歡酸豆角拌面,但是這里的pcb上的酸角卻是個(gè)令人討厭的東西。在pcb制板過(guò)程中,在pcb線路蝕刻環(huán)節(jié),在“acid traps”處會(huì)造成pcb線路腐蝕過(guò)度,帶來(lái)pcb線路虛斷的問(wèn)題。

雖然,我們可以借助CAM 350 進(jìn)行DFF Audit自動(dòng)檢測(cè)出“acid traps”潛在問(wèn)題,避免在PCB在制造產(chǎn)生時(shí)產(chǎn)生加工瓶頸,如果pcb板廠工藝人員檢測(cè)到有酸角(acid trap)存在,他們將簡(jiǎn)單地貼一塊銅到這個(gè)縫隙中。

很多板廠的工程人員他們其實(shí)并不懂layout的,他們只是從PCB工程加工的角度進(jìn)行了修復(fù)酸角(acid trap)的問(wèn)題,但這種修復(fù)會(huì)不會(huì)帶來(lái)進(jìn)一步的信號(hào)完整性問(wèn)題便不得而知了,所以我們?cè)趌ayout是就應(yīng)該從源頭去盡量避免產(chǎn)生酸角(acid trap)。

怎樣避免拉線時(shí)出現(xiàn)銳角,造成acid trap DFM 問(wèn)題?現(xiàn)代的EDA設(shè)計(jì)軟件(如Cadence Allegro、Altium Designer等)都帶有了完善的Layout走線選項(xiàng),我們?cè)趌ayout走線時(shí),靈活運(yùn)用這些輔助選項(xiàng),可以極大的避免我們?cè)趌ayout時(shí)產(chǎn)生產(chǎn)生“acid trap”現(xiàn)象

焊盤(pán)的出線角度設(shè)置 避免導(dǎo)線與焊盤(pán)形成銳角角度的夾角。


利用 Cadence Allegro 的 Enhanced Pad Entry 功能能夠讓我們?cè)趌ayout時(shí)盡可能的避免導(dǎo)線與焊盤(pán)在出線時(shí)形成夾角,避免造成“acid traps”DFM問(wèn)題。

避免兩條導(dǎo)線交叉形成銳角夾角。


靈活應(yīng)用 Cadence Allegro 布線時(shí)切換 ” toggle “ 選項(xiàng),可以避免導(dǎo)線拉出T型分支時(shí)形成銳角夾角,避免造成“acid traps”DFM問(wèn)題。

2

pcb layout能不能以90°走線

高頻高速信號(hào)傳輸線應(yīng)避免以90°的拐角走線,是各種PCB Design Guide中極力要求的,因?yàn)楦哳l高速信號(hào)傳輸線需要保持特性阻抗一致,而采用90°拐角走線,在傳輸線拐角處,會(huì)改變線寬,90°拐角處線寬約為正常線寬的 1.414倍,由于線寬改變了,就會(huì)造成信號(hào)的反射,同時(shí),拐角處的額外寄生電容也會(huì)對(duì)信號(hào)的傳輸造成時(shí)延影響。

當(dāng)然,當(dāng)信號(hào)沿著均勻互連線傳播時(shí),不會(huì)產(chǎn)生反射和傳輸信號(hào)的失真,如果均勻互連線上有一個(gè)90°拐角會(huì),則會(huì)在拐角處造成pcb傳輸線寬的變化,根據(jù)相關(guān)電磁理論計(jì)算得出,這肯定會(huì)帶來(lái)信號(hào)的反射影響。

理論上是這樣,但理論終究是理論,實(shí)際情況90°拐角對(duì)高速信號(hào)傳輸線造成的影響是否是舉足輕重的呢?

打個(gè)比方,比如王失聰同學(xué)(這里的王同學(xué)純屬為了劇情需要虛構(gòu)出來(lái)的,肯定沒(méi)有哪位親生父親會(huì)為自己的兒子取這樣的名字吧,如有雷同,純屬榮幸,O(∩_∩)O~)帶著他們家的二哈和女票去打火鍋,看到路邊掉了一百塊錢(qián),你說(shuō)他撿還是不撿?

撿起這一百塊,理論上會(huì)使得王失聰?shù)膫€(gè)人財(cái)富又增長(zhǎng)了一百塊,但是對(duì)于隨便找個(gè)女票啪啪啪刷卡買(mǎi)豪車(chē)如買(mǎi)白菜的王同學(xué)來(lái)說(shuō),可以完全無(wú)視,而對(duì)于我來(lái)說(shuō),這可是巨款吶,我一般都會(huì)沖過(guò)去假裝系鞋帶的…

所以,90°拐角對(duì)高速信號(hào)傳輸線會(huì)有負(fù)面影響,理論上是一定的,但是這種影響是不是致命的?90°拐角對(duì)于高速數(shù)字信號(hào)和高頻微波信號(hào)傳輸線的影響是不是一樣的?

根據(jù) 這篇論文《right angle corners on printed circuit board traces,time and frequency domain analysis》和 Howard Johnson 的這篇文章《Who’s Afraid of the Big Bad Bend?》及 Eric Bogatin 的著作 《信號(hào)完整性與電源完整性分析(第二版) 》第八章的內(nèi)容,我們可以得出以下結(jié)論:

對(duì)于高速數(shù)字信號(hào)來(lái)說(shuō),90°拐角對(duì)高速信號(hào)傳輸線會(huì)造成一定的影響,對(duì)于我們現(xiàn)在高密高速pcb來(lái)說(shuō),一般走線寬度為4-5mil,一個(gè)90°拐角的電容量大約為10fF,經(jīng)測(cè)算,此電容引起的時(shí)延累加大約為0.25ps,所以,5mil線寬的導(dǎo)線上的90°拐角并不會(huì)對(duì)現(xiàn)在的高速數(shù)字信號(hào)(100-psec上升沿時(shí)間)造成很大影響。

而對(duì)于高頻信號(hào)傳輸線來(lái)說(shuō),為了避免集膚效應(yīng)(Skin effect)造成的信號(hào)損壞,通常會(huì)采用寬一點(diǎn)的信號(hào)傳輸線,例如50Ω阻抗,100mil線寬,這90°拐角處的線寬約為141mil,寄生電容造成的信號(hào)延時(shí)大約為25ps,此時(shí),90°拐角將會(huì)造成非常嚴(yán)重的影響。

同時(shí),微波傳輸線總是希望能盡量降低信號(hào)的損耗,90°拐角處的阻抗不連續(xù)和而外的寄生電容會(huì)引起高頻信號(hào)的相位和振幅誤差、輸入與輸出的失配,以及可能存在的寄生耦合,進(jìn)而導(dǎo)致電路性能的惡化,影響 PCB 電路信號(hào)的傳輸特性。

關(guān)于90°信號(hào)走線,老wu自己的觀點(diǎn)是,盡量避免以90°走線,納尼?前面不是說(shuō)90°拐角對(duì)高速數(shù)字信號(hào)的影響可以忽略嗎?

當(dāng)然,前面寫(xiě)的那些是為了湊字?jǐn)?shù)的,O(∩_∩)O~,單個(gè)90°拐角對(duì)高速數(shù)字傳輸線所帶來(lái)的信號(hào)質(zhì)量影響,相對(duì)于導(dǎo)線與參考平面高度的偏差,導(dǎo)線自身蝕刻過(guò)程中線寬線距均勻性的變化偏差,板材介電常數(shù)對(duì)頻率信號(hào)的變化,甚至過(guò)孔寄生參數(shù)所帶來(lái)的影響都要比90°拐角所帶來(lái)的問(wèn)題大得多。

但是如今的高速數(shù)字電路傳輸線總避免不了要繞等長(zhǎng)的,十幾二十個(gè)拐角疊加起來(lái),這90°拐角所累計(jì)疊加起來(lái)的影響造成的信號(hào)上升延時(shí)將變得不可忽略。高速信號(hào)總是沿著阻抗的路徑傳輸,以90°拐角繞等長(zhǎng),終的實(shí)際信號(hào)傳輸路徑會(huì)比原來(lái)的要略短一些。

而且現(xiàn)在的高速數(shù)字信號(hào)傳輸速率正在變得越來(lái)越高,目前的HDMI2.0標(biāo)準(zhǔn),傳輸帶寬速率已經(jīng)達(dá)到了18Gbps,90°拐角走線將不再符合要求,而且現(xiàn)在都21世紀(jì)了,現(xiàn)在的EDA軟件即便是那些使用的,對(duì)45°走線都已經(jīng)支持的很好了。

同時(shí),以90°拐角走線,以工程美學(xué)來(lái)說(shuō),也不太符合人們的審美觀。所以,對(duì)于現(xiàn)在的layout來(lái)說(shuō),不論你是不是走的高頻/高速信號(hào)線,我們都要盡量避免以90°拐角進(jìn)行走線,除非有特殊的要求。

對(duì)于大電流走線,有時(shí)我們會(huì)以鋪銅銅皮替換走線的方式布線,在鋪銅的拐角處,也需要以?xún)蓚€(gè)45°拐角替換90°拐角,這樣不僅美觀,而且不會(huì)存在EMI隱患。

3

以45°走線

除了射頻信號(hào)和其他有特殊要求的信號(hào),我們PCB上的走線應(yīng)該優(yōu)選以45°走線。要注意一點(diǎn)的是,45°角走線繞等長(zhǎng)時(shí),拐角處的走線長(zhǎng)度要至少為1.5倍線寬,繞等長(zhǎng)的線與線之間的間距要至少4倍線寬的距離。

由于高速信號(hào)線總是沿著阻抗的路徑傳輸,如果繞等長(zhǎng)的線間距太近,由于線間的寄生電容,高速信號(hào)走了捷徑,就會(huì)出現(xiàn)等長(zhǎng)不準(zhǔn)的情況。現(xiàn)代的EDA軟件的繞線規(guī)則都可以很方便的設(shè)置相關(guān)的繞線規(guī)則。

4

以 arc 弧形走線

如果不是技術(shù)規(guī)范明確要求要以弧形走線,或者是rf微波傳輸線,個(gè)人覺(jué)得,沒(méi)有必要去走弧形線,因?yàn)楦咚俑呙芏萷cb的layout,大量的弧形線后期修線非常麻煩,而且大量的弧形走線也比較費(fèi)空間。

對(duì)于類(lèi)似USB3.1或HDMI2.0這樣的高速差分信號(hào),個(gè)人認(rèn)為還是可以走下圓弧線裝下bi的,O(∩_∩)O~


當(dāng)然,對(duì)于RF微波信號(hào)傳輸線,還是優(yōu)先走圓弧線,甚至是要走“采用 45° 外斜切”線走線

5

以任意角度走線

隨著4G/5G無(wú)線通訊技術(shù)的發(fā)展和電子產(chǎn)品的不斷升級(jí)換代,目前PCB數(shù)據(jù)接口傳輸速率已高達(dá)10Gbps或25Gbps以上,且信號(hào)傳輸速率還在不斷的朝著高速化方向發(fā)展。隨著信號(hào)傳輸?shù)母咚倩?、高頻化發(fā)展,對(duì)PCB阻抗控制和信號(hào)完整性提出了更高的要求。

對(duì)于PCB板上傳輸?shù)臄?shù)字信號(hào)來(lái)說(shuō),電子工業(yè)界應(yīng)用的包括FR4在內(nèi)的許多電介質(zhì)材料,在低速低頻傳輸時(shí)一直被認(rèn)為是均勻的。

但當(dāng)系統(tǒng)總線上電子信號(hào)速率達(dá)到Gbps級(jí)別時(shí),這種均勻性假設(shè)不再成立,此時(shí)交織在環(huán)氧樹(shù)脂基材中的玻璃纖維束之間的間隙引起的介質(zhì)層相對(duì)介電常數(shù)的局部變化將不可忽視,介電常數(shù)的局部擾動(dòng)將使線路的時(shí)延和特征阻抗與空間相關(guān),從而影響高速信號(hào)的傳輸。

基于FR4測(cè)試基板的測(cè)試數(shù)據(jù)表明,由于微帶線與玻纖束相對(duì)位置差異,導(dǎo)致測(cè)量所得的傳輸線有效介電常數(shù)波動(dòng)較大,、值之差可以達(dá)到△εr=0.4。盡管這些空間擾動(dòng)看上去較小,它會(huì)嚴(yán)重影響數(shù)據(jù)速度為5-10Gbps的差分傳輸線。

在一些高速設(shè)計(jì)項(xiàng)目中,為了應(yīng)對(duì)玻纖效應(yīng)對(duì)高速信號(hào)的影響,我們可以采用zig-zag routing布線技術(shù)以減緩玻纖效應(yīng)的影響。

Cadence Allegro PCB Editor 16.6-2015 及后續(xù)版本帶來(lái)了對(duì)zig-zag布線模式的支持。

在Cadence Allegro PCB Editor 16.6-2015 菜單中選擇”Route -> Unsupported Prototype -> Fiber Weave Effect” 打開(kāi)zig-zag routing功能。

歲月是把殺豬刀,正如二十年前我們pcb layout不用關(guān)注是否要走弧形線,不用擔(dān)心pcb板材玻璃纖維對(duì)高速信號(hào)的影響一樣。可能二十年后您再看這篇文字,會(huì)覺(jué)得老wu說(shuō)的觀點(diǎn)相當(dāng)?shù)膐ut…

所以,不存在一成不變的pcb layout規(guī)則,隨著pcb制造工藝的提升和數(shù)據(jù)傳輸速率的提高,有可能現(xiàn)在正確的規(guī)則在將來(lái)將變得不再適用。所以為一枚合格的拉線菌,一定要與時(shí)俱進(jìn),掌握產(chǎn)業(yè)技術(shù)方向的發(fā)展,才能不被大浪淘沙所淘汰。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4407

    文章

    23891

    瀏覽量

    424608
  • 信號(hào)傳輸
    +關(guān)注

    關(guān)注

    4

    文章

    495

    瀏覽量

    21106
  • 高速信號(hào)
    +關(guān)注

    關(guān)注

    1

    文章

    268

    瀏覽量

    18507

原文標(biāo)題:PCB Layout 跳坑指南:PCB走線角度選擇到底該不該90°?

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    MCU 的 3.3V 電源線線有沒(méi)有問(wèn)題?比如濾波電容的位置、線長(zhǎng)度這些是不是規(guī)范?

    “各位大神~我是 PCB 設(shè)計(jì)新手,第一次畫(huà)板子,想請(qǐng)教下這個(gè) MCU 的 3.3V 電源線線有沒(méi)有問(wèn)題?比如濾波電容的位置、線長(zhǎng)度這些是不是規(guī)范?麻煩幫忙看看,感謝!
    發(fā)表于 01-05 21:30

    機(jī)房布線,上線、下走線,哪個(gè)

    在數(shù)據(jù)中心布線系統(tǒng)線方式時(shí),很多朋友比較關(guān)心的是上,還是下走線?這個(gè)問(wèn)題一直都有討論,尤其是剛從事機(jī)房施工的朋友,都有此一問(wèn)。本期
    的頭像 發(fā)表于 12-15 11:21 ?625次閱讀
    機(jī)房布線,上<b class='flag-5'>走</b>線、下走線,哪個(gè)<b class='flag-5'>好</b>?

    PCB板雙面布局的DDR表底線居然不一樣

    越好,也就是下圖所示的這幾段線。 這個(gè)客戶(hù)還是比較的愛(ài)學(xué)習(xí),除了硬件本身的知識(shí)外,還花很多時(shí)間去了解PCB設(shè)計(jì)的知識(shí),也看了很多主流芯片的PCB設(shè)計(jì)指導(dǎo)書(shū),對(duì)DDR設(shè)計(jì)包括高速設(shè)計(jì)
    發(fā)表于 12-11 10:43

    PCB設(shè)計(jì)中的線寬度與電流管理

    工程師在設(shè)計(jì)的時(shí)候,很容易忽略線寬度的問(wèn)題,因?yàn)樵跀?shù)字設(shè)計(jì)時(shí),線寬度不在 考慮范圍里面。通常情況下,都會(huì)嘗試用最小的線寬去設(shè)計(jì)線,這時(shí),在大電流時(shí),將會(huì)導(dǎo)致很?chē)?yán)重的問(wèn)題。下面的公式用于計(jì)算線寬
    的頭像 發(fā)表于 12-09 15:54 ?874次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)中的<b class='flag-5'>走</b>線寬度與電流管理

    揭秘PCB設(shè)計(jì)生死線:線寬度、銅厚與溫升如何決定電流承載力?

    一站式PCBA加工廠家今天為大家講講PCB線與過(guò)孔的電流承載能力有受什么影響?PCB線與過(guò)孔的電流承載能力的影響因素。PCB
    的頭像 發(fā)表于 11-19 09:24 ?1285次閱讀
    揭秘<b class='flag-5'>PCB</b>設(shè)計(jì)生死線:<b class='flag-5'>走</b>線寬度、銅厚與溫升如何決定電流承載力?

    到底DDR線能不能參考電源層啊?

    高速先生成員--黃剛 一些通用的PCB設(shè)計(jì)經(jīng)驗(yàn)以及高速信號(hào)理論,都告訴我們PCB上的信號(hào)最好都以地平面為參考,尤其是高速線,建議上下參考平面都是地平面是最好的方法。但是產(chǎn)品類(lèi)型千千萬(wàn)萬(wàn),導(dǎo)致疊層
    發(fā)表于 11-11 17:46

    到底DDR線能不能參考電源層???

    雖然我看到過(guò)DDR的線參考電源平面也能調(diào)試成功的案例,但是依然不妨礙我還想問(wèn):到底DDR線能不能參考電源層???
    的頭像 發(fā)表于 11-11 17:44 ?783次閱讀
    到底DDR<b class='flag-5'>走</b>線能不能參考電源層?。? />    </a>
</div>                              <div   id=

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB線導(dǎo)致RE超標(biāo)案例

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB線導(dǎo)致RE超標(biāo)案例
    的頭像 發(fā)表于 09-28 15:05 ?712次閱讀
    【EMC技術(shù)案例】共模電感與電源模塊之間<b class='flag-5'>PCB</b><b class='flag-5'>走</b>線導(dǎo)致RE超標(biāo)案例

    技術(shù)資訊 I Allegro 設(shè)計(jì)中的線約束設(shè)計(jì)

    本文要點(diǎn)在進(jìn)行時(shí)序等長(zhǎng)布線操作的時(shí)候,在布線操作的時(shí)候不管你是蛇形線還是折線,約束管理器會(huì)自動(dòng)幫你計(jì)算長(zhǎng)度、標(biāo)偏差,通過(guò)精確控制線長(zhǎng)度,來(lái)實(shí)現(xiàn)信號(hào)的時(shí)序匹配。約束設(shè)計(jì)就是一套精準(zhǔn)
    的頭像 發(fā)表于 09-05 15:19 ?1359次閱讀
    技術(shù)資訊 I Allegro 設(shè)計(jì)中的<b class='flag-5'>走</b>線約束設(shè)計(jì)

    信號(hào)線長(zhǎng)度:輻射發(fā)射的隱形 “操盤(pán)手”

    一前言在電子設(shè)備中,隨著電路集成不斷提高以及工作頻率持續(xù)上升,電磁兼容性(EMC)成為關(guān)鍵問(wèn)題。信號(hào)線作為電路中信號(hào)傳輸?shù)耐ǖ?,其長(zhǎng)度對(duì)輻射發(fā)射有著顯著影響,這不僅關(guān)系到設(shè)備自身的穩(wěn)定運(yùn)行,還關(guān)
    的頭像 發(fā)表于 08-05 11:33 ?1107次閱讀
    信號(hào)<b class='flag-5'>走</b>線長(zhǎng)度:輻射發(fā)射的隱形 “操盤(pán)手”

    AD7792電流源輸出在線時(shí),如果線過(guò)長(zhǎng),且線很細(xì)10mil,會(huì)導(dǎo)致電流源大小衰減嗎?

    AD7792電流源輸出在線時(shí),如果線過(guò)長(zhǎng),且線很細(xì)10mil,會(huì)導(dǎo)致電流源大小衰減嗎?
    發(fā)表于 06-11 07:22

    allegro軟件線命令下參數(shù)不顯示如何解決

    PCB設(shè)計(jì)中,線命令是頻繁使用的功能之一。執(zhí)行走線命令后,通常會(huì)在Options面板中顯示線寬、層、角度設(shè)置選項(xiàng),用于調(diào)整線參數(shù)。然
    的頭像 發(fā)表于 06-05 09:30 ?2066次閱讀
    allegro軟件<b class='flag-5'>走</b>線命令下參數(shù)不顯示如何解決

    光纖暗線容易拉斷嗎

    ),可能導(dǎo)致光纖內(nèi)部纖芯斷裂。 光纖最小彎曲半徑通常為10-15倍線徑(如單模光纖約30mm),若彎折角度小于90或長(zhǎng)期受壓,易引發(fā)信號(hào)衰減甚至斷裂。 材料與工藝影響 劣質(zhì)光纖(如纖芯雜質(zhì)多、涂覆層脆弱)或細(xì)徑線管(內(nèi)徑小于32mm)會(huì)增加
    的頭像 發(fā)表于 06-03 10:19 ?1715次閱讀

    機(jī)柜配線架的線方式

    機(jī)柜配線架的線方式是網(wǎng)絡(luò)布線工程中的關(guān)鍵環(huán)節(jié),直接影響機(jī)房管理效率、設(shè)備散熱性能和后期維護(hù)便利性。合理的線設(shè)計(jì)需要兼顧功能性、美觀性和可擴(kuò)展性,以下從規(guī)劃原則、線方式分類(lèi)、具體實(shí)施要點(diǎn)三方面
    的頭像 發(fā)表于 04-28 10:44 ?2133次閱讀
    機(jī)柜配線架的<b class='flag-5'>走</b>線方式

    一個(gè)很好的pcb過(guò)孔線等計(jì)算小軟體

    一個(gè)很好的pcb過(guò)孔線等計(jì)算小軟體*附件:Saturn_PCB_Toolkit_V8.31_Setup.zip
    發(fā)表于 03-27 16:19