91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ZYNQ Ultrascale+ MPSOC FPGA開發(fā)系統(tǒng)的結(jié)構(gòu)示意圖

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2022-02-08 14:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者: ALINX

簡介
AXU2CGA/B的特點是體積小并擴展了豐富的外設(shè)。主芯片采用Xilinx公司的Zynq UltraScale+ MPSoCs CG系列的芯片,型號為XCZU2CG-1SFVC784I。AXU2CGA的PS端掛載了2片DDR4(2GB,32bit)和1片256Mb的QSPI FLASH。AXU2CGB的PS端掛載了4片DDR4(2GB,32bit),1片8GB eMMC FLASH存儲芯片和1片256Mb的QSPI FLASH。

外圍接口包含1個MINI DP接口、4個USB3.0接口、1路千兆以太網(wǎng)接口、1個USB串口、1路PCIE接口、1路TF卡接口、2個40針擴展口、2路MIPI接口和按鍵LED

下圖為整個開發(fā)系統(tǒng)的結(jié)構(gòu)示意圖:

pIYBAGAJ0zOAbbLEAADI_RIk3Fs598.jpg

ZYNQ芯片
XCZU2CG-1SFVC784I芯片的PS系統(tǒng)PS系統(tǒng)集成了2個ARM Cortex?-A53處理器,速度高達(dá)1.2Ghz,支持2級Cache; 另外還包含2個Cortex-R5處理器,速度高達(dá)500Mhz。

XCZU2CG支持32位或者64位的DDR4,LPDDR4,DDR3,DDR3L, LPDDR3存儲芯片,在PS端帶有豐富的高速接口如PCIE Gen2, USB3.0, SATA 3.1, DisplayPort;同時另外也支持USB2.0,千兆以太網(wǎng),SD/SDIO,I2C,CANUART,GPIO等接口。PL端內(nèi)部含有豐富的可編程邏輯單元,DSP和內(nèi)部RAM。XCZU2CG芯片的總體框圖下圖所示

o4YBAGAJ03SAGtYRAAFJ6axjdU8010.jpg

ZU2CG芯片的總體框圖

其中PS系統(tǒng)部分的主要參數(shù)如下:

ARM 雙核Cortex?-A53處理器,速度高達(dá)1.2GHz,每個CPU 32KB 1級指令和數(shù)據(jù)緩存,1MB 2級緩存 2個CPU共享。

ARM 雙核Cortex-R5處理器,速度高達(dá)500MHz,每個CPU 32KB 1級指令和數(shù)據(jù)緩存,及128K緊耦合內(nèi)存。

外部存儲接口,支持32/64bit DDR4/3/3L、LPDDR4/3接口。

靜態(tài)存儲接口,支持NAND, 2xQuad-SPI FLASH。

高速連接接口,支持PCIe Gen2 x4, 2xUSB3.0, Sata 3.1, DisplayPort, 4x Tri-mode Gigabit Ethernet

普通連接接口:2xUSB2.0, 2x SD/SDIO, 2x UART, 2x CAN 2.0B, 2x I2C, 2x SPI, 4x 32b GPIO。

電源管理:支持Full/Low/PL/Battery四部分電源的劃分。

加密算法:支持RSA, AES和SHA。

系統(tǒng)監(jiān)控:10位1Mbps的AD采樣,用于溫度和電壓的檢測。

其中PL邏輯部分的主要參數(shù)如下:

邏輯單元Logic Cells:154K;

觸發(fā)器(flip-flops): 141K;

查找表LUTs : 71K;

Block RAM:9.4Mb;

時鐘管理單元(CMTs): 3

乘法器18x25MACCs:360

XCZU2CG-1SFVC784I芯片的速度等級為-1,工業(yè)級,封裝為SFVC784。

DDR4 DRAM
AXU2CGA板上PS端配有2片Micron(美光)的1GB的DDR4芯片,型號為MT40A512M16LY-062EIT,組成32位數(shù)據(jù)總線帶寬和2GB的容量。AXU2CGB板上PS端配有4片Micron(美光)的1GB的DDR4芯片,型號為MT40A512M16LY-062EIT,組成64位數(shù)據(jù)總線帶寬和4GB的容量。PS端的DDR4 SDRAM的最高運行速度可達(dá)1200MHz(數(shù)據(jù)速率2400Mbps)。DDR4 SDRAM的具體配置如下所示。

其中U71,U72僅AXU2CGB貼裝。

o4YBAGAJ07KADAFIAAASq2GTS74518.png

表3-1 DDR4 SDRAM配置

PS端的DDR4的硬件連接方式如下圖3-1所示:

o4YBAGAJ0_CAQTWWAABjNq9KRwk382.png

o4YBAGAJ1C6AM5ADAABY_SVtsrg145.png

圖3-1 PS端DDR4 DRAM原理圖部分

QSPI Flash
AXU2CGA/B配有1片256MBit大小的Quad-SPI FLASH芯片,型號為MT25QU256ABA1EW9-0SIT。QSPI FLASH連接到ZYNQ芯片的PS部分BANK500的GPIO口上,圖4-1為QSPI Flash在原理圖中的部分。

o4YBAGAJ1G2Ad8dEAABTZV_RCTU457.png

圖4-1 QSPI Flash連接示意圖

eMMCFlash(僅AXU2CGB貼裝)
AXU2CGB配有一片容量為8GB的eMMC FLASH芯片。eMMC FLASH連接到ZYNQUltraScale+的PS部分BANK500的GPIO口上,圖5-1為eMMCFlash在原理圖中的部分。

pIYBAGAJ1KyAW_2SAABNId3ZXjI144.png

圖5-1 eMMCFlash連接示意圖

圖5-1 eMMCFlash連接示意圖

EEPROM
AXU2CGA/B開發(fā)板板載了一片EEPROM,型號為24LC04。EEPROM的I2C信號連接的ZYNQ PS端的MIO口上。圖6-1為EEPROM的原理圖

o4YBAGAJ1OqALxN8AABNId3ZXjI044.png

圖6-1 EEPROM原理圖部分

DP顯示接口
AXU2CGA/B帶有1路MINI型的DisplayPort輸出顯示接口,用于視頻圖像的顯示,最高支持4K x 2K@30Fps輸出。ZU2CG PS MGT的LANE0和LANE1的TX信號以差分信號方式連接到DP連接器。DisplayPort輔助通道連接到PS的MIO管腳上。DP輸出接口的示意圖如圖7-1所示:

pIYBAGAJ1SiAfzYpAACt2zA9xvk526.png

7-1 DP接口設(shè)計示意圖

USB接口
AXU2CGA/B板上有4個USB3.0接口,接口為HOST工作模式(Type A),數(shù)據(jù)傳輸速度高達(dá)5.0Gb/s。USB3.0通過ULPI接口連接外部的USB PHY芯片和USB3.0 HUB芯片,實現(xiàn)高速的USB3.0數(shù)據(jù)通信。

USB連接的示意圖如8-1所示:

o4YBAGAJ1WeALKkQAABhmnT91SM798.jpg

圖8-1 USB接口示意圖

千兆以太網(wǎng)接口
AXU2CGA/B上有1路千兆以太網(wǎng)接口,以太網(wǎng)接口是通過GPHY芯片連接的PS的BANK502上。GPHY芯片采用Micrel公司的KSZ9031RNXIC以太網(wǎng)PHY芯片,PHY Address 為 001。圖9-1為ZYNQ PS端以太網(wǎng)PHY芯片連接示意圖:

pIYBAGAJ1aqAdchMAABxuU7H6ek018.png

圖9-1 ZYNQ PS系統(tǒng)與GPHY連接示意圖

USB Uart接口
AXU2CGA/B板上配備了一個Uart轉(zhuǎn)USB接口,用于系統(tǒng)調(diào)試。轉(zhuǎn)換芯片采用Silicon Labs CP2102的USB-UAR芯片, USB接口采用MINI USB接口,可以用一根USB線將它連接到上PC的USB口進(jìn)行核心板的單獨供電和串口數(shù)據(jù)通信。USB Uart電路設(shè)計的示意圖如下圖所示:

pIYBAGAJ1hOAXeswAAB37dtJ_28431.png

圖10-1 USB轉(zhuǎn)串口示意圖

SD卡槽
AXU2CGA/B 板包含了一個MicroSD卡接口,SDIO信號與BANK501的IO信號相連,SD卡連接器的原理圖如圖11-1所示。

pIYBAGAJ1lGAGzAvAACDxzEg3js110.png

圖11-1 SD卡連接示意圖

PCIE接口
AXU2CGA/B配備了一個PCIE x1的插槽,用于連接PCIE外設(shè),PCIE通信速度高達(dá)5Gbps。PCIE信號直接跟BANK505 PS MGT收發(fā)器的LANE0相連接。PCIE x 1設(shè)計的示意圖如下圖12-1所示:

o4YBAGAJ1o-AcSL3AACeVh3oUco565.png

圖12-1 PCIE接口設(shè)計示意圖

40針擴展口
AXU2CGA/B板上預(yù)留了2個2.54mm標(biāo)準(zhǔn)間距的40針擴展口,每個擴展口均包含2個3.3V電源,1個5V電源,3個地以及34個IO口。J12擴展口的IO口連接到ZYNQ芯片BANK66上,電平標(biāo)準(zhǔn)為1.8V,注意不要插1.8V之外的設(shè)備。J15擴展口的IO口連接到ZYNQ芯片BANK25,BANK26上,電平標(biāo)準(zhǔn)為3.3V。設(shè)計的示意圖如下圖13-1所示:

o4YBAGAJ1s2ATgPDAABSkD90l_8256.png

圖13-1 擴展口設(shè)計示意圖

MIPI接口
AXU2CGA/B板上有2路MIPI接口,用于連接MIPI攝像頭。MIPI的差分信號分別連接到BANK64、65的HP IO上,電平標(biāo)準(zhǔn)為+1.2V;MIPI的控制信號連接到BANK24上,電平標(biāo)準(zhǔn)為+3.3V。 MIPI口設(shè)計的示意圖如下圖14-1所示:

pIYBAGAJ1wuAc3aXAABf2tqXIXg613.png

圖14-1 MIPI接口連接示意圖

JTAG調(diào)試口
在AXU2CGA/B板上預(yù)留了一個10針的JTAG接口,用于下載ZYNQUltraScale+程序或者固化程序到FLASH。JTAG的管腳定義如下圖所示

圖16-1 JTAG接口管腳定義

撥碼開關(guān)配置
板上有一個4位的撥碼開關(guān)用來配置ZYNQ系統(tǒng)的啟動模式。AXU2CGA/B系統(tǒng)支持4種啟動模式。這4種啟動模式分別是JTAG調(diào)試模式,QSPI FLASH, EMMC和SD2.0卡啟動模式。芯片上電后會檢測(PS_MODE0~3)的電平來決定那種啟動模式。用戶可以通過撥碼開關(guān)來選擇不同的啟動模式。SW1啟動模式配置如下表17-1所示。

o4YBAGAJ14mANMN-AABt2xtcuYQ581.jpg

表17-1SW1啟動模式配置

LED燈
AXU2CGA/B的板上有4個用戶指示燈,4個用戶控制按鍵以及一個reset按鍵。4個用戶指示燈和4個用戶按鍵均連接到BANK24的IO上。LED燈硬件連接的示意圖如圖18-1所示:

o4YBAGAJ18eAGE7sAABTR-KnMRw119.png

圖18-1 LED燈硬件連接示意圖

系統(tǒng)時鐘
板上分別為RTC電路,PS系統(tǒng), PL邏輯部分提供了參考時鐘,其中RTC的時鐘為32.768,PS的系統(tǒng)時鐘為33.3333Mhz, PL端的時鐘是25Mhz。時鐘電路設(shè)計的示意圖如下圖19-1所示:

pIYBAGAJ2AWACvdbAABCJBpq84U578.png

圖 19-1時鐘源

PL_REF_CLK的電平為+1.8V。

風(fēng)扇接口
風(fēng)扇為12V供電,可通過FAN_PWM信號調(diào)節(jié)轉(zhuǎn)速。

電源
AXU2CGA/B的電源輸入電壓為DC12V,電流2A的適配器。電源接口如下圖所示,盡量使用我們提供的電源適配器。

審核編輯:何安

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22415

    瀏覽量

    636495
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    AMD 推出第二代 Kintex UltraScale+ 中端FPGA,助力智能高性能系統(tǒng)

    第二代AMD Kintex UltraScale+ FPGA 系列 , 對于依賴中端FPGA 為性能關(guān)鍵型系統(tǒng)提供支持的設(shè)計人員而言,可謂一項重大進(jìn)步。 這一全新系列構(gòu)建在業(yè)經(jīng)驗證的
    的頭像 發(fā)表于 02-04 16:11 ?5.5w次閱讀
    AMD 推出第二代 Kintex <b class='flag-5'>UltraScale+</b> 中端<b class='flag-5'>FPGA</b>,助力智能高性能<b class='flag-5'>系統(tǒng)</b>

    【ALINX選型】AMD Kintex UltraScale+ 系列 FPGA 開發(fā)板速選

    在中高端 FPGA 應(yīng)用中,AMD Kintex UltraScale+ 系列通常用于對吞吐能力、接口規(guī)模和功耗控制都有高要求的系統(tǒng)。其中, XCKU15P ?是一個被廣泛采用的型號,它在資源規(guī)模
    的頭像 發(fā)表于 01-16 09:47 ?185次閱讀
    【ALINX選型】AMD Kintex <b class='flag-5'>UltraScale+</b> 系列 <b class='flag-5'>FPGA</b> <b class='flag-5'>開發(fā)</b>板速選

    使用Aurora 6466b協(xié)議實現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對接

    在本博客中,我們將介紹使用 Aurora 6466b 協(xié)議實現(xiàn) AMD UltraScale+ FPGA 與 AMD Versal 自適應(yīng) SoC 的對接。我們還將涵蓋有關(guān) IP 配置、FPGA 之間的連接、時鐘設(shè)置以及復(fù)位拓?fù)?/div>
    的頭像 發(fā)表于 01-13 14:04 ?3443次閱讀
    使用Aurora 6466b協(xié)議實現(xiàn)AMD <b class='flag-5'>UltraScale+</b> <b class='flag-5'>FPGA</b>與AMD Versal自適應(yīng)SoC的對接

    如何在Zynq UltraScale+ MPSoC平臺上通過JTAG啟動嵌入式Linux鏡像

    流程教程)。本文則進(jìn)一步講解如何在 Zynq UltraScale+ MPSoC 平臺上通過 JTAG 逐步啟動 Linux,并提供了完整的過程與關(guān)鍵命令。只要按步驟操作,即使是復(fù)雜的 Linux 鏡像也能成功通過 JTAG 啟
    的頭像 發(fā)表于 01-13 11:45 ?4520次閱讀

    如何在ZYNQ本地部署DeepSeek模型

    一個將最小號 DeepSeek 模型部署到 AMD Zynq UltraScale+ MPSoC 處理系統(tǒng)的項目。
    的頭像 發(fā)表于 12-19 15:43 ?7586次閱讀
    如何在<b class='flag-5'>ZYNQ</b>本地部署DeepSeek模型

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析

    ? FPGA.pdf 架構(gòu)概述 UltraScale架構(gòu)涵蓋了高性能FPGA、MPSoC和RFSoC等多個產(chǎn)品系列,旨在通過創(chuàng)新技術(shù)滿足廣泛的系統(tǒng)
    的頭像 發(fā)表于 12-15 14:35 ?570次閱讀

    ALINX教程分享_Zynq UltraScale+ MPSoC PYNQ3.1.2移植

    本教程在 Ubuntu22.04.1 虛擬機中安裝了 Xilinx 2024.1 的開發(fā)環(huán)境,基于該環(huán)境從源碼編譯 PYNQ 3.1.2 工程,生成能夠在 ALINX AXU15EGB 開發(fā)板上運行的 PYNQ 系統(tǒng)鏡像。
    的頭像 發(fā)表于 11-30 16:06 ?5994次閱讀
    ALINX教程分享_<b class='flag-5'>Zynq</b> <b class='flag-5'>UltraScale+</b> <b class='flag-5'>MPSoC</b> PYNQ3.1.2移植

    現(xiàn)已上市:AMD Spartan UltraScale+ FPGA SCU35 評估套件——面向所有開發(fā)人員的經(jīng)濟(jì)實惠平臺

    AMD Spartan UltraScale+ FPGA SCU35 評估套件現(xiàn)已開放訂購。 該平臺由 AMD 構(gòu)建,為客戶提供了一條利用 Spartan UltraScale+ FPGA
    的頭像 發(fā)表于 11-27 10:52 ?460次閱讀

    Zynq MPSoC PS側(cè)PCIe高速DMA互連解決方案

    在涉及Xilinx Zynq UltraScale+ MPSoC的項目中,實現(xiàn)設(shè)備間高速、低延遲的數(shù)據(jù)傳輸往往是核心需求之一。PCIe(尤其PS側(cè))結(jié)合DMA(直接內(nèi)存訪問)正是滿足這類需求的理想技術(shù)方案。
    的頭像 發(fā)表于 10-22 13:53 ?3874次閱讀
    雙<b class='flag-5'>Zynq</b> <b class='flag-5'>MPSoC</b> PS側(cè)PCIe高速DMA互連解決方案

    AMD Spartan UltraScale+ FPGA的優(yōu)勢和亮點

    AMD Spartan UltraScale+ FPGA 集小型封裝、先進(jìn)的 I/O 功能與低功耗等優(yōu)勢于一體。該系列 FPGA 配備高速 16.3 Gb/s 收發(fā)器、內(nèi)置的外部內(nèi)存控制器以及
    的頭像 發(fā)表于 10-17 10:16 ?798次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> <b class='flag-5'>FPGA</b>的優(yōu)勢和亮點

    AMD Vivado IP integrator的基本功能特性

    我們還將帶您了解在 AMD Zynq UltraScale+ MPSoC 開發(fā)板與 AMD Versal 自適應(yīng) SoC 開發(fā)板上使用 IP
    的頭像 發(fā)表于 10-07 13:02 ?2156次閱讀
    AMD Vivado IP integrator的基本功能特性

    璞致電子 UltraScale+ RFSoC 架構(gòu)下的軟件無線電旗艦開發(fā)平臺

    璞致電子 PZ-ZU49DR-KFB 開發(fā)板基于 Xilinx ZYNQ UltraScale+ RFSoC XCZU49DR 主控制器,以 "ARM+FPGA 異構(gòu)架構(gòu)" 為
    的頭像 發(fā)表于 08-06 10:08 ?1157次閱讀
    璞致電子 <b class='flag-5'>UltraScale+</b> RFSoC 架構(gòu)下的軟件無線電旗艦<b class='flag-5'>開發(fā)</b>平臺

    高性能緊湊型 RFSoC FPGA 開發(fā)平臺 AXW22,重塑射頻開發(fā)體驗

    UltraScale+? RFSoC FPGA 射頻開發(fā)平臺 AXW22) 和所有 RFSoC 平臺一樣,ALINX AXW22 天然具有一體化設(shè)計的優(yōu)勢,其采用的? AMD Zynq
    的頭像 發(fā)表于 06-24 10:24 ?963次閱讀
    高性能緊湊型 RFSoC <b class='flag-5'>FPGA</b> <b class='flag-5'>開發(fā)</b>平臺 AXW22,重塑射頻<b class='flag-5'>開發(fā)</b>體驗

    AMD Spartan UltraScale+ FPGA 開始量產(chǎn)出貨

    邊緣應(yīng)用而設(shè)計,為業(yè)經(jīng)驗證的 UltraScale+ FPGA 和自適應(yīng) SoC 產(chǎn)品組合帶來了現(xiàn)代化的連接、后量子密碼等功能。 三款最低
    的頭像 發(fā)表于 06-18 10:32 ?2325次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> <b class='flag-5'>FPGA</b> 開始量產(chǎn)出貨

    Xilinx Ultrascale系列FPGA的時鐘資源與架構(gòu)解析

    Ultrascale是賽靈思開發(fā)的支持包含步進(jìn)功能的增強型FPGA架構(gòu),相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個系列:Kintex和Virtex
    的頭像 發(fā)表于 04-24 11:29 ?2630次閱讀
    Xilinx <b class='flag-5'>Ultrascale</b>系列<b class='flag-5'>FPGA</b>的時鐘資源與架構(gòu)解析