91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

悄悄告訴你們?nèi)绾问褂肑ESD204B同步多個(gè)ADC!

Sq0B_Excelpoint ? 來源:ADI亞德諾半導(dǎo)體 ? 作者:ADI亞德諾半導(dǎo)體 ? 2021-03-25 14:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

許多通信、儀器儀表信號采集系統(tǒng)需要同時(shí)通過多個(gè)模數(shù)轉(zhuǎn)換器ADC)對模擬輸入信號進(jìn)行采樣。由于這些輸入信號各自有不同的延遲,所以必須對輸入的采樣數(shù)據(jù)做同步處理。為滿足低電壓數(shù)字信號(LVDS)和并行輸出ADC的需要,延遲不一致的問題對系統(tǒng)設(shè)計(jì)人員而言歷來是一個(gè)難題。

JESD204B提供了一個(gè)方法通過一個(gè)或多個(gè)差分信號發(fā)送高速串行數(shù)據(jù),比如發(fā)送ADC的輸出。JESD204B規(guī)范本身具有實(shí)現(xiàn)通道間粗調(diào)對齊的功能。數(shù)據(jù)分割為幀,并持續(xù)發(fā)送至接收器。通過使用系統(tǒng)參考事件信號(SYSREF),JESD204B Subclass 1接口支持多個(gè)串行通道鏈路或多個(gè)ADC的數(shù)據(jù)對齊至SYSREF,以便同步發(fā)射器和接收器的內(nèi)部幀時(shí)鐘。

這使得采用JESD204B鏈路的設(shè)備具有確定延遲。但是,為了讓采樣同步達(dá)到徹底的時(shí)序收斂,仍然有許多挑戰(zhàn)等待系統(tǒng)設(shè)計(jì)人員去解決,如PCB布局考慮、時(shí)鐘匹配和產(chǎn)生SYSREF以滿足時(shí)序、SYSREF的周期性以及數(shù)字FIFO延遲的要求。

設(shè)計(jì)師必須決定設(shè)備時(shí)鐘和SYSREF信號如何生成、以及如何在系統(tǒng)中分配。理想狀態(tài)下,設(shè)備時(shí)鐘和SYSREF應(yīng)具有相同的擺幅和電平偏移以防止在器件引腳端引入固有的時(shí)延。SYSREF既可作為系統(tǒng)啟動(dòng)時(shí)候所需的單次觸發(fā),也可作為任意時(shí)刻需要同步時(shí)即可發(fā)生的重復(fù)信號。需要將時(shí)鐘和SYSREF信號的最大偏斜納入考慮范圍,并仔細(xì)布局PCB,以滿足整個(gè)電路板、連接器、背板和多種元件對于建立和保持時(shí)間的要求。最后,應(yīng)將JESD204B發(fā)射器和接收器內(nèi)部的數(shù)字FIFO以及信號跨時(shí)鐘域傳輸所造成的固有時(shí)延計(jì)算在內(nèi)并在后臺數(shù)據(jù)處理中消除。

系統(tǒng)時(shí)鐘可由晶振、VCO和時(shí)鐘發(fā)生或時(shí)鐘分配芯片產(chǎn)生。雖然特定的系統(tǒng)性能將決定對時(shí)鐘的需求,但必須使用多個(gè)同步ADC來產(chǎn)生與輸入時(shí)鐘源同步的SYSREF信號。這使得時(shí)鐘源的 選擇成為重要的考慮因素,因?yàn)橐軌蛲ㄟ^已知時(shí)鐘邊沿在特定的時(shí)間點(diǎn)上鎖存這一系統(tǒng)參考事件。若SYSREF信號和時(shí)鐘未鎖相,則無法達(dá)到這樣的效果。

可使用FPGA為系統(tǒng)提供SYSREF事件。然而,除非FPGA也同步至發(fā)送到ADC的主時(shí)鐘,否則FPGA發(fā)出的SYSREF信號很難跟主時(shí)鐘對齊相位。另一種方法是由時(shí)鐘發(fā)生或時(shí)鐘分配芯片提供 SYSREF信號,可通過發(fā)送至整個(gè)系統(tǒng)的信號相位同步至多個(gè)時(shí)鐘。采用此種方法,則SYSREF時(shí)間根據(jù)系統(tǒng)需要,既可以是啟動(dòng)時(shí)的一次性事件,也可以是重復(fù)信號。

只要確定性延遲在整個(gè)系統(tǒng)的ADC和FPGA內(nèi)保持恒定,則可能并不需要額外的SYSREF脈沖,除非為了幫助產(chǎn)生特定的系統(tǒng)數(shù)據(jù)。因此,用于時(shí)鐘對齊的周期性SYSREF脈沖可忽略或過濾掉,直到同步丟失??芍粯?biāo)識SYSREF發(fā)生過,但不重置JESD204B鏈路。

為了初始化ADC通道確定的起始點(diǎn),系統(tǒng)工程師必須要能滿足所有分布在系統(tǒng)中的SYSREF的時(shí)序要求。這意味著必須滿足和時(shí)鐘相關(guān)的建立和保持時(shí)間。只要能夠滿足到達(dá)第一個(gè)所需 時(shí)鐘的建立時(shí)間要求,使用跨越多個(gè)時(shí)鐘周期、相對較長的SYSREF脈沖可用于滿足保持時(shí)間的需要。必須格外注意PCB的布局,保證系統(tǒng)中時(shí)鐘和SYSREF布線長度匹配,以便使偏斜盡可能小。這可能是獲得通道間同步采樣處理結(jié)果的最困難的部分。隨著ADC編碼時(shí)鐘速率的增加以及多電路板系統(tǒng)越發(fā)復(fù)雜,這一過程還將變得更困難。

系統(tǒng)工程師必須確定知道每個(gè)器件上的在電路板元件之間以及連接器上的SYSREF至?xí)r鐘的偏斜。任何殘余的器件間數(shù)字和時(shí)鐘偏斜延遲都必須在FPGA或ASIC內(nèi)有效歸零。后臺處理可能改變ADC的采樣順序并進(jìn)行任何必要的重對齊,以便為數(shù)據(jù)的進(jìn)一步同步處理作準(zhǔn)備。在后臺FPGA或ASIC中,可通過延遲最快的數(shù)據(jù)采樣和發(fā)射器延遲,使其與最慢的數(shù)據(jù)采樣對齊,以完成器件間采樣偏斜的校正。

對于復(fù)雜的系統(tǒng),這可能需要用到多個(gè)FPGA或ASIC,每個(gè)器件都需要了解其器件間總采樣延遲,以便用于最終的對齊。通過在JESD204B接收器中采用合適的緩沖器延遲來應(yīng)對每個(gè)特定的發(fā)射器延遲,器件間的采樣偏斜便可在整個(gè)系統(tǒng)中與已知確定值對齊。

AD9250是ADI的一款250 MSPS、14位、雙通道ADC,可在subclass1的實(shí)施中支持JESD204B接口。該子類支持采用SYSREF事件信號的ADC采樣同步。AD9525是一款低抖動(dòng)時(shí)鐘發(fā)生器,不僅提供7個(gè)高達(dá)3.1 GHz的時(shí)鐘輸出,還可根據(jù)用戶配置同步SYSREF輸出信號。這兩款產(chǎn)品與ADI的可選扇出緩沖器產(chǎn)品組合使用,可精確同步與對齊多個(gè)發(fā)送至FPGA或ASIC處理的ADC數(shù)據(jù)。

ba5ccb3a-8cd7-11eb-8b86-12bb97331649.jpg

圖1. AD9250、AD9525和FPGA示意圖。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4407

    文章

    23883

    瀏覽量

    424451
  • adc
    adc
    +關(guān)注

    關(guān)注

    100

    文章

    7513

    瀏覽量

    556075
  • lvds
    +關(guān)注

    關(guān)注

    2

    文章

    1238

    瀏覽量

    69872

原文標(biāo)題:【世說設(shè)計(jì)】如何使用JESD204B同步多個(gè)ADC?這里有個(gè)方法~

文章出處:【微信號:Excelpoint_CN,微信公眾號:Excelpoint_CN】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    LMK04828 超低噪聲JESD204B兼容時(shí)鐘抖動(dòng)清除器技術(shù)手冊

    LMK0482x 系列是業(yè)界性能最高的時(shí)鐘調(diào)節(jié)器,支持 JEDEC JESD204B。 PLL2 的 14 個(gè)時(shí)鐘輸出可配置為使用器件和 SYSREF 時(shí)鐘驅(qū)動(dòng) 7 個(gè) JESD204B
    的頭像 發(fā)表于 09-15 10:10 ?1015次閱讀
    LMK04828 超低噪聲<b class='flag-5'>JESD204B</b>兼容時(shí)鐘抖動(dòng)清除器技術(shù)手冊

    ?LMK0482x系列超低噪聲JESD204B兼容時(shí)鐘抖動(dòng)清除器技術(shù)文檔總結(jié)

    LMK0482x 系列是業(yè)界性能最高的時(shí)鐘調(diào)節(jié)器,支持 JEDEC JESD204B。 PLL2 的 14 個(gè)時(shí)鐘輸出可配置為使用器件和 SYSREF 時(shí)鐘驅(qū)動(dòng) 7 個(gè) JESD204B
    的頭像 發(fā)表于 09-15 10:03 ?820次閱讀
    ?LMK0482x系列超低噪聲<b class='flag-5'>JESD204B</b>兼容時(shí)鐘抖動(dòng)清除器技術(shù)文檔總結(jié)

    LMK04610 超低噪聲和低功耗 JESD204B 兼容時(shí)鐘抖動(dòng)清除器技術(shù)手冊

    LMK0461x 器件系列是業(yè)界性能最高、功耗最低的抖動(dòng)清除器,支持 JESD204B。
    的頭像 發(fā)表于 09-13 09:35 ?1170次閱讀
    LMK04610 超低噪聲和低功耗 <b class='flag-5'>JESD204B</b> 兼容時(shí)鐘抖動(dòng)清除器技術(shù)手冊

    LMK04616 超低噪聲低功耗JESD204B兼容時(shí)鐘抖動(dòng)清除器總結(jié)

    LMK0461x 器件系列是業(yè)界性能最高、功耗最低的抖動(dòng)清除器,支持 JESD204B。16 個(gè)時(shí)鐘輸出可配置為使用器件和 SYSREF 時(shí)鐘驅(qū)動(dòng) 8 個(gè) JESD204B 轉(zhuǎn)換器或其他邏輯器件。第 17 個(gè)輸出可配置為提供來自 PLL2 的信號或來自外部 VCXO 的副
    的頭像 發(fā)表于 09-12 16:50 ?1038次閱讀
    LMK04616 超低噪聲低功耗<b class='flag-5'>JESD204B</b>兼容時(shí)鐘抖動(dòng)清除器總結(jié)

    ?LMK04828-EP 超低噪聲JESD204B兼容時(shí)鐘抖動(dòng)清除器總結(jié)

    LMK04828-EP 器件是業(yè)界性能最高的時(shí)鐘調(diào)理器,支持 JESD204B。 PLL2的14個(gè)時(shí)鐘輸出可配置為使用器件和SYSREF時(shí)鐘驅(qū)動(dòng)7個(gè)JESD204B轉(zhuǎn)換器或其他邏輯器件
    的頭像 發(fā)表于 09-12 16:13 ?985次閱讀
    ?LMK04828-EP 超低噪聲<b class='flag-5'>JESD204B</b>兼容時(shí)鐘抖動(dòng)清除器總結(jié)

    LMK04832 超低噪聲、3.2 GHz、15 輸出、JESD204B 時(shí)鐘抖動(dòng)清除器技術(shù)手冊

    該LMK04832是一款超高性能時(shí)鐘調(diào)節(jié)器,支持 JEDEC JESD204B,還與 LMK0482x 系列器件引腳兼容。 PLL2的14個(gè)時(shí)鐘輸出可配置為使用器件和SYSREF時(shí)鐘驅(qū)動(dòng)7個(gè)
    的頭像 發(fā)表于 09-12 14:11 ?1156次閱讀
    LMK04832 超低噪聲、3.2 GHz、15 輸出、<b class='flag-5'>JESD204B</b> 時(shí)鐘抖動(dòng)清除器技術(shù)手冊

    ?LMK04368-EP 超低噪聲JESD204B/C雙環(huán)路時(shí)鐘抖動(dòng)清除器總結(jié)

    LMK04368-EP 是一款高性能時(shí)鐘調(diào)節(jié)器,支持 JEDEC JESD204B/C,適用于太空應(yīng)用。 PLL2 的 14 個(gè)時(shí)鐘輸出可配置為使用器件和 SYSREF 時(shí)鐘驅(qū)動(dòng) 7 個(gè)
    的頭像 發(fā)表于 09-11 10:23 ?777次閱讀
    ?LMK04368-EP 超低噪聲<b class='flag-5'>JESD204B</b>/C雙環(huán)路時(shí)鐘抖動(dòng)清除器總結(jié)

    JESD204B生存指南

    實(shí)用JESD204B來自全球數(shù)據(jù)轉(zhuǎn)換器市場份額領(lǐng)導(dǎo) 者的技術(shù)信息、提示和建議
    發(fā)表于 05-30 16:31 ?0次下載

    JESD204B IP核的配置與使用

    物理層的位置,一種是物理層在JESD204 IP里;另外一種是物理層在JESD204 IP外部,需要再配置JESD204 phy IP核進(jìn)行使用。
    的頭像 發(fā)表于 05-24 15:05 ?2367次閱讀
    <b class='flag-5'>JESD204B</b> IP核的配置與使用

    替代HMC7044超低噪高性能時(shí)鐘抖動(dòng)消除器支持JESD204B

    數(shù)字延遲,可在 14 個(gè)時(shí)鐘輸出通道中的每一個(gè)上獨(dú)立編程SPI 可編程相位噪聲與功耗SYSREF 有效中斷以簡化 JESD204B 同步窄帶雙核VCO最多 2 個(gè)緩沖壓控振蕩器(VCXO)輸出LVDS
    發(fā)表于 05-08 15:57

    一文詳解JESD204B高速接口協(xié)議

    JESD204B是邏輯器件和高速ADC/DAC通信的一個(gè)串行接口協(xié)議,在此之前,ADC/DAC與邏輯器件交互的接口大致分為如下幾種。
    的頭像 發(fā)表于 04-24 15:18 ?4996次閱讀
    一文詳解<b class='flag-5'>JESD204B</b>高速接口協(xié)議

    LTC6953具有11個(gè)輸出并支持JESD204B/JESD204C協(xié)議的超低抖動(dòng)、4.5GHz時(shí)鐘分配器技術(shù)手冊

    C subclass 1 器件時(shí)鐘 / SYSREF 對以及一個(gè)通用輸出,或者就是 11 個(gè)面向非 JESD204B/JESD204C 應(yīng)用的通用時(shí)鐘輸出。每個(gè)輸出都有自己的可個(gè)別編程分頻器和輸出驅(qū)動(dòng)器。所有輸出也可以采用個(gè)別的粗略半周期數(shù)字延遲和精細(xì)模擬時(shí)間延遲實(shí)現(xiàn)
    的頭像 發(fā)表于 04-16 14:28 ?1221次閱讀
    LTC6953具有11個(gè)輸出并支持<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C協(xié)議的超低抖動(dòng)、4.5GHz時(shí)鐘分配器技術(shù)手冊

    AD9680 JESD204B接口的不穩(wěn)定會導(dǎo)致較大的電流波動(dòng),怎么解決?

    AD采集芯片為AD9680-1000,時(shí)鐘芯片為AD9528。當(dāng) AD 采樣時(shí)鐘為 500MHz 時(shí),jesd204B (串行線速 = 5 Gbps) 穩(wěn)定。但是,當(dāng) AD 采樣時(shí)鐘為 800MHz
    發(fā)表于 04-15 06:43

    LTC6952具有11個(gè)輸出并支持JESD204B/JESD204C協(xié)議的超低抖動(dòng)、4.5GHz PLL技術(shù)手冊

    JESD204B/C 應(yīng)用的通用時(shí)鐘輸出。每個(gè)輸出都有自己的可單獨(dú)編程分頻器和輸出驅(qū)動(dòng)器。所有輸出也可以采用單獨(dú)的粗略半周期數(shù)字延遲和精細(xì)模擬時(shí)間延遲實(shí)現(xiàn)同步,并設(shè)定為精確的相位對齊。
    的頭像 發(fā)表于 04-09 17:26 ?1020次閱讀
    LTC6952具有11個(gè)輸出并支持<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C協(xié)議的超低抖動(dòng)、4.5GHz PLL技術(shù)手冊

    使用jesd204b IP核時(shí),無法完成綜合,找不到jesd204_0.v

    /Theonesssssssss/Documents/VivadoData/project_1/project_1.srcs/sources_1/new/jesd204b_base.v\":159] * [Synth
    發(fā)表于 03-12 22:21