91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高端FPGA新標(biāo)桿顯著提升開發(fā)效率

YCqV_FPGA_EETre ? 來(lái)源:Xilinx賽靈思官微 ? 作者:Xilinx賽靈思官微 ? 2021-06-16 11:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近年來(lái),伴隨國(guó)內(nèi)芯片市場(chǎng)迅猛發(fā)展,芯片的驗(yàn)證、仿真、測(cè)試需求也隨之增大,且復(fù)雜度大大提升。在此情況下,國(guó)內(nèi)市場(chǎng)大規(guī)模芯片驗(yàn)證平臺(tái)短缺以及性能不足的問(wèn)題日漸凸顯。 2019年8月,賽靈思推出最大容量 FPGA —— Virtex UltraScale+ VU19P。其擁有 350 億個(gè)晶體管,具備有史以來(lái)單顆芯片最高邏輯密度和最大I/O 數(shù)量,可以支持未來(lái)最先進(jìn) ASIC 和 SoC 技術(shù)的仿真與原型設(shè)計(jì)。與此同時(shí),還廣泛支持測(cè)試測(cè)量、計(jì)算以及網(wǎng)絡(luò)等相關(guān)應(yīng)用。

高端 FPGA 新標(biāo)桿顯著提升開發(fā)效率

作為全球第一代使用 FPGA 芯片的企業(yè)之一,新致華桑電子始終致力于將最先進(jìn)的 FPGA 技術(shù)應(yīng)用于其 PHINEDesign FPGA 原型開發(fā)平臺(tái)。該平臺(tái)的前三代均基于賽靈思 FPGA 平臺(tái)而開發(fā)。

在賽靈思 VU19P 推出之初,新致華桑便加入產(chǎn)品早期試用計(jì)劃,并將其應(yīng)用到第四代原型驗(yàn)證平臺(tái)的研發(fā)設(shè)計(jì)中。2020年底,新致華?;谫愳`思 VU19P 的第四代 PHINEDesign 平臺(tái)——NE-VU19P-LSI應(yīng)運(yùn)而生。

新致華桑 NE-VU19P-LSI 將一些 ASIC 原型或大規(guī)模 SoC 開發(fā)的驗(yàn)證效率提升高達(dá)了 30%。對(duì)于需要大規(guī)模驗(yàn)證的客戶,新平臺(tái)可以節(jié)省近50%的資源分區(qū)工作量,從而大大縮短驗(yàn)證周期,加快客戶的產(chǎn)品上市時(shí)間。

新一代 NE-VU19P-LSI 平臺(tái)具備諸多領(lǐng)先特性

?總計(jì)超1800個(gè) I/O,通過(guò) FMC 標(biāo)準(zhǔn)連接器接出,可兼容賽靈思等各大廠商標(biāo)準(zhǔn)子卡,為用戶提供了豐富擴(kuò)展接口選擇;同時(shí)新致華桑也為客戶配備了適用于原型驗(yàn)證的各種FMC子卡。?48路高速 GTY 收發(fā)器,最高可達(dá)25Gbps??赏ㄟ^(guò) FMC 或者 SLIMSAS 擴(kuò)展。保證了高速 SERDES 的性能,同時(shí)接口形態(tài)更便于多系統(tǒng)的級(jí)聯(lián)擴(kuò)展,而不會(huì)造成管腳的冗余。?電壓可調(diào)的 FMC I/O,可適配多種外部接口調(diào)試。?可擴(kuò)展多路 DDR4/DDR3 等存儲(chǔ)卡,速率可達(dá) FPGA 標(biāo)稱2400Mbps。?豐富的全局時(shí)鐘與復(fù)位資源,可支撐各種頻率的應(yīng)用場(chǎng)景。能夠滿足多時(shí)鐘域的驗(yàn)證需求,又能夠滿足多顆互聯(lián)時(shí)的時(shí)鐘同源要求。?靈活的上位機(jī)管理軟件,提供界面化直觀便捷操作。?同時(shí)提供命令行執(zhí)行方式。

自2014年以來(lái),賽靈思便與新致華桑展開緊密合作,以全球最頂尖的 FPGA 持續(xù)助力新致華桑為國(guó)內(nèi)用戶帶來(lái)最先進(jìn)的 FPGA 驗(yàn)證平臺(tái)。在未來(lái),雙方將繼續(xù)協(xié)作,為當(dāng)今爆發(fā)式增長(zhǎng)的 5G、醫(yī)療、消費(fèi)電子等領(lǐng)域的相關(guān) IC 設(shè)計(jì)提供強(qiáng)大支持。

原文標(biāo)題:保障高效 IC 設(shè)計(jì)的秘訣

文章出處:【微信公眾號(hào):FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22416

    瀏覽量

    636577
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54024

    瀏覽量

    466355
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    6412

    瀏覽量

    185714

原文標(biāo)題:保障高效 IC 設(shè)計(jì)的秘訣

文章出處:【微信號(hào):FPGA-EETrend,微信公眾號(hào):FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    通過(guò)vivado HLS設(shè)計(jì)一個(gè)FIR低通濾波器

    Vivado HLS是一款強(qiáng)大的高層次綜合工具,可將C/C++代碼轉(zhuǎn)換為硬件描述語(yǔ)言(HDL),顯著提升FPGA開發(fā)效率。
    的頭像 發(fā)表于 01-20 16:19 ?327次閱讀
    通過(guò)vivado HLS設(shè)計(jì)一個(gè)FIR低通濾波器

    信維低損耗MLCC電容,提升電路效率優(yōu)選

    信維低損耗MLCC電容在提升電路效率方面表現(xiàn)優(yōu)異,其核心優(yōu)勢(shì)體現(xiàn)在 低損耗特性、高頻響應(yīng)能力、小型化設(shè)計(jì)、高可靠性 以及 廣泛的應(yīng)用適配性 ,具體分析如下: 一、低損耗特性直接提升電路效率
    的頭像 發(fā)表于 11-24 16:30 ?885次閱讀

    AGV立庫(kù)——重塑物流效率標(biāo)桿

    在當(dāng)今物流行業(yè)快速發(fā)展的背景下,AGV(自動(dòng)導(dǎo)引車)立庫(kù)作為智能倉(cāng)儲(chǔ)系統(tǒng)的核心組件,正以其高效、精準(zhǔn)、靈活的特性,成為企業(yè)提升物流效率、降低成本的關(guān)鍵利器。
    的頭像 發(fā)表于 11-20 17:07 ?565次閱讀
    AGV立庫(kù)——重塑物流<b class='flag-5'>效率</b>新<b class='flag-5'>標(biāo)桿</b>

    函數(shù)發(fā)生器和直流電源結(jié)合如何顯著提升測(cè)試效率

    函數(shù)發(fā)生器和直流電源是電子測(cè)試領(lǐng)域中不可或缺的兩大工具。但您是否曾想過(guò),將這兩者結(jié)合使用能帶來(lái)怎樣的出色效果?今天,我們將深入探討這一強(qiáng)大組合如何顯著提升測(cè)試效率,并為工程師帶來(lái)前所未有的測(cè)試體驗(yàn)。
    的頭像 發(fā)表于 11-13 09:30 ?3242次閱讀
    函數(shù)發(fā)生器和直流電源結(jié)合如何<b class='flag-5'>顯著</b><b class='flag-5'>提升</b>測(cè)試<b class='flag-5'>效率</b>

    Altera發(fā)布 Quartus? Prime 專業(yè)版和 FPGA AI 套件 25.3 版:編譯更快,智能更強(qiáng)

    和 更快速的編譯 。 相較于 25.1 版,25.3 版可進(jìn)一步提供 行業(yè)領(lǐng)先的編譯時(shí)間 、 顯著提升的設(shè)計(jì)效率 和 更少的時(shí)序收斂迭代 ,并 加速產(chǎn)品上市 。 編譯速度提升多達(dá) 6
    的頭像 發(fā)表于 11-13 09:24 ?7.6w次閱讀
    Altera發(fā)布 Quartus? Prime 專業(yè)版和 <b class='flag-5'>FPGA</b> AI 套件 25.3 版:編譯更快,智能更強(qiáng)

    斑馬技術(shù)助力PouchNATION提升大型活動(dòng)管理效率

    斑馬技術(shù)公司宣布 PouchNATION 通過(guò)采用斑馬技術(shù)的高性能掃描解決方案,顯著提升其大型活動(dòng)的管理效率。
    的頭像 發(fā)表于 11-04 16:15 ?729次閱讀

    使用Altera SoC FPGA提升AI信道估計(jì)效率

    在現(xiàn)代 5G 網(wǎng)絡(luò)中,快速且準(zhǔn)確的信道狀態(tài)信息 (CSI)?更新是保障連接質(zhì)量、優(yōu)化 MIMO 配置并提供一致用戶體驗(yàn)的核心基礎(chǔ)。然而,隨著網(wǎng)絡(luò)密度的持續(xù)提升和流量規(guī)模的迅速激增,這些更新帶來(lái)的信令
    的頭像 發(fā)表于 08-26 16:27 ?3641次閱讀

    漢諾XYZ+θ直線電機(jī):高端檢測(cè)領(lǐng)域的精密運(yùn)動(dòng)標(biāo)桿

    ? ? ? ?漢諾XYZ+θ直線電機(jī):高端檢測(cè)領(lǐng)域的精密運(yùn)動(dòng)標(biāo)桿 在晶圓半導(dǎo)體、液晶面板等高端檢測(cè)領(lǐng)域,微米級(jí)甚至納米級(jí)的運(yùn)動(dòng)控制精度直接決定設(shè)備性能。漢諾精密憑借 25 年技術(shù)積淀研發(fā)的 XYZ+
    的頭像 發(fā)表于 08-04 17:16 ?864次閱讀
    漢諾XYZ+θ直線電機(jī):<b class='flag-5'>高端</b>檢測(cè)領(lǐng)域的精密運(yùn)動(dòng)<b class='flag-5'>標(biāo)桿</b>

    同步整流MOSFET的設(shè)計(jì)要點(diǎn)與效率提升技巧

    在現(xiàn)代高效率電源系統(tǒng)中,同步整流技術(shù)已成為主流選擇,尤其是在DC-DC變換器、USB快充適配器、服務(wù)器電源和車載電源等場(chǎng)景中。同步整流相比傳統(tǒng)的肖特基二極管整流,能夠顯著降低導(dǎo)通損耗,提高轉(zhuǎn)換效率
    的頭像 發(fā)表于 07-03 09:42 ?1027次閱讀
    同步整流MOSFET的設(shè)計(jì)要點(diǎn)與<b class='flag-5'>效率</b><b class='flag-5'>提升</b>技巧

    中微愛芯觸摸芯片EMI提升指南

    為助力客戶提升對(duì)觸摸相關(guān)方案的開發(fā)效率,優(yōu)化用戶的體驗(yàn)感。中微愛芯基于豐富的項(xiàng)目經(jīng)驗(yàn),針對(duì)觸摸芯片EMI無(wú)法通過(guò)的情況提供了幾種常用的解決方法,顯著
    的頭像 發(fā)表于 06-24 10:38 ?6656次閱讀
    中微愛芯觸摸芯片EMI<b class='flag-5'>提升</b>指南

    高性能緊湊型 RFSoC FPGA 開發(fā)平臺(tái) AXW22,重塑射頻開發(fā)體驗(yàn)

    UltraScale+ RFSoC?Gen3 系列 ZU47DR 芯片 ,將射頻直采轉(zhuǎn)換器、高性能 FPGA 邏輯與多核 ARM 處理器融合,簡(jiǎn)化了系統(tǒng)架構(gòu)、降低了功耗和延遲,減少了設(shè)計(jì)和調(diào)試的工作量,顯著提升
    的頭像 發(fā)表于 06-24 10:24 ?967次閱讀
    高性能緊湊型 RFSoC <b class='flag-5'>FPGA</b> <b class='flag-5'>開發(fā)</b>平臺(tái) AXW22,重塑射頻<b class='flag-5'>開發(fā)</b>體驗(yàn)

    芯盾時(shí)代助力廣州銀行提升金融業(yè)務(wù)運(yùn)行效率

    芯盾時(shí)代中標(biāo)廣州銀行,推動(dòng)金融行業(yè)核心技術(shù)自主可控的進(jìn)程!芯盾時(shí)代針對(duì)鴻蒙生態(tài)特性,為廣州銀行定制開發(fā)了適配多終端的安全解決方案,助力其平滑遷移鴻蒙系統(tǒng),打造安全、穩(wěn)定、高效的移動(dòng)端安全能力,顯著提升金融業(yè)務(wù)運(yùn)行
    的頭像 發(fā)表于 04-23 15:39 ?793次閱讀

    DevEco Studio AI輔助開發(fā)工具兩大升級(jí)功能 鴻蒙應(yīng)用開發(fā)效率提升

    隨著搭載HarmonyOS 5的Pura X發(fā)布,鴻蒙生態(tài)進(jìn)入快車道,各應(yīng)用正在加速適配開發(fā),越來(lái)越多開發(fā)者加入到鴻蒙應(yīng)用開發(fā)浪潮中。為提升鴻蒙應(yīng)用
    發(fā)表于 04-18 14:43

    AWG全新DDS固件如何提升量子計(jì)算機(jī)的開發(fā)效率

    凱澤斯勞滕理工大學(xué)通過(guò)引入先進(jìn)的德思特任意波形發(fā)生器(AWG)新DDS固件選件,顯著加速了量子計(jì)算機(jī)的開發(fā)進(jìn)程。德思特帶您了解AWG全新DDS固件如何提升量子計(jì)算機(jī)的開發(fā)
    的頭像 發(fā)表于 03-21 16:50 ?776次閱讀
    AWG全新DDS固件如何<b class='flag-5'>提升</b>量子計(jì)算機(jī)的<b class='flag-5'>開發(fā)</b><b class='flag-5'>效率</b>?

    小程序開發(fā)必須知道的5個(gè)技巧:提升效率與用戶體驗(yàn)的權(quán)威指南

    精準(zhǔn)定位核心場(chǎng)景。 需求分析:明確目標(biāo)用戶痛點(diǎn),如電商類小程序需優(yōu)先優(yōu)化購(gòu)物車與支付流程,而非復(fù)雜營(yíng)銷工具。 模塊化開發(fā):通過(guò)自定義組件封裝高頻功能(如分享按鈕、客服入口),提升代碼復(fù)用率與維護(hù)效率
    發(fā)表于 03-14 14:51