91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

發(fā)現相位噪聲、鎖定時間或雜散問題請檢查鎖相環(huán)的環(huán)路濾波器帶寬

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2022-01-11 16:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作為最重要的設計參數之一,選擇環(huán)路帶寬涉及到抖動、相位噪聲、鎖定時間或雜散之間的平衡。適合抖動的最優(yōu)環(huán)路帶寬BWJIT也是數據轉換器時鐘等許多時鐘應用的最佳選擇。如果BWJIT并非最佳選擇,首先要做的仍是尋找最優(yōu)環(huán)路帶寬。

圖1中,鎖相環(huán)(PLL)與壓控振蕩器(VCO)噪聲交叉處的偏移,BWJIT(約為140kHz)通過減少曲線下方的面積來優(yōu)化抖動。

盡管此帶寬BWJIT對抖動而言是最優(yōu)的,但對于相位噪聲、鎖定時間或雜散卻并非如此。表1給出了環(huán)路帶寬對這些性能指標的影響的大致參考。

性能指標 最優(yōu)帶寬 備注
抖動 BWJIT 最優(yōu)值一般為BWJIT。在低集成限制更高的一些情況下,有時較窄的環(huán)路帶寬實際上效果更好。
鎖定時間 無限 VCO鎖定時間隨著環(huán)路帶寬的增加而提高,但有時會受到VCO校準時間(用于集成VCO)的限制,或因VCO輸入電容等寄生電容而使帶寬無法增加。
雜散 0Hz 一般而言環(huán)路帶寬越窄,雜散越好,但有時會由環(huán)路濾波器周圍來自主板或芯片上的串擾所主導。
相位噪聲 0Hz或無限 如果相位噪聲低于最優(yōu)抖動帶寬,相位噪聲會隨著帶寬的變寬而增大,直到變成僅為輸入基準和PLL造成的噪聲。
如果相位噪聲偏移大于最優(yōu)抖動帶寬,相位噪聲會隨著環(huán)路帶寬的變窄而增大,直到變成僅為獨立的VCO噪聲。

表1:環(huán)路帶寬對關鍵參數的影響

為了說明表1,圖2中的模擬顯示了變化的環(huán)路帶寬的影響。鎖定時間與抖動標準化指標為圖2中從最小值增加的百分比。雜散與相位噪聲指標為圖2中從最小值增加的分貝。

如圖1所預測,環(huán)路帶寬為140kHz左右時,最優(yōu)抖動確實為最佳。環(huán)路帶寬超出此范圍會有利于鎖定時間和10kHz相位噪聲,但是會降低雜散和1MHz偏移的相位噪聲。

因此,選擇環(huán)路帶寬的一種較好的方法是先選擇最優(yōu)抖動帶寬(BWJIT),然后增加帶寬提高鎖定時間或低頻偏相位噪聲,或者降低帶寬提高高頻偏相位噪聲或雜散。

選擇正確的環(huán)路帶寬遇到問題?登錄并在下方評論。

審核編輯:金巧

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 振蕩器
    +關注

    關注

    28

    文章

    4172

    瀏覽量

    142924
  • 噪聲
    +關注

    關注

    13

    文章

    1157

    瀏覽量

    49262
  • 模擬
    +關注

    關注

    7

    文章

    1447

    瀏覽量

    85388
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Altera公司鎖相環(huán)IP核介紹

    鎖相環(huán)(PLL,Phase Lock Loop)的主要作用是實現輸出時鐘對輸入參考時鐘的相位與頻率的精確跟蹤和同步。鎖相環(huán)(PLL)的主要模塊包括相位頻率檢測
    的頭像 發(fā)表于 03-06 15:58 ?84次閱讀
    Altera公司<b class='flag-5'>鎖相環(huán)</b>IP核介紹

    相位噪聲分析儀(相噪儀)使用與選型指南

    相位噪聲分析儀功能強大,例如安鉑克科技APPH系列用于評估信號源(晶體振蕩、VCO、發(fā)射、鎖相環(huán)、頻率合成器等,范圍從 VHF 到微波頻
    的頭像 發(fā)表于 02-12 14:26 ?578次閱讀

    TLC2932A高性能鎖相環(huán)芯片詳解:設計與應用指南

    TLC2932A高性能鎖相環(huán)芯片詳解:設計與應用指南 在電子設計領域,鎖相環(huán)(PLL)是一種至關重要的電路,它能夠實現信號的相位同步和頻率合成,廣泛應用于通信、雷達、儀器儀表等眾多領域。今天要給大家
    的頭像 發(fā)表于 02-10 11:10 ?170次閱讀

    探索TLC2933A高性能鎖相環(huán):特性、應用與設計要點

    ,了解其特性、工作原理及應用中的設計要點。 文件下載: tlc2933a.pdf 一、TLC2933A概述 TLC2933A專為鎖相環(huán)系統設計,主要由電壓控制振蕩(VCO)和邊緣觸發(fā)型相位頻率檢測
    的頭像 發(fā)表于 02-10 11:10 ?180次閱讀

    ?CDCVF2510 3.3V鎖相環(huán)時鐘驅動技術文檔總結

    該CDCVF2510是一款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅動。它使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出與時鐘 (CLK) 輸入信號在頻率和相位上精確對
    的頭像 發(fā)表于 10-08 10:00 ?772次閱讀
    ?CDCVF2510 3.3V<b class='flag-5'>鎖相環(huán)</b>時鐘驅動<b class='flag-5'>器</b>技術文檔總結

    ?CDC516 3.3V相位鎖定環(huán)時鐘驅動技術文檔總結

    CDC516 是一款高性能、低偏斜、低抖動、鎖相環(huán)時鐘驅動。它使用鎖相環(huán) (PLL) 將反饋輸出 (FBOUT) 與時鐘 (CLK) 輸入信號在頻率和相位上精確對齊。它專為與同步 D
    的頭像 發(fā)表于 09-23 10:15 ?1222次閱讀
    ?CDC516 3.3V<b class='flag-5'>相位</b><b class='flag-5'>鎖定</b><b class='flag-5'>環(huán)</b>時鐘驅動<b class='flag-5'>器</b>技術文檔總結

    ?LMX2487E 高性能雙鎖相環(huán)頻率合成器技術文檔摘要

    晶圓加工中的溫度和變化。LMX2487E Δ-Σ 調制是可編程的 高達四階,允許設計人員選擇最佳調制階數以適應 系統的相位噪聲
    的頭像 發(fā)表于 09-19 09:46 ?590次閱讀
    ?LMX2487E 高性能雙<b class='flag-5'>鎖相環(huán)</b>頻率合成器技術文檔摘要

    基于鎖相環(huán)的無軸承同步磁阻電機無速度傳感檢測技術

    使用場合。為實現無軸承同步磁阻電機高速超高速、低成本、實用化運行,提出了一種基于鎖相環(huán)法的無速度傳感自檢測技術。通過應用鎖相環(huán)原理,設計出無軸承同步磁阻電機無速度傳感,并基于 Matlab
    發(fā)表于 07-29 16:22

    高壓放大器在鎖相環(huán)穩(wěn)定重復頻率研究中的應用

    頻率的鎖相環(huán)理論和關鍵器件,以及結果分析。 測試設備: 高壓放大器、光電探測、低通濾波器、比例積分控制、PZT等。 圖1:穩(wěn)定重復頻率的鎖相環(huán)
    的頭像 發(fā)表于 06-06 18:36 ?706次閱讀
    高壓放大器在<b class='flag-5'>鎖相環(huán)</b>穩(wěn)定重復頻率研究中的應用

    Analog Devices Inc. ADF4382x小數N分頻鎖相環(huán) (PLL)數據手冊

    Analog Devices ADF4382x小數N分頻鎖相環(huán) (PLL) 是一款高性能、超低抖動、小數N分頻鎖相環(huán) (PLL)。它集成了壓控振蕩 (VCO),是5G或數據轉換時鐘
    的頭像 發(fā)表于 06-04 11:15 ?1102次閱讀
    Analog Devices Inc. ADF4382x小數N分頻<b class='flag-5'>鎖相環(huán)</b> (PLL)數據手冊

    ADF4151小數N/整數N分頻PLL頻率合成器技術手冊

    = (INT + (FRAC/MOD))]。RF輸出相位可通過編程設置,適合要求輸出與基準之間存在特定相位關系的應用。ADF4151還具有周跳減少電路,可進一步縮短鎖定時間,而無需修改環(huán)路
    的頭像 發(fā)表于 04-25 15:15 ?1232次閱讀
    ADF4151小數N/整數N分頻PLL頻率合成器技術手冊

    MAX2870 23.5MHz至6000MHz分數/整數N分頻合成器/VCO技術手冊

    MAX2870為超寬頻帶鎖相環(huán)(PLL),集成壓控振蕩(VCO),能夠工作在整數和分數N分頻模式。配合外部參考時鐘振蕩環(huán)路濾波器,MA
    的頭像 發(fā)表于 04-25 15:08 ?1042次閱讀
    MAX2870 23.5MHz至6000MHz分數/整數N分頻合成器/VCO技術手冊

    MAX2880 250MHz-12.4GHz、高性能、分數/整數型N分頻PLL技術手冊

    MAX2880為高性能鎖相環(huán)(PLL),提供整數或分數N分頻工作模式。器件配合外部參考時鐘振蕩、環(huán)路濾波器和VCO,可以構成超低噪聲、低
    的頭像 發(fā)表于 04-25 14:21 ?975次閱讀
    MAX2880 250MHz-12.4GHz、高性能、分數/整數型N分頻PLL技術手冊

    MAX2871 23.5MHz至6000MHz小數/整數N分頻頻率合成器/VCO技術手冊

    MAX2871是一款超寬帶鎖相環(huán)(PLL),集成壓控振蕩(VCO),可在整數N分頻和小數N分頻模式下工作。與外部基準振蕩環(huán)路濾波器結合
    的頭像 發(fā)表于 04-25 13:55 ?1253次閱讀
    MAX2871 23.5MHz至6000MHz小數/整數N分頻頻率合成器/VCO技術手冊

    鎖相環(huán)(PLL)電路設計與應用(全9章)

    內容介紹本文檔主要介紹鎖相環(huán)(PLL)電路的設計與應用,內容包括PLL工作原理與電路構成、PLL電路的傳輸特性、PLL電路中環(huán)路濾波器的設計方法、PLL電路的測試與評價方法、PLL特性改善技術
    發(fā)表于 04-18 15:34