91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

持續(xù)逐出與互連反壓相結合可能導致寫回無分配存儲發(fā)生停滯

小組店小二 ? 來源:小組店小二 ? 作者:小組店小二 ? 2022-08-02 16:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

ACE 要求 WU/WLU 傳輸事務不得繞過任何未完成的逐出類型傳輸事務 (WriteBack/WriteEvict/WriteClean)。

為滿足此要求,如果在逐出處于暫掛狀態(tài)時嘗試 WU/WLU 傳輸事務,則會導致微架構危害并強制回放。

在極為罕見的情況下,如果存在由 L2 高速緩存行填充和關聯(lián)逐出構成的持久性數(shù)據(jù)流,并且互連中存在顯著反壓,這兩者相結合并搭配特定時序,就可能導致 WBNA 存儲無限停滯。

條件
1. 通過將 L2ACTLR[4] 默認值更改為 1b0 來啟用 WriteUnique/WriteLineUnique 傳輸事務。
2. Cortex-A72 處理器發(fā)出寫回無分配存儲 (OP1) 指令。如果處理器將數(shù)據(jù)流傳輸存儲降級至寫回無分配,則同樣滿足此條件。
3. 存在暫掛的逐出事務,因 ACE 要求未完成的逐出事務必須完成后才能執(zhí)行 WriteUnique/WriteLineUnique 存儲,從而導致 (OP1) 強制停滯。
4. 因其它核和/或預取導致發(fā)生持續(xù)性的 L2 高速緩存行填充數(shù)據(jù)流,從而觸發(fā)新的逐出。
5. 在互連中存在顯著持續(xù)性反壓,使系統(tǒng)保持處于擁塞,從而使 ACE 寫入通道隊列近滿。
6. 存在特定仲裁和時序條件,并且此類條件與條件 5 相結合導致觸發(fā)微架構危害,導致條件 3 不斷重復。

解決方案

影響:

如滿足以上條件,(OP1) 將停滯直至 L2 子系統(tǒng)中的特定時序條件和反壓放寬為止。寫回無分配存儲后的中斷和屏障也將延遲,直至存儲完成為止。

此錯誤的條件極為罕見,應該不會對實際系統(tǒng)性能產生顯著影響。

此外,如果使用 L2ACTLR[4] 的復位值,并禁用 WriteUnique/WriteLineUnique 傳輸事務,則可提升大部分系統(tǒng)的性能。

變通方法:

如無需 WriteUnique/WriteLineUnique 傳輸事務,則可通過設置 L2ACTLR[4] = 1'b1 來將其禁用。

這是復位值。否則,設置 L2ACTLR[7] = 1'b1 即可啟用 L2 危害檢測超時。這將強制 L2 高速緩存定期重新評估危害,屆時將釋放停滯。

受影響的配置:

具有 Arm Cortex-A72 (APU) 的所有 Versal 器件。

解決方案:

請參閱此第三方勘誤表 (Arm, Inc. 851022)。不對該問題進行修復。

審核編輯:彭靜
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    20288

    瀏覽量

    253307
  • 數(shù)據(jù)

    關注

    8

    文章

    7342

    瀏覽量

    94910
  • 存儲
    +關注

    關注

    13

    文章

    4820

    瀏覽量

    90160
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    MAX16128/MAX16129:負載突降/保護電路的卓越之選

    MAX16128/MAX16129:負載突降/保護電路的卓越之選 在電子設備的設計中,電源保護是至關重要的一環(huán)。特別是在汽車、工業(yè)、航空電子以及電信等領域,輸入電壓常常會出現(xiàn)過
    的頭像 發(fā)表于 03-12 15:40 ?102次閱讀

    技術資訊 I 剛柔結合印刷電路板設計

    將柔性電路的所有特性與充分利用高密互連(HDI)技術的剛性電路板相結合,堪稱當代重大技術突破。該設計可成功避開板對板堆疊連接器或典型的柔性電路。如果我們曾嘗試將柔性電路與堆疊連接器進行對插,就會
    的頭像 發(fā)表于 03-06 17:01 ?6664次閱讀
    技術資訊 I 剛柔<b class='flag-5'>結合</b>印刷電路板設計

    CDCE62005:高性能時鐘發(fā)生器與分配器的深度剖析

    CDCE62005:高性能時鐘發(fā)生器與分配器的深度剖析 在電子設計領域,時鐘發(fā)生器和分配器的性能對系統(tǒng)的穩(wěn)定性和可靠性起著關鍵作用。今天,我們就來深入探討德州儀器(TI)的CDCE62
    的頭像 發(fā)表于 02-09 16:30 ?183次閱讀

    MAX16129:可靠的負載突降/保護電路

    MAX16128/MAX16129:可靠的負載突降/保護電路 在電子設計領域,為電源提供可靠的保護是至關重要的。尤其是在像汽車、工業(yè)等惡劣環(huán)境中,電源輸入端常常會遇到過
    的頭像 發(fā)表于 02-09 11:00 ?156次閱讀

    從內存接口到PCIe/CXL、以太網及光互連,高速互連芯片市場分析

    黃晶晶 綜合整理 ? 高速互連芯片定義及分類高速互連芯片是支撐數(shù)據(jù)中心、服務器及計算機實現(xiàn)高速數(shù)據(jù)交互的必備芯片,主要解決智能算力系統(tǒng)持續(xù)升級背景下各類數(shù)據(jù)傳輸?shù)钠款i。高速互連芯片適配
    的頭像 發(fā)表于 01-20 13:37 ?1475次閱讀
    從內存接口到PCIe/CXL、以太網及光<b class='flag-5'>互連</b>,高速<b class='flag-5'>互連</b>芯片市場分析

    嵌入式系統(tǒng)中,動態(tài)分配內存可能發(fā)生的問題是什么?

    盡管不像非嵌入式計算機那么常見,嵌入式系統(tǒng)還是有從堆(heap)中動態(tài)分配內存的過程的。 那么嵌入式系統(tǒng)中,動態(tài)分配內存可能發(fā)生的問題是什么? 這 里,我期望應試者能提到內存碎片,碎片收集
    發(fā)表于 12-22 09:42

    智能裝配如何與AR技術相結合

    的興起,為裝配流程帶來了新的解決思路和應用場景。將AR與智能裝配相結合,正逐步成為制造業(yè)數(shù)字化轉型的重要方向。 ?一、AR技術賦能裝配的價值 ?AR技術通過虛擬信息與真實環(huán)境的疊加,將復雜的裝配指令、零部件數(shù)據(jù)和工藝要求
    的頭像 發(fā)表于 12-03 16:15 ?750次閱讀

    浮點數(shù)指令的添加——長指令寫回仲裁

    =在增加浮點數(shù)指令時,我們會遇到一些需要寫回寄存器的指令,此時就需要對原先的寫回功能模塊做更改。 寫回功能主要集中在這兩個模塊中 e203_exu_longpwbck.v長指令寫回
    發(fā)表于 10-24 07:09

    浮點數(shù)的指令添加——最終寫回仲裁

    在增加浮點數(shù)指令時,我們會遇到一些需要寫回寄存器的指令,此時就需要對原先的寫回功能模塊做更改。 寫回功能主要集中在這兩個模塊中 e203_exu_longpwbck.v長指令寫回仲裁
    發(fā)表于 10-24 06:29

    浮點數(shù)指令添加——最終寫回仲裁

    在增加浮點數(shù)指令時,我們會遇到一些需要寫回寄存器的指令,此時就需要對原先的寫回功能模塊做更改。 寫回功能主要集中在這兩個模塊中 e203_exu_longpwbck.v長指令寫回仲裁
    發(fā)表于 10-24 06:21

    浮點數(shù)指令添加——長指令寫回仲裁

    浮點數(shù)指令添加——長指令寫回仲裁 在增加浮點數(shù)指令時,我們會遇到一些需要寫回寄存器的指令,此時就需要對原先的寫回功能模塊做更改。 寫回功能主要集中在這兩個模塊中
    發(fā)表于 10-24 06:07

    國巨電容出現(xiàn)漏液現(xiàn)象,可能是哪些原因導致的?

    焊接不佳,或絕緣子與外殼、引線焊接不佳,都可能導致密封性能下降,從而引發(fā)漏液。 密封材料老化 :長期使用后,密封材料(如橡膠塞)可能發(fā)生硬化、龜裂,失去密封性,導致電解液泄漏。 電化學
    的頭像 發(fā)表于 09-29 14:21 ?679次閱讀
    國巨電容出現(xiàn)漏液現(xiàn)象,<b class='flag-5'>可能</b>是哪些原因<b class='flag-5'>導致</b>的?

    存儲示波器觸發(fā)電平設置不當會導致什么后果?

    觸發(fā)電平(Trigger Level)是存儲示波器捕獲穩(wěn)定波形、定位關鍵事件的核心參數(shù)。若設置不當,會導致波形顯示異常、觸發(fā)不穩(wěn)定、關鍵信號丟失等問題,甚至影響測試結果的準確性。以下為詳細分析及應對
    發(fā)表于 05-29 14:13

    RK3568驅動指南|第十二篇 GPIO子系統(tǒng)-第135章 GPIO子系統(tǒng)與pinctrl子系統(tǒng)相結合實驗

    RK3568驅動指南|第十二篇 GPIO子系統(tǒng)-第135章 GPIO子系統(tǒng)與pinctrl子系統(tǒng)相結合實驗
    的頭像 發(fā)表于 05-23 13:47 ?1085次閱讀
    RK3568驅動指南|第十二篇 GPIO子系統(tǒng)-第135章 GPIO子系統(tǒng)與pinctrl子系統(tǒng)<b class='flag-5'>相結合</b>實驗

    從信號到散熱:多層板合順序的性能影響全解讀

    多層板合順序會對成品性能產生影響,以下是捷多邦的具體分析: 影響信號完整性:不同的合順序可能導致層間介質厚度不均勻,從而使信號傳輸?shù)奶匦宰杩?b class='flag-5'>發(fā)生
    的頭像 發(fā)表于 05-11 10:29 ?827次閱讀