91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片設(shè)計之邏輯綜合過程(下)

倩倩 ? 來源:《IC設(shè)計與方法》 ? 作者:《IC設(shè)計與方法》 ? 2022-08-15 16:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

邏輯綜合過程(5)設(shè)置約束中,時序約束除需估計電路中的連線參數(shù)外,還需要關(guān)注時鐘網(wǎng)絡(luò)。在復雜網(wǎng)絡(luò)中,輸入的時鐘信號可能會連接數(shù)百個D觸發(fā)器,需要通過樹狀網(wǎng)絡(luò)連接,樹狀網(wǎng)絡(luò)的每個分叉連接有限個D觸發(fā)器。為使時鐘信號到達每個D觸發(fā)器的時間近似相等,樹狀網(wǎng)絡(luò)需要盡可能均勻。

描述時鐘網(wǎng)絡(luò)信號的參數(shù)有兩個:Clock Latency和Clock Uncertainty。Clock Latency表示時鐘信號經(jīng)由其他元器件和連線到達D觸發(fā)器的延時,Clock Uncertainty表示各個D觸發(fā)器間時鐘延時的微小差異。

綜上,過程(5)設(shè)置約束中,時序約束通過靜態(tài)時序分析的準則、估算連線參數(shù)、確定時鐘網(wǎng)絡(luò)參數(shù)完成約束。

f6666c3e-1a1c-11ed-ba43-dac502259ad0.png

圖片來源:學堂在線《IC設(shè)計與方法》

當時序約束滿足后,綜合邏輯所需的軟件將嘗試滿足面積約束要求,一般面積約束的要求是將芯片的面積最小化。

以下是描述芯片的面積的三種方式:

(1)通過與非門對芯片進行描述,得出芯片等效多少門。

(2)通過等效晶體管數(shù)量的方式進行描述。

(3)通過物理面積的方式進行描述,常用的面積單位是平方微米。

非專業(yè)人員傾向使用方式(1)和方式(2)描述芯片面積。EDA軟件(根據(jù)代碼自動生成芯片電路的軟件)中對芯片面積的描述不清晰,需要設(shè)計人員判斷數(shù)值的單位是門、晶體管、物理面積三種中的哪一種。如果數(shù)值包含0.5,可能是以門為單位,因為一個非門大約等效0.5個與非門;如果數(shù)值為整數(shù),可能是以晶體管為單位;如果數(shù)值有多個小數(shù)位,可能是以物理面積為單位。

設(shè)置約束結(jié)束后,可以進行邏輯綜合操作。邏輯綜合操作中軟件可以對電路做以下優(yōu)化:

(1)共享表達式:如下圖所示,三個表達式中均有A+B,軟件會將重復的A+B電路化簡。

f693ff5a-1a1c-11ed-ba43-dac502259ad0.png

圖片來源:學堂在線《IC設(shè)計與方法》

(2)資源共享:加法器(下圖電路中帶加號的正方形)所需的資源多于多路選擇器(下圖電路中的梯形)所需的資源,通過改變電路結(jié)構(gòu),將資源選擇器共享轉(zhuǎn)化為加法器共享,節(jié)省資源。

f6d3fc0e-1a1c-11ed-ba43-dac502259ad0.png

圖片來源:學堂在線《IC設(shè)計與方法》

(3)操作重新排序:下圖是操作重新排序的案例,如果A、B、C、D、E、F信號不能同時到達,如A、B信號到達較晚,操作重新排序后的電路(圖中箭頭指向的電路)運算速度更快。

f6ed74b8-1a1c-11ed-ba43-dac502259ad0.png

圖片來源:學堂在線《IC設(shè)計與方法》

邏輯綜合操作后,進行結(jié)果分析。首先需要關(guān)注時序報告。

時序報告的第一部分是數(shù)據(jù)到達時間(data arrival time),表示上一級觸發(fā)器時鐘信號出現(xiàn)開始,經(jīng)過所有元器件所需要的時間(個人理解)。

時序報告的第二部分是數(shù)據(jù)需求時間(data required time),表示數(shù)據(jù)傳輸可以使用的時間。

如果數(shù)據(jù)需求時間-數(shù)據(jù)到達時間>0,則滿足時序約束,可以進行面積報告分析,否則需修改約束或設(shè)計代碼。根據(jù)時序分析結(jié)果,可以重建關(guān)鍵路徑,進一步優(yōu)化電路。

f720bce2-1a1c-11ed-ba43-dac502259ad0.png

圖片來源:學堂在線《IC設(shè)計與方法》

其次關(guān)注面積報告,下圖報告中紅圈內(nèi)表示芯片的面積參數(shù),因為報告中數(shù)值有多個小數(shù)位,所以數(shù)值的單位是平方微米。

在商業(yè)設(shè)計中,需要定義芯片內(nèi)連線的模型以更準確地估算出芯片面積(含個人理解),Net Interconnect area會有具體數(shù)值,不會如下圖中表示的undefined。

f760d4b2-1a1c-11ed-ba43-dac502259ad0.png

結(jié)果分析滿足設(shè)計條件后,保存結(jié)果,邏輯綜合過程結(jié)束。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片設(shè)計
    +關(guān)注

    關(guān)注

    15

    文章

    1155

    瀏覽量

    56680
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2056

    瀏覽量

    63416
  • 時鐘網(wǎng)絡(luò)
    +關(guān)注

    關(guān)注

    0

    文章

    16

    瀏覽量

    6705

原文標題:芯片設(shè)計相關(guān)介紹(25)——邏輯綜合過程(下)

文章出處:【微信號:行業(yè)學習與研究,微信公眾號:行業(yè)學習與研究】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    【「龍芯之光 自主可控處理器設(shè)計解析」閱讀體驗】--LoongArch邏輯綜合芯片設(shè)計

    流程,關(guān)于邏輯綜合流程的步驟及實現(xiàn)過程,可以參考書籍相關(guān)部分。 二.可測試型設(shè)計 可測試性設(shè)計(Design For Testability,DFT)主要是通過在芯片中加入可測試性
    發(fā)表于 01-18 14:15

    GS1G08 / GS1G125:邏輯芯片助力科技發(fā)展

    邏輯芯片
    聚洵半導體科技
    發(fā)布于 :2025年12月25日 18:09:07

    TUSB320:USB Type - C配置通道邏輯與端口控制的理想

    TUSB320:USB Type - C配置通道邏輯與端口控制的理想選 在當今科技飛速發(fā)展的時代,USB Type - C接口憑借其小巧、可逆、高速等諸多優(yōu)勢,成為了電子設(shè)備連接的主流選擇。而
    的頭像 發(fā)表于 12-22 15:15 ?465次閱讀

    TUSB320HI/LI:USB Type - C 配置通道邏輯和端口控制的理想

    TUSB320HI/LI:USB Type - C 配置通道邏輯和端口控制的理想選 在當今的電子設(shè)備領(lǐng)域,USB Type - C 接口憑借其小巧、可逆以及強大的供電和數(shù)據(jù)傳輸能力,成為了眾多設(shè)備
    的頭像 發(fā)表于 12-19 17:55 ?1221次閱讀

    TUSB320LAI/TUSB320HAI:USB Type - C配置通道邏輯與端口控制的理想

    TUSB320LAI/TUSB320HAI:USB Type - C配置通道邏輯與端口控制的理想選 在當今電子設(shè)備飛速發(fā)展的時代,USB Type - C接口憑借其可逆插拔、高速數(shù)據(jù)傳輸和強大
    的頭像 發(fā)表于 12-19 17:05 ?688次閱讀

    淺談芯片驗證方法的演進過程

    回溯 20 世紀 90 年代,當時行業(yè)內(nèi)接觸的芯片主要包括 Z80、8031、8080/8086 等經(jīng)典 CPU,以及 74 系列編碼器、譯碼器、多路選擇器等專用邏輯芯片。在那個技術(shù)發(fā)展階段,相關(guān)
    的頭像 發(fā)表于 12-10 15:14 ?599次閱讀
    淺談<b class='flag-5'>芯片</b>驗證方法的演進<b class='flag-5'>過程</b>

    長晶科技邏輯芯片產(chǎn)品矩陣介紹

    邏輯IC是用于實現(xiàn)基本邏輯運算和復合邏輯運算的集成電路, 廣泛應(yīng)用于各種電子設(shè)備和系統(tǒng)中,成為現(xiàn)代電子設(shè)備智能化、高效化的關(guān)鍵所在。
    的頭像 發(fā)表于 11-04 17:47 ?1304次閱讀
    長晶科技<b class='flag-5'>邏輯</b><b class='flag-5'>芯片</b>產(chǎn)品矩陣介紹

    邏輯“1”與芯片引腳的輸入電壓有什么關(guān)系?

    邏輯“1”與芯片引腳的輸入電壓有什么關(guān)系?
    發(fā)表于 08-26 07:24

    對于新唐的8051芯片,在Keil Debug模式的單步執(zhí)行過程中定時器可以停止嗎?

    對于新唐的8051芯片,在Keil Debug模式的單步執(zhí)行過程中,定時器可以停止嗎?
    發(fā)表于 08-26 06:33

    對于新唐的8051芯片,在Keil Debug模式的單步執(zhí)行過程中,定時器可以停止嗎?

    對于新唐的8051芯片,在Keil Debug模式的單步執(zhí)行過程中,定時器可以停止嗎?
    發(fā)表于 08-25 07:57

    如何選擇合適的邏輯芯片

    電工們可能對放大器頭疼、可能對ADC/DAC應(yīng)用發(fā)怵,但是對于小邏輯芯片,那就輕車熟路、信手拿來對著真值表就可以放心使用了。但是這小小的邏輯芯片,卻演繹著控制系統(tǒng)的大世界。
    的頭像 發(fā)表于 07-14 17:38 ?1219次閱讀
    如何選擇合適的<b class='flag-5'>邏輯</b><b class='flag-5'>芯片</b>

    芯片前端設(shè)計中常用的軟件和工具

    前端設(shè)計是數(shù)字芯片開發(fā)的初步階段,其核心目標是從功能規(guī)格出發(fā),最終獲得門級網(wǎng)表(Netlist)。這個過程主要包括:規(guī)格制定、架構(gòu)設(shè)計、HDL編程、仿真驗證、邏輯綜合、時序分析和形式驗
    的頭像 發(fā)表于 05-15 16:48 ?1621次閱讀

    LED芯片質(zhì)量檢測技術(shù)X-ray檢測

    的性能,但在高電流、高溫等極端環(huán)境,它們可能引發(fā)功能失效,甚至導致整個LED系統(tǒng)損壞。因此,在LED芯片制造和應(yīng)用過程中,利用無損檢測技術(shù)對內(nèi)部結(jié)構(gòu)進行詳細檢查
    的頭像 發(fā)表于 04-28 20:18 ?839次閱讀
    LED<b class='flag-5'>芯片</b>質(zhì)量檢測技術(shù)<b class='flag-5'>之</b>X-ray檢測

    倒裝芯片鍵合技術(shù)的特點和實現(xiàn)過程

    本文介紹了倒裝芯片鍵合技術(shù)的特點和實現(xiàn)過程以及詳細工藝等。
    的頭像 發(fā)表于 04-22 09:38 ?2893次閱讀
    倒裝<b class='flag-5'>芯片</b>鍵合技術(shù)的特點和實現(xiàn)<b class='flag-5'>過程</b>

    AD7124邏輯供電能否大于AVDD?

    即可。 但對邏輯供電大于芯片供電這種情況不太了解,想再確認一,是否可以這樣使用。這兩個電源是否是完全分開的。
    發(fā)表于 04-15 06:20