91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

實(shí)例講解 | 如何運(yùn)用全局布線GRE規(guī)劃應(yīng)用技術(shù)提升PCB設(shè)計(jì)效率

深圳(耀創(chuàng))電子科技有限公司 ? 2022-03-30 11:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

GRE是Global Route Environment的縮寫(xiě),中文意思為全局布線環(huán)境,運(yùn)用具備階層化意識(shí)的全面繞線引擎與圖形式互連流程規(guī)劃程序。通GRE技術(shù)在短時(shí)間就可以開(kāi)發(fā)出包含眾多互連總線與芯片引腳數(shù)的復(fù)雜且高速的設(shè)計(jì)組件。此外,運(yùn)用GRE技術(shù)后便于工程師實(shí)現(xiàn)更佳的功能密度與系統(tǒng)效能最大化。Cadence這項(xiàng)系統(tǒng)互連設(shè)計(jì)解決方案,為PCB設(shè)計(jì)人員提供智能型規(guī)劃和繞線的環(huán)境,節(jié)省大量的時(shí)間、增進(jìn)功能密度并提升效能,同時(shí)也大幅降低成本。

上期內(nèi)容講了全局布線GRE規(guī)劃應(yīng)用及參數(shù)設(shè)置,本期將通過(guò)4片DDR3中的1片為實(shí)例進(jìn)行講解,在Allegro中GRE處理的基本元素就是Bundle,詳細(xì)講解如何手動(dòng)創(chuàng)建、自動(dòng)創(chuàng)建、通過(guò)規(guī)則管理器來(lái)創(chuàng)建Bundle,并且編輯管理Bundle的詳細(xì)操作。

教大家如何運(yùn)用全局布線GRE規(guī)劃應(yīng)用技術(shù)提升智能繞線規(guī)劃增強(qiáng)高密度PCB的設(shè)計(jì)效率。

01自動(dòng)創(chuàng)建Bundle

【1】在Flow Planning模式中,選擇FlowPlan菜單—Auto Bundle命令,就可以按照GER的參數(shù)設(shè)置在整個(gè)PCB范圍內(nèi)創(chuàng)建Bundle,如下圖1所示。也可以在工作區(qū)域內(nèi)點(diǎn)擊右鍵選擇快捷菜單Auto Bundle命令自動(dòng)創(chuàng)建Bundle。軟件會(huì)根據(jù)設(shè)置的參數(shù),按照布線的方便來(lái)自動(dòng)創(chuàng)建Bundle,可以在布局完成以后使用Bundle來(lái)估計(jì)布線的區(qū)域位置是否夠用,若不夠的話,要先調(diào)整好位置后再進(jìn)行布線,這樣就可以避免布線后因位置不夠要挪動(dòng)元件的情況發(fā)生。

6adfeaa8-ac5f-11ec-82f6-dac502259ad0.png

圖1 執(zhí)行Auto Bundle命令

6aeeb84e-ac5f-11ec-82f6-dac502259ad0.png

圖2 執(zhí)行Auto Bundle命令前的飛線顯示

6b075a66-ac5f-11ec-82f6-dac502259ad0.png

圖3 執(zhí)行Auto Bundle命令后創(chuàng)建Bundle

【2】Bundle的顯示,有時(shí)候創(chuàng)建Bundle之后顯示不出來(lái),因?yàn)锽undle顯示的層沒(méi)有被打開(kāi)。選擇Display菜單--Color/Visibility命令打開(kāi)Color窗口,如下圖3所示。在Stack-Up--Plan中將Through All勾選后即可打開(kāi)Bundle的顯示(若創(chuàng)建的Bundle是放在Top層,那么在該處就需要勾選Top層的復(fù)選項(xiàng)后才能顯示出來(lái),其他層也是同樣道理,在沒(méi)有指定層的情況下,默認(rèn)的Bundle會(huì)存在Through All)。如下圖4所示。

6b215592-ac5f-11ec-82f6-dac502259ad0.png

6b332042-ac5f-11ec-82f6-dac502259ad0.png

6b52aad4-ac5f-11ec-82f6-dac502259ad0.png

02手工創(chuàng)建Bundle

【1】在工作區(qū)域內(nèi),用鼠標(biāo)框選要?jiǎng)?chuàng)建Bundle的網(wǎng)絡(luò)飛線后,點(diǎn)擊右鍵菜單中選擇Create Bundle就可以創(chuàng)建當(dāng)前框選飛線網(wǎng)絡(luò)的Bundle。如下圖5所示。手工創(chuàng)建Bundle的時(shí)候,可以將只需要進(jìn)行選擇的網(wǎng)絡(luò)飛線顯示出來(lái),這樣方便進(jìn)行選擇,避免使用鼠標(biāo)在拖動(dòng)的時(shí)候框選到其他不相關(guān)的網(wǎng)絡(luò)飛線。

6b6ce89a-ac5f-11ec-82f6-dac502259ad0.png

圖5 手工創(chuàng)建Bundle
03通過(guò)規(guī)則管理器來(lái)創(chuàng)建Bundle

打開(kāi)規(guī)則管理器選擇Properties--Ratsnest Bundle Properties工作薄中選中要?jiǎng)?chuàng)建的網(wǎng)絡(luò),點(diǎn)擊右鍵選擇Ratsnest Bundle命令后,選中的網(wǎng)絡(luò)將會(huì)創(chuàng)建Bundle,如下圖6所示。

6b7ed104-ac5f-11ec-82f6-dac502259ad0.png

圖6 通過(guò)規(guī)則管理器來(lái)創(chuàng)建Bundle04Bundle的編輯操作

Bundle的編輯有三個(gè)命令分別是:Edit Bundle、Split Bundle、Delete Bundle,使用方法具體如下。

【1】Edit Bundle命令可以將Bundle之外的飛線加入到當(dāng)前的Bundle中來(lái)。用鼠標(biāo)選中需要增加飛線的Bundle,點(diǎn)擊右鍵選擇Edit Bundle命令,如下圖7所示。然后用鼠標(biāo)左鍵在想要增加到Bundle中的飛線上點(diǎn)擊,被點(diǎn)擊的飛線將會(huì)被加入到Bundle中,同時(shí)可以看到Bundle也變寬,如下圖8所示。

6b8ce636-ac5f-11ec-82f6-dac502259ad0.png

圖7 執(zhí)行Edit Bundle命令

6b99d71a-ac5f-11ec-82f6-dac502259ad0.png

圖8 加入飛線Bundle變寬

【2】Split Bundle命令可以將一個(gè)Bundle拆分成兩個(gè)或者多個(gè)。用鼠標(biāo)選中需要拆分的Bundle,點(diǎn)擊右鍵選擇Split Bundle命令,如下圖9所示。然后用鼠標(biāo)左鍵在需要拆分的Bundle內(nèi)頭部飛線上點(diǎn)擊,此時(shí)被點(diǎn)擊的飛線將被拆分出形成一個(gè)獨(dú)立的Bundle,如下圖10所示。

6ba4209e-ac5f-11ec-82f6-dac502259ad0.png

圖9 SplitBundle命令

6bb16a2e-ac5f-11ec-82f6-dac502259ad0.png

圖10 拆分成兩個(gè)的Bundle

【3】Delete Bundle命令用來(lái)刪除當(dāng)前選中的Bundle,返回飛線顯示狀態(tài)。用鼠標(biāo)點(diǎn)擊選中需要進(jìn)行刪除的Bundle,點(diǎn)擊右鍵選擇Delete Bundle命令,此時(shí)被選中的Bundle將會(huì)被刪除,連接飛線返回飛線的狀態(tài)顯示,如下圖11所示。

6bc316fc-ac5f-11ec-82f6-dac502259ad0.png

圖11.1 刪除前的Bundle顯示

6bd3c114-ac5f-11ec-82f6-dac502259ad0.png

圖11.2 執(zhí)行Delete Bundle命令后飛線顯示

05規(guī)劃Flow走線路徑

【1】Flow是Bundle的圖形表現(xiàn)方式,Bundle的大小決定著Flow粗細(xì)和走線路徑,包括層和層之間的轉(zhuǎn)換。Bundle剛生產(chǎn)的時(shí)候,圖形是空心網(wǎng)狀的,定義了Bundle的Flow之后,也就是編輯了Bundle之后會(huì)變成實(shí)心的。如下圖12所示。

6be24ed2-ac5f-11ec-82f6-dac502259ad0.png

圖12.1 Bundle圖形是空心網(wǎng)狀

6bef7166-ac5f-11ec-82f6-dac502259ad0.png

圖12.2 Bundle之后Bundle會(huì)變成實(shí)心

【2】Flow的操作,就如同普通布線一樣,可以使用Move、Delete、Slide、Vertex命令,也可以增加過(guò)孔,修改走線的層等。所有的操作都在右鍵的菜單中選擇命令,進(jìn)入命令狀態(tài)以后,用鼠標(biāo)來(lái)對(duì)Bundle進(jìn)行操作。如果覺(jué)得Flow規(guī)劃比較亂或者存在錯(cuò)誤想回到最初的Bundle的狀態(tài)中去,可以選擇Restore Default Flow命令,取消當(dāng)前的規(guī)劃,回到Bundle最初狀態(tài)去。常用的操作命令如下圖13所示。

6bface12-ac5f-11ec-82f6-dac502259ad0.png

圖13 Flow的操作命令

【3】選中Bundle后,右鍵選擇Create Flow(Prototype)命令,可以給選中的Bundle 創(chuàng)建Flow布線規(guī)劃。進(jìn)入Create Flow命令以后在Option選項(xiàng)卡中,Bundle name文本框中顯示為當(dāng)前選中Bundle的名稱(chēng),可以支持修改,直接在文本框中輸入新的名稱(chēng)后用鼠標(biāo)再次在工作區(qū)域內(nèi)點(diǎn)擊后,Bundle的名稱(chēng)將被修改。

Enable選項(xiàng)框中會(huì)列出當(dāng)前電路板所有的電氣層,勾選哪個(gè)電氣層,表示創(chuàng)建Flow布線規(guī)劃將放在那個(gè)層中,比如只勾選TOP層,表示創(chuàng)建Flow布線規(guī)劃將存在于TOP層中。

復(fù)選項(xiàng)One Layer Only表示只在一個(gè)層進(jìn)行規(guī)劃,復(fù)選項(xiàng)Ripup Existing Etch表示拆掉其他的布線,復(fù)選項(xiàng)Ripup Existing Etch表示自動(dòng)隱藏其他的飛線。

Routing Operation 選項(xiàng)組中用來(lái)選擇當(dāng)Flow布線規(guī)劃完成以后將進(jìn)行哪些操作,Auto Connect 表示自動(dòng)信息布線連接,Breakout Both Ends表示將進(jìn)行規(guī)劃線頭兩端的出線順序處理,Breakout First End表示將進(jìn)行起始端出線線頭的處理,None不操作,一般情況下選擇None不操作即可。如下圖14所示。

6c096a94-ac5f-11ec-82f6-dac502259ad0.png

6c1c3552-ac5f-11ec-82f6-dac502259ad0.png

圖14 Bundle name文本框當(dāng)中的設(shè)置有修改

Create Flow的命令狀態(tài)下,鼠標(biāo)沿著DDR3和CPU布線的路徑拉線進(jìn)行布線規(guī)劃,完成后的布線規(guī)劃如下圖15所示。

6c2b8340-ac5f-11ec-82f6-dac502259ad0.png

圖15 DDR3和CPU進(jìn)行布線規(guī)劃

【4】選中Bundle后,右鍵選擇Flow Edit--Sequence--Generate命令,將生成當(dāng)前Bundle的Breakout Both Ends,系統(tǒng)自動(dòng)會(huì)按照元件與過(guò)孔擺放位置對(duì)線兩端飛線出線順序進(jìn)行調(diào)整。選擇Delete命令后,將刪除生成的Breakout Both Ends,如下圖16所示。

選擇Edit命令后,可以進(jìn)入兩端飛線順序的交換編輯狀態(tài),用鼠標(biāo)分別點(diǎn)擊不同的飛線,軟件會(huì)根據(jù)點(diǎn)擊的前后順序來(lái)交換飛線顯示。實(shí)線顯示的飛線是當(dāng)前層能布通的飛線,虛線顯示的為當(dāng)前層不能布通的飛線,另外出線的角度也可以使用Side Flow進(jìn)行調(diào)整,可以按照布線的要求調(diào)整到合理滿意為止。如下圖17所示。

6c42bed4-ac5f-11ec-82f6-dac502259ad0.png

圖17 Generate生成線序和編輯調(diào)整線序

如下圖18所示,在當(dāng)前的Bundle中共計(jì)有11根飛線網(wǎng)絡(luò),其中DDR3和CPU處均顯示有9根實(shí)線,有2根虛線。這說(shuō)明,在當(dāng)前層中有9根線可以布通,有2根線布不通,這2根就要通過(guò)換層,增加過(guò)孔來(lái)處理。

此外當(dāng)選中Edit命令后,用鼠標(biāo)點(diǎn)擊兩端飛線進(jìn)行交換的過(guò)程中,當(dāng)點(diǎn)擊一端之后,另外一端也會(huì)跟著交換。如下圖19所示

6c54bff8-ac5f-11ec-82f6-dac502259ad0.png

圖18 Breakout Both Ends的顯示

6c645328-ac5f-11ec-82f6-dac502259ad0.png

圖19 Breakout Both Ends的顯示

【5】選中Bundle后,右鍵選擇Slide Flow命令,可以對(duì)Bundle的布線規(guī)劃路徑進(jìn)行編輯(直角線段編輯)。命令被選擇后Bundle會(huì)跟在鼠標(biāo)上,在合適的位置點(diǎn)擊之后,就可以擺放下調(diào)整過(guò)的Bundle。當(dāng)按住Shift鍵后拖動(dòng)鼠標(biāo),Bundle可以按照直線的方式進(jìn)行移動(dòng)。如下圖20所示。

6c773632-ac5f-11ec-82f6-dac502259ad0.png

圖20 Slide Flow命令對(duì)調(diào)整規(guī)劃路徑

【6】選中Bundle后,右鍵選擇Insert Flow Vertex命令,可以對(duì)Bundle的布線規(guī)劃路徑進(jìn)行編輯(增加任意拐角編輯)。命令被選擇后用鼠標(biāo)在Bundle上點(diǎn)擊,該處將會(huì)產(chǎn)生一個(gè)拐角,拖動(dòng)鼠標(biāo)將可以拖動(dòng)出任意角的拐角。當(dāng)按住Shift按后拖動(dòng)鼠標(biāo),Bundle可以按照線的方式進(jìn)行移動(dòng),不會(huì)產(chǎn)生任意拐角。如下圖21所示。

6c856324-ac5f-11ec-82f6-dac502259ad0.png

圖21 Insert Flow Vertex命令增加任意拐角

【7】選中Bundle后,右鍵選擇Insert Flow Via命令,可以在Bundle的布線規(guī)劃路徑中插入Flow過(guò)孔。命令被選擇后用鼠標(biāo)在Bundle上點(diǎn)擊,點(diǎn)擊處將產(chǎn)生一個(gè)Flow 過(guò)孔,如下圖22所示。

6c943da4-ac5f-11ec-82f6-dac502259ad0.png

圖22 規(guī)劃路徑中插入Flow過(guò)孔

【8】選中Bundle后,右鍵選擇Move Flow命令,可以對(duì)Bundle的布線規(guī)劃路徑進(jìn)行整體移動(dòng),如下圖23所示。

6ca35fa0-ac5f-11ec-82f6-dac502259ad0.png

圖23 規(guī)劃路徑進(jìn)行整體移動(dòng)

【9】4片DDR3數(shù)據(jù)線規(guī)劃Flow走線路徑后情況如下圖24所示,右側(cè)的兩個(gè)芯片布線規(guī)劃在內(nèi)層,左側(cè)的兩片規(guī)劃在Bottom層和Top層。

6cb195d4-ac5f-11ec-82f6-dac502259ad0.png

圖24 DDR3數(shù)據(jù)線規(guī)劃Flow走線路徑

06Auto-I.Breakout Both Ends

選中Bundle后,右鍵選擇Auto-I.Breakout Both Ends命令,軟件會(huì)根據(jù)當(dāng)前Bundle兩端飛線的順序,嘗試自動(dòng)扇出(拉線)Bundle中的所有布線網(wǎng)絡(luò),所有引腳都會(huì)被扇出走線。注意如果是飛線中有交叉線,全部引腳不能扇出的情況下系統(tǒng)就不會(huì)自動(dòng)100%的扇出所有飛線。

執(zhí)行命令auto-I trunk route命令,系統(tǒng)就會(huì)按照設(shè)置的參數(shù)將中間的走線進(jìn)行刪除操作。若這些線是有差分或等長(zhǎng)屬性的話,系統(tǒng)就會(huì)按照設(shè)置的參數(shù)進(jìn)行繞線操作,操作完成以后命令返回。當(dāng)系統(tǒng)遇到無(wú)法完成的情況后就不會(huì)100%的執(zhí)行,系統(tǒng)會(huì)自動(dòng)執(zhí)行到無(wú)法執(zhí)行命令為止。完成后如下圖25所示。

6cc2b77e-ac5f-11ec-82f6-dac502259ad0.png6cd10a9a-ac5f-11ec-82f6-dac502259ad0.png

圖25 Auto-I.Breakout Both Ends的所有布線網(wǎng)絡(luò)布線

總結(jié) 通過(guò)上面的學(xué)習(xí)讓我們看到了全局布線環(huán)境GRE的運(yùn)用技巧,通GRE技術(shù)在短時(shí)間就可以完成包含眾多互連總線與芯片引腳數(shù)的復(fù)雜且高速的設(shè)計(jì)組件設(shè)計(jì)。運(yùn)用GRE技術(shù)后可以方便工程師在密度與系統(tǒng)效能最大化方面做出最快速的評(píng)估,為PCB設(shè)計(jì)人員提供智能型規(guī)劃和繞線的環(huán)境,節(jié)省大量的時(shí)間、增進(jìn)功能密度并提升效能,同時(shí)也大幅降低成本。閱讀完這篇文章的小伙伴可以自己去試一試這個(gè)新功能,為己所用提高工作效率。另外需要本次講解實(shí)例文件的小伙伴,可以點(diǎn)擊打賞按鈕,完成打賞后會(huì)有工作人員發(fā)放實(shí)例原始文件給您,精彩不容錯(cuò)過(guò),期待您持續(xù)關(guān)注喔!

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4407

    文章

    23886

    瀏覽量

    424512
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCB設(shè)計(jì)中的散熱考慮:通過(guò)設(shè)計(jì)有效提升電路板散熱效能

    本文探討PCB設(shè)計(jì)中的關(guān)鍵散熱考量因素,從布局規(guī)劃、材料選擇到結(jié)構(gòu)設(shè)計(jì),全面解析如何通過(guò)優(yōu)化設(shè)計(jì)提升電路板的散熱能力,確保電子產(chǎn)品的穩(wěn)定運(yùn)行與長(zhǎng)期可靠性。
    的頭像 發(fā)表于 12-17 13:57 ?304次閱讀

    PCB設(shè)計(jì) | AI如何顛覆PCB設(shè)計(jì)?從手動(dòng)布線到智能自動(dòng)化的30年演進(jìn)

    BarryOlney任澳大利亞In-CircuitDesignPtyLtd(iCD)公司執(zhí)行董事。該公司深耕PCB設(shè)計(jì)服務(wù)領(lǐng)域,專(zhuān)門(mén)研究電路板級(jí)仿真技術(shù)。其開(kāi)發(fā)的iCDDesignIntegrity
    的頭像 發(fā)表于 11-27 18:30 ?4628次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b> | AI如何顛覆<b class='flag-5'>PCB設(shè)計(jì)</b>?從手動(dòng)<b class='flag-5'>布線</b>到智能自動(dòng)化的30年演進(jìn)

    高頻PCB布線“避坑指南”:4大核心技巧讓信號(hào)完整性提升90%

    一站式PCBA加工廠家今天為大家講講高頻PCB布線設(shè)計(jì)有什么技巧?高頻PCB設(shè)計(jì)布線技巧。高頻PCB布線
    的頭像 發(fā)表于 11-21 09:23 ?649次閱讀
    高頻<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>“避坑指南”:4大核心技巧讓信號(hào)完整性<b class='flag-5'>提升</b>90%

    技術(shù)資訊 I Allegro PCB設(shè)計(jì)中的扇出孔操作

    ,扇出是為印刷電路板上的表面貼裝器件創(chuàng)建分散通孔的過(guò)程。上期我們介紹了在布線操作中的布線優(yōu)化操作,實(shí)現(xiàn)PCB的合理規(guī)范走線;本期我們將講解在Allegro
    的頭像 發(fā)表于 09-19 15:55 ?6967次閱讀
    <b class='flag-5'>技術(shù)</b>資訊 I Allegro <b class='flag-5'>PCB設(shè)計(jì)</b>中的扇出孔操作

    IGBT驅(qū)動(dòng)與保護(hù)電路設(shè)計(jì)及 應(yīng)用電路實(shí)例

    本書(shū)結(jié)合國(guó)內(nèi)外IGBT的發(fā)展和最新應(yīng)用技術(shù),以從事IGBT應(yīng)用電路設(shè)計(jì)人員為本書(shū)的讀者對(duì)象,系統(tǒng)、全面地講解了IGBT應(yīng)用電路設(shè)計(jì)必備的基礎(chǔ)知識(shí),并選取和總結(jié)了IGBT的典型應(yīng)用電路設(shè)計(jì)實(shí)例,以供
    發(fā)表于 07-14 17:32

    單片機(jī)實(shí)例項(xiàng)目:485與CAN總線運(yùn)用實(shí)例

    單片機(jī)實(shí)例項(xiàng)目:485與CAN總線運(yùn)用實(shí)例,推薦下載!
    發(fā)表于 06-03 20:48

    如何在PCB設(shè)計(jì)中優(yōu)化MDD高壓二極管布線?實(shí)現(xiàn)高壓系統(tǒng)安全防護(hù)

    在高壓系統(tǒng)中,高壓二極管作為整流、續(xù)流、箝位或保護(hù)元件,起著至關(guān)重要的作用。然而,許多工程師在PCB設(shè)計(jì)階段,往往只關(guān)注器件的電氣參數(shù),卻忽視了布線設(shè)計(jì)對(duì)系統(tǒng)安全、防護(hù)性能以及長(zhǎng)期可靠性
    的頭像 發(fā)表于 05-27 11:17 ?688次閱讀
    如何在<b class='flag-5'>PCB設(shè)計(jì)</b>中優(yōu)化MDD高壓二極管<b class='flag-5'>布線</b>?實(shí)現(xiàn)高壓系統(tǒng)安全防護(hù)

    PCB設(shè)計(jì),輕松歸檔,效率倍增!

    PCB設(shè)計(jì)一鍵歸檔簡(jiǎn)化流程,提升效率,一鍵歸檔,盡在掌握!在電子產(chǎn)品設(shè)計(jì)領(lǐng)域,PCB設(shè)計(jì)工作完成后,需要輸出不同種類(lèi)的文件給到PCB生產(chǎn)商,
    的頭像 發(fā)表于 05-26 16:17 ?726次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>,輕松歸檔,<b class='flag-5'>效率</b>倍增!

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類(lèi)電路板可能涉及多種不同類(lèi)型的信號(hào),從低速數(shù)字接口到具有不同信號(hào)完整性要求的多個(gè)高速數(shù)字接口。從布線規(guī)劃和為各接口分配
    的頭像 發(fā)表于 05-07 14:50 ?1655次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    技術(shù)資料—PCB設(shè)計(jì)規(guī)范

    PCB 設(shè)計(jì)規(guī)范包括:PCB 布線與布局、電路設(shè)計(jì)、機(jī)殼、器件選型、系統(tǒng)、線纜與接插件。 按部位分類(lèi) 技術(shù)規(guī)范內(nèi)容 1 PCB
    發(fā)表于 04-25 17:24

    必學(xué)!PCB設(shè)計(jì)布線技巧、電機(jī)控制、電源管理設(shè)計(jì)教程等精華資料

    1、建議收藏,這31條PCB設(shè)計(jì)布線技巧相信大家在做PCB設(shè)計(jì)時(shí),都會(huì)發(fā)現(xiàn)布線這個(gè)環(huán)節(jié)必不可少,而且布線的合理性,也決定了
    的頭像 發(fā)表于 04-22 08:05 ?647次閱讀
    必學(xué)!<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>布線</b>技巧、電機(jī)控制、電源管理設(shè)計(jì)教程等精華資料

    建議收藏,這31條PCB設(shè)計(jì)布線技巧

    相信大家在做PCB設(shè)計(jì)時(shí),都會(huì)發(fā)現(xiàn)布線這個(gè)環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時(shí)還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達(dá)到
    發(fā)表于 04-19 10:46

    Altium Designer中PCB設(shè)計(jì)規(guī)則設(shè)置

    在使用 Altium Designer 進(jìn)行PCB設(shè)計(jì)時(shí),除了電氣間距(Clearance)等基礎(chǔ)規(guī)則外, 導(dǎo)線寬度、阻焊層、內(nèi)電層連接、銅皮敷設(shè)等規(guī)則也同樣重要 。這些設(shè)置不僅影響布線效率,還決定了成品板的可制造性與可靠性。
    的頭像 發(fā)表于 04-17 13:54 ?8202次閱讀
    Altium Designer中<b class='flag-5'>PCB設(shè)計(jì)</b>規(guī)則設(shè)置

    提升PCB設(shè)計(jì)效率的秘訣

    PCB設(shè)計(jì)過(guò)程中,你是否曾為找不到某個(gè)元器件而抓狂?或者在密密麻麻的器件中苦苦排列,只為讓布局更合理?如果你有類(lèi)似的經(jīng)歷,那你一定不能錯(cuò)過(guò)這篇文章!
    的頭像 發(fā)表于 04-15 10:01 ?1335次閱讀
    <b class='flag-5'>提升</b><b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>效率</b>的秘訣

    PCB】四層電路板的PCB設(shè)計(jì)

    摘要 詳細(xì)介紹有關(guān)電路板的PCB設(shè)計(jì)過(guò)程以及應(yīng)注意的問(wèn)題。在設(shè)計(jì)過(guò)程中針對(duì)普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動(dòng)布線及交互式 布線的優(yōu)點(diǎn)及不足之處;介紹
    發(fā)表于 03-12 13:31