91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

行業(yè)資訊 I 異構集成 (HI) 與系統(tǒng)級芯片 (SoC) 有何區(qū)別?

深圳(耀創(chuàng))電子科技有限公司 ? 2023-01-05 15:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

異構集成 (Heterogeneous integration,HI) 和系統(tǒng)級芯片 (System on Chip,SoC) 是設計和構建硅芯片的兩種方式。異構集成的目的是使用先進封裝技術,通過模塊化方法來應對 SoC 設計日益增長的成本和復雜性。

在過去的 20 年里,Cadence 一直支持電子行業(yè)以SoC方式幫助我們的客戶追求更大的晶體管密度并不斷突破摩爾定律的界限,一直到 2nm 甚至 1nm 制程節(jié)點時,我們也在持續(xù)致力于幫助他們順利實現設計?,F在,異構集成提供了一種具有成本效益的替代方案,并用事實證明,對于許多應用來說可能比單片SoC更為適合。

048dbb1c-8c2a-11ed-bcbd-dac502259ad0.png

那么,我們來看看這兩種設計工藝之間的區(qū)別以及各自的優(yōu)勢和注意事項。

1

系統(tǒng)級芯片 (SoC)

SoC 是一種集成電路 (IC),將計算系統(tǒng)的每個部分都整合到一個硅晶粒中。其中包括一個或多個中央處理單元 (CPU) 或處理器(低功率微控制器和/或應用處理器),每個都帶有幾個核心,以及圖形處理單元 (GPU)、Wi-Fi、藍牙4G/5G 蜂窩調制解調器、存儲器,甚至可能還包括存儲器等外圍設備。

在過去 20 年里,SoC 的興起和擴展是半導體技術中最具創(chuàng)新性和令人興奮的變化之一。在過去,設計一個復雜的計算系統(tǒng)意味著使用離散的、現成的組件來設計一個系統(tǒng)。

由于 SoC 的所有部件都集成在一個晶粒上,SoC 在功率、性能和面積 (PPA) 方面提供了無與倫比的優(yōu)化。它們的運行功率相對較小,能夠非常迅速地執(zhí)行計算功能,而且占用的物理空間也要小得多,這意味著最終設備的外形尺寸也可以更小?,F在,全球數十億臺設備都依賴 SoC,從汽車到筆記本電腦,從智能手機到醫(yī)療器械。

但是,制造先進的單片 SoC,特別是如果采用最新的制程節(jié)點(7nm 及以下),成本變得越來越昂貴。自行業(yè)在 21 世紀前十年使用 FinFET技術以來,對于 28nm 以下的節(jié)點,每個晶體管的成本節(jié)節(jié)升高--有能力投資最新設計節(jié)點的少數代工廠也開始紛紛宣布漲價。

此外還要考慮項目和初期投入工程成本 (NRE, non-recurring engineering) 。為了實現某個 3nm 設計,可能需要一個由數千名工程師組成的設計團隊工作數萬小時,花費數億美元,而這才僅僅完成了功能驗證步驟。

如果要為面向大眾市場的智能手機打造一款 SoC,那么這筆投資也許可以收回成本。但對于小眾市場,例如國防/工業(yè)領域,市場需求只有 1000 件左右,再如此大費周折就有點得不嘗失。

最后需要考慮物理限制。目前的 SoC 已經達到了光刻的極限:如果不采用昂貴的縫合技術,制造設備根本無法應對不斷增長的芯片尺寸。隨著芯片尺寸增加,缺陷風險也變得更高,導致晶圓的良率降低。

2

異構集成(HI)

異構集成為單片 SoC 提供了一種替代方案,對于復雜但成本預算有限的設計來說,異構集成已經成為一個非常有吸引力的選擇。

異構集成是指使用先進的封裝技術,將較小的chiplet(芯粒/小晶片)整合到一個系統(tǒng)級封裝 (System in Package,SiP) 中;chiplet是物理上經過實現和測試的 IP ,制成在芯片上并切割,可以執(zhí)行特定的邏輯功能。

04df3bb8-8c2a-11ed-bcbd-dac502259ad0.jpg

可以把 SoC 看作單片機,把異構集成看作模塊化——整合來自不同芯片代工廠的不同 chiplets。每個 chiplet 都是單獨制造的,并且遠遠低于***可處理的極限尺寸,因此實際生產芯片的過程要簡單得多。Chiplets 也可以針對任何制程節(jié)點進行組合設計;例如,異構集成有可能將 28nm 的 chiplets 與 2nm 的 chiplets 整合在一起。

雖然先進異構集成仍處于發(fā)展的早期階段,但在一個共同的基板(陶瓷、硅/玻璃或有機物)上并排集成不同的芯片和分立元件并不是什么新概念。多芯片模塊 (multichip module,MCM) 和 SiP 等技術已經問世了幾十年,每種技術都有各種不同的應用場景。

異構集成將 SiP 設計向前推進了一大步,將其與 2.5D/3D-IC、扇出型芯片級封裝 (FOWLP)、硅和玻璃中介層以及嵌入式橋接器等尖端封裝和互連技術相結合。

異構集成還能為 HPC 和服務器市場等應用提供更大、更強大的芯片。在這些應用中,封裝本身可以直接集成大量的內存;而這在 SoC 上是根本不可能實現的。

04fffe70-8c2a-11ed-bcbd-dac502259ad0.png

然而,異構集成也有一些注意事項。設計工作并沒有因為有了異構集成而變得簡單,反而變得更為復雜。從單一的單片 SoC 過渡到系統(tǒng)級架構,需要重新考慮原本 SoC 可以有效應對的不良因素,如熱、電和機械性張力。在嘗試設計異質集成芯片之前,采用正確的工具、方法和團隊協(xié)作方式是至關重要的。

異構集成還意味著信號路徑延長、I/O 數量增多和外形尺寸更大——這些都是不利于實現高效PPA的因子。異構集成設計的芯片,其形狀參數在 X 和 Y 平面積上會變大,如果實施 3D 堆疊,甚至 Z 方向高度也會變大,而這是不可避免的。

而且異構集成中,chiplets 的封裝方式對芯片的成功至關重要。這意味著在設計階段需要格外關注封裝技術,無論是 2.5D、3D-IC,還是其他的封裝技術。

系統(tǒng)級芯片和異構集成——

如何為設計項目選擇?

這個問題的答案在很大程度上取決于具體的應用、設計預算,以及預期出貨片的總產品數量。隨著越來越多的應用范例不斷涌現,它們需要使用強大的人工智能 (AI) 和用在邊緣計算并采用高性能計算 (HPC) 的自主系統(tǒng),因此僅采用SoC 技術可能會達到其能力的物理極限。先進異構集成自然而然地成為了下一步的選擇。

然而,總會有很多應用在 PPA 方面無法達成妥協(xié),在這種情況下,SoC 將仍然是最佳選擇。

3D-IC 有望在網絡、圖形、AI/ML 和高性能計算等領域產生廣泛影響,特別是對于需要超高性能、低功耗器件的應用而言。具體的應用領域包括多核 CPUs、GPUs、數據包緩沖器/路由器、智能手機和 AI/ML 應用。


從設計的角度來看,要實現真正的 3D 集成,需要對某些設計工具進行一些加強。尤其在架構分析、熱分析、多裸片間的排置、時序、測試和驗證方面的功能都需要提升。此外,還需要新的系統(tǒng)級功能,如頂層規(guī)劃和優(yōu)化、芯片裸片(die)之間和晶粒(chiplet)之間的信號完整性和 IC/封裝協(xié)同設計。


想要進一步了解 3D 集成和多個堆疊裸片封裝的設計挑戰(zhàn)、生態(tài)系統(tǒng)要求和所需的解決方案嗎?

05425f90-8c2a-11ed-bcbd-dac502259ad0.png

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    463

    文章

    54023

    瀏覽量

    466350
  • soc
    soc
    +關注

    關注

    40

    文章

    4576

    瀏覽量

    229224
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Danalto Cardina框架成功集成Qorvo UWB SoC及SDK

    定位智能軟件領域的先驅企業(yè)Danalto近日宣布,其Cardinal云定位引擎(CLE)已成功集成Qorvo最新推出的超寬帶(UWB)系統(tǒng)芯片S
    的頭像 發(fā)表于 03-03 09:44 ?216次閱讀

    XC7Z020-2CLG484I 雙核異構架構 全能型 SoC

    。從工業(yè)控制到智能駕駛,從醫(yī)療設備到通信終端,這款全能型 SoC 正成為推動各行業(yè)智能化升級的核心動力。隨著邊緣計算、AIoT 技術的持續(xù)發(fā)展,XC7Z020-2CLG484I 及其后續(xù)升級型號,將繼續(xù)在 “實時性與靈活性平衡”
    發(fā)表于 02-28 23:37

    行業(yè)資訊 I 火爆的“內存接口芯片

    大模型訓練與推理需求的爆發(fā),點燃了AI數據中心的建設熱潮。AI服務器的需求增長不僅掀起了GPU/ASIC算力芯片、光模塊等組件的迭代狂潮,同時也推動了對更大容量、更高帶寬系統(tǒng)主內存的需求。在此背景下
    的頭像 發(fā)表于 10-31 16:28 ?3335次閱讀
    <b class='flag-5'>行業(yè)資訊</b> <b class='flag-5'>I</b> 火爆的“內存接口<b class='flag-5'>芯片</b>”

    行業(yè)資訊 I AI已來 全自動智能系統(tǒng)設計還有多遠

    副總裁兼系統(tǒng)驗證事業(yè)部總經理PaulCunningham博士如是說。Cadence高級副總裁兼系統(tǒng)驗證事業(yè)部總經理PaulCunningham博士如果把AI在芯片
    的頭像 發(fā)表于 09-30 20:48 ?628次閱讀
    <b class='flag-5'>行業(yè)資訊</b> <b class='flag-5'>I</b> AI已來 全自動智能<b class='flag-5'>系統(tǒng)</b>設計還有多遠

    自動駕駛SoC芯片到底優(yōu)勢?

    的需求。于是,SoC(System on Chip,系統(tǒng)芯片)作為新時代的核心硬件平臺,逐步取代了MCU,成為智能汽車計算的主力。這種芯片
    的頭像 發(fā)表于 09-21 10:56 ?2696次閱讀
    自動駕駛<b class='flag-5'>SoC</b><b class='flag-5'>芯片</b>到底<b class='flag-5'>有</b><b class='flag-5'>何</b>優(yōu)勢?

    手把手教你設計Chiplet

    SoC功能拆分成更小的異構或同構芯片(稱為芯片集),并將這些Chiplet集成到單個系統(tǒng)
    的頭像 發(fā)表于 09-04 11:51 ?802次閱讀
    手把手教你設計Chiplet

    【飛凌T527N開發(fā)板試用】異構RISC-V核心使用體驗

    、專門用于特定任務的“片上系統(tǒng)服務核心” 。這為整個SoC系統(tǒng)芯片)帶來了根本性的優(yōu)勢。 T527的
    發(fā)表于 08-19 21:45

    mcu芯片soc芯片區(qū)別解析

    MCU(微控制器單元)和SoC系統(tǒng)芯片)是兩種常見的芯片類型,它們在設計目標、應用場景和功能集成
    的頭像 發(fā)表于 08-12 11:34 ?4876次閱讀
    mcu<b class='flag-5'>芯片</b>和<b class='flag-5'>soc</b><b class='flag-5'>芯片</b>的<b class='flag-5'>區(qū)別</b>解析

    TC377配置SMU FSP時,如何配置頻率參數;三種模式區(qū)別,配置上有區(qū)別?

    TC377配置SMU FSP時,如何配置頻率參數;三種模式區(qū)別,配置上有區(qū)別?
    發(fā)表于 08-08 07:48

    基于板封裝的異構集成詳解

    基于板封裝的異構集成作為彌合微電子與應用差距的關鍵方法,結合“延續(xù)摩爾”與“超越摩爾”理念,通過SiP技術集成多材料(如Si、GaN、光子器件等)裸片及無源元件,借助扇出晶圓
    的頭像 發(fā)表于 07-18 11:43 ?2762次閱讀
    基于板<b class='flag-5'>級</b>封裝的<b class='flag-5'>異構</b><b class='flag-5'>集成</b>詳解

    車規(guī)和消費什么區(qū)別?為什么自動駕駛需要車規(guī)?

    區(qū)別主要體現在可靠性、環(huán)境適應、質量管理與安全保障等多個方面。對于汽車,尤其是自動駕駛系統(tǒng)而言,任何一次失效都可能帶來嚴重后果,因此必須選用符合車規(guī)標準的硬件與軟件。那什么是車規(guī)
    的頭像 發(fā)表于 07-15 08:55 ?1740次閱讀
    車規(guī)<b class='flag-5'>級</b>和消費<b class='flag-5'>級</b><b class='flag-5'>有</b>什么<b class='flag-5'>區(qū)別</b>?為什么自動駕駛需要車規(guī)<b class='flag-5'>級</b>?

    技術資訊 I 完整的 UCIe 信號完整性分析流程和異構集成合規(guī)性檢查

    3D異質集成(3DHI)技術可將不同類型、垂直堆疊的半導體芯片或芯粒(chiplet)集成在一起,打造高性能系統(tǒng)。因此,處理器、內存和射頻等不同功能可以
    的頭像 發(fā)表于 06-13 16:27 ?640次閱讀
    技術<b class='flag-5'>資訊</b> <b class='flag-5'>I</b> 完整的 UCIe 信號完整性分析流程和<b class='flag-5'>異構</b><b class='flag-5'>集成</b>合規(guī)性檢查

    全志科技多核異構SoC助力行業(yè)智能化創(chuàng)新

    近日, “第十二屆開源操作系統(tǒng)年度技術會議”在北京舉行,全志科技受邀參會。會上,全志進行了題為《多核異構SoC行業(yè)應用中軟件方案的思考與實踐》的分享。分享從市場和技術洞察、方案設計創(chuàng)
    的頭像 發(fā)表于 04-18 09:11 ?1314次閱讀
    全志科技多核<b class='flag-5'>異構</b><b class='flag-5'>SoC</b>助力<b class='flag-5'>行業(yè)</b>智能化創(chuàng)新

    AI時代,封裝材料如何助力實現更優(yōu)的異構集成?

    制程、異構計算架構以及新型材料的研發(fā)步伐,以此推動芯片技術的創(chuàng)新發(fā)展。 ? 在此進程中,封裝材料作為物理載體與功能媒介,其性能直接關乎系統(tǒng)芯片
    的頭像 發(fā)表于 04-02 01:09 ?3064次閱讀
    AI時代,封裝材料如何助力實現更優(yōu)的<b class='flag-5'>異構</b><b class='flag-5'>集成</b>?

    上揚軟件助力12英寸異構堆疊芯片企業(yè)建設MES系統(tǒng)項目

    近日,上揚軟件攜手國內某12英寸異構堆疊芯片企業(yè),正式啟動MES(制造執(zhí)行系統(tǒng))、EAP(設備自動化系統(tǒng))和RMS(配方管理系統(tǒng)
    的頭像 發(fā)表于 03-26 17:01 ?1293次閱讀