91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

技術資訊 I 哪些原因會導致 BGA 串擾?

深圳(耀創(chuàng))電子科技有限公司 ? 2023-04-07 16:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

BGA 封裝尺寸緊湊,引腳密度高。

在 BGA 封裝中,由于焊球排列和錯位而導致的信號串擾被稱為 BGA 串擾。

BGA 串擾取決于入侵者信號和受害者信號在球柵陣列中的位置。

在多門和引腳數(shù)量眾多的集成電路中,集成度呈指數(shù)級增長。得益于球柵陣列 (ball grid array ,即BGA) 封裝的發(fā)展,這些芯片變得更加可靠、穩(wěn)健,使用起來也更加方便。BGA 封裝的尺寸和厚度都很小,引腳數(shù)則更多。然而,BGA 串擾嚴重影響了信號完整性,從而限制了 BGA 封裝的應用。下面我們來探討一下 BGA 封裝和 BGA 串擾的問題。

球柵陣列封裝

BGA 封裝是一種表面貼裝封裝,使用細小的金屬導體球來安裝集成電路。這些金屬球形成一個網(wǎng)格或矩陣圖案,排列在芯片表面之下,與印刷電路板連接。

使用 BGA 封裝的器件在芯片的外圍沒有引腳或引線。相反,球柵陣列被放置在芯片底部。這些球柵陣列被稱為焊球,充當 BGA 封裝的連接器。

微處理器、WiFi 芯片和 FPGA 經(jīng)常使用 BGA 封裝。在 BGA 封裝的芯片中,焊球令電流PCB 和封裝之間流動。這些焊球以物理方式與電子器件的半導體基板連接。引線鍵合倒裝芯片用于建立與基板和晶粒的電氣連接。導電的走線位于基板內(nèi),允許電信號從芯片和基板之間的接合處傳輸?shù)交搴颓驏抨嚵兄g的接合處。

BGA 封裝以矩陣模式在芯片下分布連接引線。與扁平式和雙列式封裝相比,這種排列方式在 BGA 封裝中提供了更多的引線數(shù)。在有引線的封裝中,引腳被安排在邊界。BGA 封裝的每個引腳都帶有一個焊球,焊球位于芯片的下表面。這種位于下表面的排列方式提供了更多的面積,使得引腳數(shù)量增多,阻塞減少,引線短路也有所減少。與有引線的封裝相比,在 BGA 封裝中,焊球之間的排列距離最遠。


BGA 封裝的優(yōu)點

BGA 封裝尺寸緊湊,引腳密度高。BGA 封裝電感量較低,允許使用較低的電壓。球柵陣列的排列間隔合理,使 BGA 芯片更容易與 PCB 對齊。

BGA 封裝的其他一些優(yōu)點是:

由于封裝的熱阻低,散熱效果好。

BGA 封裝中的引線長度比有引線的封裝要短。引線數(shù)多加上尺寸較小,使 BGA 封裝的導電性更強,從而提高了性能。

與扁平式封裝和雙列式封裝相比,BGA 封裝在高速下的性能更高。

使用 BGA 封裝的器件時,PCB 的制造速度和產(chǎn)量都會提高。焊接過程變得更簡單、更方便,而且 BGA 封裝可以方便地進行返工。

BGA 串擾

BGA 封裝確實有一些缺點:焊球不能彎曲、由于封裝密度高而導致的檢查難度大,以及大批量生產(chǎn)需要使用昂貴的焊接設備。BGA 串擾是另一項限制,會影響通過 BGA 封裝傳輸?shù)男盘柾暾浴?/p>

BGA 封裝經(jīng)常在大量 I/O 設備中使用。采用 BGA 封裝的集成芯片所傳輸和接收的信號,可能會受到從一個引線到另一個引線的信號能量耦合的干擾。由 BGA 封裝中的焊球排列和錯位而導致的信號串擾被稱為 BGA 串擾。球柵陣列之間的有限電感是 BGA 封裝中產(chǎn)生串擾效應的原因之一。當 BGA 封裝引線中出現(xiàn)高 I/O 電流瞬變(入侵信號)時,對應于信號引腳和返回引腳的球柵陣列之間的有限電感會在芯片基板上產(chǎn)生電壓干擾。這種電壓干擾導致了信號突變,并以噪音的形式從 BGA 封裝中傳輸出去,導致串擾效應。

在網(wǎng)絡系統(tǒng)等應用中,具有使用通孔的厚 PCB,如果沒有采取措施屏蔽過孔,那么 BGA 串擾會十分常見。在這樣的電路中,放置在 BGA 下面的長通孔會造成大量的耦合,并產(chǎn)生明顯的串擾干擾。

BGA 串擾取決于入侵者信號和受害者信號在球柵陣列中的位置。要減少 BGA 串擾,低串擾的 BGA 封裝排列至關重要。借助 Cadence Allegro Package Designer Plus 軟件,設計師能夠優(yōu)化復雜的單裸片和多裸片引線鍵合(wirebond)以及倒裝芯片(flip-chip)設計;徑向、全角度推擠式布線可解決 BGA/LGA 基板設計的獨特布線挑戰(zhàn);特定的 DRC/DFM/DFA 檢查,更可保障BGA/LGA設計一次成功;同時提供詳細的互連提取、3D 封裝建模以及兼顧電源影響的信號完整性和熱分析。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關注

    關注

    5452

    文章

    12568

    瀏覽量

    374478
  • BGA
    BGA
    +關注

    關注

    5

    文章

    584

    瀏覽量

    51512
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    技術資訊 I 容性耦合噪聲抑制方法如何減少

    本文要點容性耦合噪聲取決于電路中的電壓變化和耦合電容的值,其中耦合電容受兩個電路之間距離的影響。雜散電容增大耦合電容值。如果減少或消除雜散電容,耦合電容值隨之降低,從而抑制電路中的容性耦合噪聲
    的頭像 發(fā)表于 01-23 20:07 ?137次閱讀
    <b class='flag-5'>技術</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> 容性耦合噪聲抑制方法如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    GT-BGA-2002高性能BGA測試插座

    中等規(guī)模 BGA 封裝,依托彈性體互連技術實現(xiàn)94GHz+超高頻低損耗傳輸,具備高精度定位、極端環(huán)境耐久性及快速定制能力,可顯著縮短研發(fā)驗證到量產(chǎn)周期,是5G、航空航天等領域理想的測試解決方案。關鍵規(guī)格
    發(fā)表于 12-18 10:00

    【EMC技術案例】顯示屏線束導致CE電流法超標的案例

    【EMC技術案例】顯示屏線束導致CE電流法超標的案例
    的頭像 發(fā)表于 12-15 17:14 ?2494次閱讀
    【EMC<b class='flag-5'>技術</b>案例】顯示屏線束<b class='flag-5'>串</b><b class='flag-5'>擾</b><b class='flag-5'>導致</b>CE電流法超標的案例

    EXCUSE ME,表層的AC耦合電容和PCB內(nèi)層的高速線會有?

    和走線就是沒啊!但是是沒了,只不過讓電容鏈路的信號質(zhì)量承擔了所有。 我們知道,電容結構本身的焊盤比較寬,那么阻抗如果參考L2層那么近的話,阻抗肯定是低的,就像上面這個模型一樣
    發(fā)表于 12-10 10:00

    PWM停止輸出,什么原因導致這種現(xiàn)象發(fā)生?

    IR2010SPBF驅(qū)動器控制半橋電路輸出PWM設備安裝在地鐵上,在運行過程中會出現(xiàn)TMS檢測到輸出頻率占空比都是零,取回故障設備通電測量PWM正常輸出,什么原因導致這種現(xiàn)象發(fā)生?
    發(fā)表于 11-26 09:38

    隔離地過孔要放哪里,才能最有效減少高速信號過孔?

    ,還是過孔。。。 別急嘛,雖然也還是過孔,但是角度是不同的嘛。今天我們來講講兩對高速過孔之間的怎么通過合理的規(guī)劃隔離地過孔放的位置來減少。說白了,我們這篇文章想研究的是兩對高速信號的過孔位置定了
    發(fā)表于 11-14 14:05

    如何影響信號完整性和EMI

    歡迎來到 “掌握 PCB 設計中的 EMI 控制” 系列的第六篇文章。本文將探討如何影響信號完整性和 EMI,并討論在設計中解決這一問題的具體措施。
    的頭像 發(fā)表于 08-25 11:06 ?9900次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>如何影響信號完整性和EMI

    技術資訊 I 哪些原因導致近端和遠端?

    本文要點在PCB、集成電路和線纜組件中,最常被提及的現(xiàn)象是接收端器件觀測到的遠端。帶阻濾波器與帶通濾波器作用相反:它們能濾除特定頻率范圍內(nèi)的干擾信號。帶阻濾波器的傳遞函數(shù)可通過
    的頭像 發(fā)表于 08-08 17:01 ?5549次閱讀
    <b class='flag-5'>技術</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> 哪些<b class='flag-5'>原因</b><b class='flag-5'>會</b><b class='flag-5'>導致</b>近端和遠端<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    高速AC耦合電容挨得很近,PCB會不會很大……

    大是肯定大的啦!但是設計工程師也很委屈?。盒酒ヂ?lián)動不動就有一百幾十對高速信號的AC耦合電容, 首先我得都塞進PCB板去啊,其次的那都是其次了……
    的頭像 發(fā)表于 07-22 16:44 ?664次閱讀
    高速AC耦合電容挨得很近,PCB<b class='flag-5'>串</b><b class='flag-5'>擾</b>會不會很大……

    你知道什么原因導致安規(guī)電容損壞嗎?

    、電壓問題 過電壓沖擊 電網(wǎng)中雷電感應、開關操作等產(chǎn)生的浪涌電壓超過額定值,會使介質(zhì)承受過高電場強度而擊穿。 電源電壓長期高于額定值,逐漸降低絕緣性能,最終導致損壞。 電壓波動頻繁 :電壓頻繁波動會使電容持續(xù)充
    的頭像 發(fā)表于 07-13 11:03 ?1277次閱讀

    NEXT(Near-End Crosstalk,近端

    一、什么是NEXT(近端)? NEXT(Near-End Crosstalk,近端)是指在線纜傳輸信號時,靠近發(fā)射端處,相鄰線對之間因電磁干擾所產(chǎn)生的
    的頭像 發(fā)表于 06-23 17:35 ?1670次閱讀

    BGA失效分析原因-PCB機械應力是罪魁禍首

    好等優(yōu)點被廣泛應用于高性能電子設備中。然而,BGA也有其固有的缺點。由于其結構復雜,一旦出現(xiàn)問題,修復起來就非常困難。其中,最常見的問題就是BGA開裂。那么,BGA為什么開裂呢?一般
    的頭像 發(fā)表于 06-14 11:27 ?1208次閱讀
    <b class='flag-5'>BGA</b>失效分析<b class='flag-5'>原因</b>-PCB機械應力是罪魁禍首

    OLI-P——分布式偏振測量利器

    在保偏光纖系統(tǒng)中,偏振導致性能劣化的核心因素之一。傳統(tǒng)偏振檢測手段僅能獲得鏈路整體消光比,而分布式偏振測量通過連續(xù)、高精度地捕捉整
    的頭像 發(fā)表于 05-15 17:37 ?693次閱讀
    OLI-P——分布式偏振<b class='flag-5'>串</b><b class='flag-5'>擾</b>測量利器

    電子產(chǎn)品更穩(wěn)定?捷多邦的高密度布線如何降低影響?

    、阻抗不匹配、電磁干擾(EMI)成為關鍵。捷多邦采用高密度互連(HDI)**工藝,通過精密布線設計,減少信號干擾,提升PCB的電氣性能。 1. 高密度布線(HDI)如何減少?
    的頭像 發(fā)表于 03-21 17:33 ?891次閱讀

    技術資訊 | CMOS 噪聲容限值

    在描述高速運行的數(shù)字系統(tǒng)時,噪聲容限是最重要的參數(shù)之一。通常情況下,噪聲容限定義了I/O引腳上或接口中可接受的噪聲水平。在數(shù)字電子技術領域,噪聲容限是指I/O引腳上出現(xiàn)但不會導致接收邏
    的頭像 發(fā)表于 03-14 18:14 ?1515次閱讀
    <b class='flag-5'>技術</b><b class='flag-5'>資訊</b> | CMOS 噪聲容限值