91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AMD Vitis 統(tǒng)一軟件平臺助力簡化并優(yōu)化設(shè)計

Xilinx賽靈思官微 ? 來源:未知 ? 2023-06-28 08:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群


SuhelDhanani

AMD 自適應(yīng) SoC 和 FPGA 事業(yè)部軟件市場營銷總監(jiān)



為支持從雷達系統(tǒng)和醫(yī)學(xué)成像到高性能測試設(shè)備與 5G 無線系統(tǒng)等一切應(yīng)用,數(shù)字信號處理( DSP )計算的需求日益增加,因此,對滿足性能與功耗要求的計算解決方案的需求也在增加。


在探索如何實施這些解決方案時,使用功能固定的 ASIC 可能會增加軟硬件重新設(shè)計的工作。有了可通過設(shè)計工具訪問的一系列豐富的硬件加速開源庫,SoC 和 FPGA 迎來了更加高效、靈活的途徑,從而滿足不斷演進的需求。


// 賦能全體開發(fā)者,提升生產(chǎn)力


AMD Vitis 統(tǒng)一軟件平臺可為所有開發(fā)人員簡化使用 AMD 自適應(yīng) SoC 和 FPGA 加速計算,快速設(shè)計、仿真并執(zhí)行復(fù)雜設(shè)計的流程,包括軟硬件工程師和系統(tǒng)架構(gòu)師。


借助面向軟硬件及固件的綜合開發(fā)環(huán)境,開發(fā)人員可使用熟悉的框架和編程語言(如 C/C++)為算法設(shè)計創(chuàng)新。此外,該平臺還提供了豐富的工具和硬件加速庫,不僅可縮短設(shè)計周期,而且降低了復(fù)雜性。


Vitis 統(tǒng)一軟件平臺 2023.1 版本的發(fā)布令人感到興奮。在其它更新中,我們簡化了搭載 AI 引擎( AIE )的 Versal 自適應(yīng) SoC 的使用。通過利用可編程邏輯及 AIE,這些可改變競爭格局的器件針對 DSP 系統(tǒng)優(yōu)化了每瓦性能和吞吐量。


//簡化基于 AI 引擎的設(shè)計的實現(xiàn)


2023.1 版提供增強的端到端工具,支持實現(xiàn)基于 AIE 的設(shè)計。例如,我們聽取了客戶反饋,將 Vitis 工具 AIE 構(gòu)建與 AMD Vivado 設(shè)計套件環(huán)境解耦,這就令平臺團隊可并行工作,使用通用接口檢查點?,F(xiàn)在,兩個團隊都能更新和導(dǎo)出固定的硬件文件,而無需重新編譯。


與此同時,我們還擴展了平臺內(nèi)的編譯器、解析器、分析器、調(diào)試器和驗證工具的功能。為了實現(xiàn)復(fù)雜的 DSP 設(shè)計,我們按照 AIE 編譯器中的輸入/輸出為圖中圖結(jié)構(gòu)以及 2D 和 3D 陣列提供了更多支持。為了避免死鎖,開發(fā)人員現(xiàn)在可在 AIE 仿真器中獲得調(diào)節(jié)先進先出( FIFO )大小的指導(dǎo)。此外,我們還改進了設(shè)計狀態(tài)報告,并為擴展了菜單選項的 Vitis 分析器提供了速度更快的圖形用戶界面。


對于通過標(biāo)量引擎、可編程邏輯和 AIE 等多個領(lǐng)域拆分的復(fù)雜設(shè)計,這些升級可縮短開發(fā)周期。


//使用擴展庫快速啟動復(fù)雜設(shè)計


為了進一步簡化設(shè)計流程,我們持續(xù)投資于對標(biāo)準(zhǔn)庫。隨著 2023.1 版本的發(fā)布,開發(fā)人員現(xiàn)在可以訪問針對 DSP、醫(yī)學(xué)成像和視覺應(yīng)用的擴展 Vitis 加速庫。


在現(xiàn)有庫的基礎(chǔ)上,我們?yōu)?DSP 庫中的有限脈沖響應(yīng)( FIR )濾波器帶來了增強功能,為求解器庫提高了性能,并支持在 AIE 與內(nèi)核之間交換數(shù)據(jù)的 4D 數(shù)據(jù)移動器函數(shù)。


使用 Vitis 高層次綜合( HLS )的開發(fā)人員能夠獲取 600 多個開源函數(shù),實現(xiàn)快速系統(tǒng)開發(fā)。借助最新版本的 Vitis HLS,設(shè)計人員可以從其 C/C++ 源代碼中推斷出這些函數(shù)。


//借助 Vitis Model Composer 節(jié)省時間


對于開發(fā)人員,我們知道快速的早期設(shè)計空間探索可以在復(fù)雜設(shè)計上節(jié)省了多少時間和精力。Vitis Model Composer 是一款重要的附加工具,可為 MathWorks MATLAB/ Simulink 環(huán)境中的自適應(yīng) SoC 及 FPGA 提供基于模型的設(shè)計流程。


通過 Vitis Model Composer,開發(fā)人員可快速執(zhí)行早期階段的設(shè)計探索、驗證和實現(xiàn)。他們還能在高層次探索階段對復(fù)雜設(shè)計進行微調(diào),對 AIE 和可編程邏輯進行協(xié)同仿真,以優(yōu)化其設(shè)計。


//加速高性能 DSP 設(shè)計進程


借助 Vitis 統(tǒng)一軟件平臺 2023.1 版本,軟硬件開發(fā)人員可快速開發(fā)由搭載 AIE 的 Versal 自適應(yīng) SoC 提供支持的優(yōu)化系統(tǒng)設(shè)計??梢哉f,這只是一系列計劃更新中的第一項,旨在簡化設(shè)計流程并增強庫與函數(shù),以滿足下一代 DSP 的性能要求,對此我深感振奮。






歡迎在這里進一步了解 2023.1 版

或立即下載啟動設(shè)計。


原文標(biāo)題:AMD Vitis 統(tǒng)一軟件平臺助力簡化并優(yōu)化設(shè)計

文章出處:【微信公眾號:Xilinx賽靈思官微】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 賽靈思
    +關(guān)注

    關(guān)注

    33

    文章

    1798

    瀏覽量

    133456
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2200

    瀏覽量

    131196

原文標(biāo)題:AMD Vitis 統(tǒng)一軟件平臺助力簡化并優(yōu)化設(shè)計

文章出處:【微信號:賽靈思,微信公眾號:Xilinx賽靈思官微】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Robotec.ai與AMD Silo AI的合作實踐

    AMD Silo AI 正與領(lǐng)先的機器人應(yīng)用仿真平臺開發(fā)商 Robotec.ai 合作,優(yōu)化和擴展基于 AMD GPU 和 ROCm 軟件
    的頭像 發(fā)表于 01-28 16:23 ?681次閱讀

    基于Vitis Model Composer完成全流程AI Engine開發(fā)

    基于Vitis Model Composer進行AI Engine(AIE)開發(fā),核心優(yōu)勢體現(xiàn)在AIE專屬優(yōu)化、開發(fā)流程簡化、靈活的適配性、高效驗證及量產(chǎn)適配等方面。
    的頭像 發(fā)表于 12-31 11:20 ?6055次閱讀
    基于<b class='flag-5'>Vitis</b> Model Composer完成全流程AI Engine開發(fā)

    全新AMD Vitis統(tǒng)一軟件平臺2025.2版本發(fā)布

    AMD Vitis統(tǒng)一軟件平臺 2025.2 版現(xiàn)已推出,此版本為使用 AMD Versal AI Engine 的高性能 DSP 應(yīng)用提供
    的頭像 發(fā)表于 12-12 15:06 ?667次閱讀

    如何在AMD Vitis Unified IDE中使用系統(tǒng)設(shè)備樹

    您將在這篇博客中了解系統(tǒng)設(shè)備樹 (SDT) 以及如何在 AMD Vitis Unified IDE 中使用 SDT 維護來自 XSA 的硬件元數(shù)據(jù)。本文還講述了如何對 SDT 進行操作,以便在 Vitis Unified IDE
    的頭像 發(fā)表于 11-18 11:13 ?3131次閱讀
    如何在<b class='flag-5'>AMD</b> <b class='flag-5'>Vitis</b> Unified IDE中使用系統(tǒng)設(shè)備樹

    AMD Vitis AI 5.1測試版現(xiàn)已開放下載

    AMD Vitis AI 5.1全新發(fā)布——新增了對 AMD Versal AI Edge 系列神經(jīng)網(wǎng)絡(luò)處理單元( NPU )的支持。Vitis AI 包含
    的頭像 發(fā)表于 11-08 09:24 ?1315次閱讀

    AMD Vitis AI 5.1測試版發(fā)布

    AMD Vitis AI 5.1全新發(fā)布——新增了對 AMD Versal AI Edge 系列神經(jīng)網(wǎng)絡(luò)處理單元 (NPU) 的支持。Vitis AI 包含
    的頭像 發(fā)表于 10-31 12:46 ?803次閱讀

    遠程控制邊緣節(jié)點如何優(yōu)化軟件定義汽車架構(gòu)

    汽車車載網(wǎng)絡(luò)不斷發(fā)展,以支持軟件定義車輛 (SDV) 中的新功能。隨著軟件整合到更少的電子控制單元 (ECU) 中,以增強車輛各個平臺的可擴展性
    的頭像 發(fā)表于 10-27 17:00 ?1615次閱讀

    如何在應(yīng)用程序調(diào)試期間分析棧和堆使用情況

    隨著 AMD Vitis 統(tǒng)一軟件平臺 2021.2 的發(fā)布,Vitis 引入了個 Tcl 腳
    的頭像 發(fā)表于 10-24 16:54 ?908次閱讀
    如何在應(yīng)用程序調(diào)試期間分析棧和堆使用情況

    全新升級MokuOS 4.0,簡化跨設(shè)備平臺協(xié)同交互

    LiquidInstruments推出全新用戶操控系統(tǒng)MokuOS4.0,通過統(tǒng)一化的操控系統(tǒng)將Moku全系列產(chǎn)品的圖形化操作軟件、固件和API整合到同操控
    的頭像 發(fā)表于 09-23 10:01 ?762次閱讀
    全新升級MokuOS 4.0,<b class='flag-5'>簡化</b>跨設(shè)備<b class='flag-5'>平臺</b>協(xié)同交互

    代嵌入式開發(fā)平臺 AMD嵌入式軟件和工具2025.1版現(xiàn)已推出

    AMD 2025.1 版嵌入式軟件和工具是面向新代嵌入式系統(tǒng)開發(fā)而打造的綜合平臺,全面加速概念構(gòu)想到部署落地。 2025.1 版嵌入式軟件
    的頭像 發(fā)表于 08-20 09:15 ?3998次閱讀

    如何在AMD Vitis Unified 2024.2中連接到QEMU

    在本篇文章我們將學(xué)習(xí)如何在 AMD Vitis Unified 2024.2 中連接到 QEMU。 這是本系列的第 2 篇博文。要了解如何設(shè)置和使用 QEMU + 協(xié)同仿真,請參閱開發(fā)者分享|在 AMD Versal 自適應(yīng) S
    的頭像 發(fā)表于 08-06 17:24 ?1834次閱讀
    如何在<b class='flag-5'>AMD</b> <b class='flag-5'>Vitis</b> Unified 2024.2中連接到QEMU

    芯盾時代助力寧夏銀行統(tǒng)一身份認證平臺建設(shè)

    芯盾時代中標(biāo)寧夏銀行!芯盾時代依托自主研發(fā)的用戶身份與訪問管理產(chǎn)品,為寧夏銀行建設(shè)統(tǒng)一化、標(biāo)準(zhǔn)化、自動化的統(tǒng)一身份認證平臺,實現(xiàn)統(tǒng)一身份管理,統(tǒng)一
    的頭像 發(fā)表于 07-10 16:33 ?1061次閱讀

    全新AMD Vitis統(tǒng)一軟件平臺2025.1版本發(fā)布

    全新 AMD Vitis 統(tǒng)一軟件平臺 2025.1 版正式上線!此最新版本為使用 AMD Versal AI 引擎的高性能 DSP 應(yīng)用提
    的頭像 發(fā)表于 06-24 11:44 ?1768次閱讀

    使用AMD Vitis Unified IDE創(chuàng)建HLS組件

    這篇文章在開發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) IDE) 的基礎(chǔ)上撰寫,但使用的是
    的頭像 發(fā)表于 06-20 10:06 ?2360次閱讀
    使用<b class='flag-5'>AMD</b> <b class='flag-5'>Vitis</b> Unified IDE創(chuàng)建HLS組件

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建個 HLS IP,通過 AXI4 接口從存儲器讀取數(shù)據(jù)、執(zhí)行簡單的數(shù)學(xué)運算,然后將數(shù)據(jù)寫回存儲器。接著會在 AMD Viva
    的頭像 發(fā)表于 06-13 09:50 ?1909次閱讀
    如何使用<b class='flag-5'>AMD</b> <b class='flag-5'>Vitis</b> HLS創(chuàng)建HLS IP