91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片設(shè)計全流程概述

穎脈Imgtec ? 2023-07-31 18:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來源:大同學吧 -蛙哥


芯片設(shè)計分為前端設(shè)計和后端設(shè)計,前端設(shè)計(也稱邏輯設(shè)計)和后端設(shè)計(也稱物理設(shè)計)并沒有統(tǒng)一嚴格的界限,涉及到與工藝有關(guān)的設(shè)計就是后端設(shè)計。

2d71e802-2f89-11ee-bbcf-dac502259ad0.png

1、規(guī)格制定

芯片規(guī)格,也就像功能列表一樣,是客戶向芯片設(shè)計公司(稱為Fabless,無晶圓設(shè)計公司)提出的設(shè)計要求,包括芯片需要達到的具體功能和性能方面的要求。

2、詳細設(shè)計

Fabless根據(jù)客戶提出的規(guī)格要求,拿出設(shè)計解決方案和具體實現(xiàn)架構(gòu),劃分模塊功能。

3、HDL編碼

使用硬件描述語言(VHDL,Verilog HDL,業(yè)界公司一般都是使用后者)將模塊功能以代碼來描述實現(xiàn),也就是將實際的硬件電路功能通過HDL語言描述出來,形成RTL(寄存器傳輸級)代碼。

4、仿真驗證

仿真驗證就是檢驗編碼設(shè)計的正確性,檢驗的標準就是第一步制定的規(guī)格??丛O(shè)計是否精確地滿足了規(guī)格中的所有要求。規(guī)格是設(shè)計正確與否的黃金標準,一切違反,不符合規(guī)格要求的,就需要重新修改設(shè)計和編碼。設(shè)計和仿真驗證是反復迭代的過程,直到驗證結(jié)果顯示完全符合規(guī)格標準。

5、邏輯綜合――Design Compiler仿真驗證通過,進行邏輯綜合。邏輯綜合的結(jié)果就是把設(shè)計實現(xiàn)的HDL代碼翻譯成門級網(wǎng)表netlist。綜合需要設(shè)定約束條件,就是你希望綜合出來的電路在面積,時序等目標參數(shù)上達到的標準。邏輯綜合需要基于特定的綜合庫,不同的庫中,門電路基本標準單元(standard cell)的面積,時序參數(shù)是不一樣的。所以,選用的綜合庫不一樣,綜合出來的電路在時序,面積上是有差異的。一般來說,綜合完成后需要再次做仿真驗證(這個也稱為后仿真,之前的稱為前仿真)。

邏輯綜合工具Synopsys的Design Compiler。

6、STA

Static Timing Analysis(STA),靜態(tài)時序分析,這也屬于驗證范疇,它主要是在時序上對電路進行驗證,檢查電路是否存在建立時間(setup time)和保持時間(hold time)的違例(violation)。這個是數(shù)字電路基礎(chǔ)知識,一個寄存器出現(xiàn)這兩個時序違例時,是沒有辦法正確采樣數(shù)據(jù)和輸出數(shù)據(jù)的,所以以寄存器為基礎(chǔ)的數(shù)字芯片功能肯定會出現(xiàn)問題。

STA工具有Synopsys的Prime Time。

7、形式驗證

這也是驗證范疇,它是從功能上(STA是時序上)對綜合后的網(wǎng)表進行驗證。常用的就是等價性檢查方法,以功能驗證后的HDL設(shè)計為參考,對比綜合后的網(wǎng)表功能,他們是否在功能上存在等價性。這樣做是為了保證在邏輯綜合過程中沒有改變原先HDL描述的電路功能。

形式驗證工具有Synopsys的Formality。

從設(shè)計程度上來講,前端設(shè)計的結(jié)果就是得到了芯片的門級網(wǎng)表電路。

Backend design flow :

1、DFT
Design For Test,可測性設(shè)計。芯片內(nèi)部往往都自帶測試電路,DFT的目的就是在設(shè)計的時候就考慮將來的測試。DFT的常見方法就是,在設(shè)計中插入掃描鏈,將非掃描單元(如寄存器)變?yōu)閽呙鑶卧?。關(guān)于DFT,有些書上有詳細介紹,對照圖片就好理解一點。DFT工具Synopsys的DFT Compiler

2、布局規(guī)劃(FloorPlan)布局規(guī)劃就是放置芯片的宏單元模塊,在總體上確定各種功能電路的擺放位置,如IP模塊,RAM,I/O引腳等等。布局規(guī)劃能直接影響芯片最終的面積。工具為Synopsys的Astro

3、CTSClock Tree Synthesis,時鐘樹綜合,簡單點說就是時鐘的布線。由于時鐘信號在數(shù)字芯片的全局指揮作用,它的分布應該是對稱式的連到各個寄存器單元,從而使時鐘從同一個時鐘源到達各個寄存器時,時鐘延遲差異最小。這也是為什么時鐘信號需要單獨布線的原因。CTS工具有Synopsys的Physical Compiler。

4、布線(Place & Route)

這里的布線就是普通信號布線了,包括各種標準單元(基本邏輯門電路)之間的走線。比如我們平常聽到的0.13um工藝,或者說90nm工藝,實際上就是這里金屬布線可以達到的最小寬度,從微觀上看就是MOS管的溝道長度。工具有Synopsys的Astro。

5、寄生參數(shù)提取由于導線本身存在的電阻,相鄰導線之間的互感,耦合電容在芯片內(nèi)部會產(chǎn)生信號噪聲,串擾和反射。這些效應會產(chǎn)生信號完整性問題,導致信號電壓波動和變化,如果嚴重就會導致信號失真錯誤。提取寄生參數(shù)進行再次的分析驗證,分析信號完整性問題是非常重要的。工具Synopsys的Star-RCXT。

6、版圖物理驗證

對完成布線的物理版圖進行功能和時序上的驗證,驗證項目很多,如LVS(Layout Vs Schematic)驗證,簡單說,就是版圖與邏輯綜合后的門級電路圖的對比驗證;DRC(Design Rule Checking):設(shè)計規(guī)則檢查,檢查連線間距,連線寬度等是否滿足工藝要求, ERC(Electrical Rule Checking):電氣規(guī)則檢查,檢查短路和開路等電氣 規(guī)則違例;等等。

工具為Synopsys的Hercules。

實際的后端流程還包括電路功耗分析,以及隨著制造工藝不斷進步產(chǎn)生的DFM可制造性設(shè)計)問題,在此不贅述了。

物理版圖驗證完成也就是整個芯片設(shè)計階段完成,下面的就是芯片制造了。物理版圖以GDS II的文件格式交給芯片代工廠(稱為Foundry)在晶圓硅片上做出實際的電路,再進行封裝和測試,就得到了我們實際看見的芯片。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54031

    瀏覽量

    466467
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6079

    瀏覽量

    178462
  • 設(shè)計
    +關(guān)注

    關(guān)注

    4

    文章

    826

    瀏覽量

    71329
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    深圳南柯電子|EMC摸底測試整改:“定位-分析-優(yōu)化-驗證”流程

    深圳南柯電子|EMC摸底測試整改:“定位-分析-優(yōu)化-驗證”流程
    的頭像 發(fā)表于 01-28 09:42 ?214次閱讀

    EMC摸底測試整改:從摸底到合規(guī)的流程系統(tǒng)方案

    深圳南柯電子|EMC摸底測試整改:從摸底到合規(guī)的流程系統(tǒng)方案
    的頭像 發(fā)表于 01-07 09:59 ?419次閱讀

    后勤業(yè)務工單大模型流程管理系統(tǒng)軟件的應用與未來發(fā)展

    ? ? 后勤業(yè)務工單大模型流程管理系統(tǒng) ? ?北京華盛恒輝后勤業(yè)務工單大模型流程管理系統(tǒng),是融合大模型技術(shù)、工單管理邏輯與后勤業(yè)務場景的智能化解決方案。其核心目標是憑借自動化、智能
    的頭像 發(fā)表于 12-24 11:53 ?256次閱讀

    高精度信號源維修專家:Stanford DS360流程修復

    高精度信號源維修專家:Stanford DS360流程修復
    的頭像 發(fā)表于 12-19 15:49 ?455次閱讀
    高精度信號源維修專家:Stanford DS360<b class='flag-5'>全</b><b class='flag-5'>流程</b>修復

    航天級抗輻照電源芯片研發(fā)流程:從設(shè)計到上市的10大核心環(huán)節(jié)

    電源管理芯片是電子設(shè)備的“能量心臟”,而國科安芯ASP3605作為一款 航天級抗輻照DC/DC Buck電源芯片 (其裸die常作為核心模塊用于航天集成電源方案),其研發(fā)流程需額外攻克極端太空環(huán)境下
    的頭像 發(fā)表于 12-09 17:19 ?1819次閱讀

    聚飛光電PLM系統(tǒng)升級推動IPD流程價值最大化落地

    研發(fā)流程的規(guī)范化管控與高效協(xié)同,為產(chǎn)品創(chuàng)新提速、市場響應提質(zhì)注入核心動力,推動IPD流程價值最大化落地。
    的頭像 發(fā)表于 12-05 09:55 ?856次閱讀
    聚飛光電PLM系統(tǒng)升級推動IPD<b class='flag-5'>全</b><b class='flag-5'>流程</b>價值最大化落地

    霍爾芯片鹽霧試驗測試流程

    霍爾芯片鹽霧試驗的測試流程涵蓋預處理、試驗箱配置、樣品放置、參數(shù)控制、周期測試、結(jié)果評估及報告生成等關(guān)鍵環(huán)節(jié),具體流程如下: 1、樣品準備與預處理: 清潔:使用乙醇或氧化鎂溶液等非研磨性清潔劑徹底
    的頭像 發(fā)表于 09-12 16:52 ?863次閱讀

    上揚軟件助力華興激光部署流程MES系統(tǒng)

    近日,上揚軟件完成了對江蘇華興激光科技有限公司(“華興激光”)通信應用激光外延材料、芯片及封測流程生產(chǎn)制造執(zhí)行系統(tǒng)(MES)的需求調(diào)研工作,系統(tǒng)正式進入開發(fā)實施階段,預計將于2025年10月全面
    的頭像 發(fā)表于 09-04 15:01 ?1149次閱讀

    基于工業(yè)物聯(lián)網(wǎng)平臺的流程智能工廠應用

    在當今數(shù)字化時代,智能工廠已成為制造業(yè)轉(zhuǎn)型升級的核心方向,而數(shù)據(jù)驅(qū)動則是智能工廠高效運轉(zhuǎn)的靈魂。數(shù)之能工業(yè)物聯(lián)網(wǎng)平臺作為連接設(shè)備、數(shù)據(jù)與決策的關(guān)鍵樞紐,在流程智能工廠的建設(shè)與應用中發(fā)揮著不可替代
    的頭像 發(fā)表于 07-28 10:17 ?549次閱讀
    基于工業(yè)物聯(lián)網(wǎng)平臺的<b class='flag-5'>全</b><b class='flag-5'>流程</b>智能工廠應用

    一文看懂芯片的設(shè)計流程

    引言:前段時間給大家做了芯片設(shè)計的知識鋪墊(關(guān)于芯片設(shè)計的一些基本知識),今天這篇,我們正式介紹芯片設(shè)計的具體流程。芯片分為數(shù)字
    的頭像 發(fā)表于 07-03 11:37 ?2614次閱讀
    一文看懂<b class='flag-5'>芯片</b>的設(shè)計<b class='flag-5'>流程</b>

    低溫酸奶流程數(shù)據(jù)采集遠程監(jiān)控系統(tǒng)

    、冷鏈、冷庫庫等多個節(jié)點,實時采集電流、流量、溫度等數(shù)據(jù)并傳輸?shù)綌?shù)之能IOT管理平臺中,從而實現(xiàn)對低溫酸奶生產(chǎn)流程的監(jiān)控、告警、管理與控制,能夠有效確保產(chǎn)品品質(zhì)穩(wěn)定,提高生產(chǎn)效率,降低運營成本,增強企業(yè)市場競爭
    的頭像 發(fā)表于 06-16 10:57 ?370次閱讀
    低溫酸奶<b class='flag-5'>全</b><b class='flag-5'>流程</b>數(shù)據(jù)采集遠程監(jiān)控系統(tǒng)

    智能無人設(shè)備從IP核到系統(tǒng)的流程功能安全問題初探

    功能安全是為許多智能無人設(shè)備保駕護航的重要措施,因此需要引起從IP到芯片和系統(tǒng)等各環(huán)節(jié)的重視,除了獲得由權(quán)威機構(gòu)在進行流程審核,覆蓋開發(fā)流程、測試報告及安全案例完整性之后獲得ASIL
    的頭像 發(fā)表于 05-15 14:52 ?511次閱讀
    智能無人設(shè)備從IP核到系統(tǒng)的<b class='flag-5'>全</b><b class='flag-5'>流程</b>功能安全問題初探

    PCBA 加工環(huán)節(jié)大盤點,報價流程及周期深度剖析

    一站式PCBA加工廠家今天為大家講講PCBA加工主要包括哪些環(huán)節(jié)?PCBA加工報價流程與周期解析。在電子制造領(lǐng)域,PCBA加工(Printed Circuit Board Assembly)是實現(xiàn)
    的頭像 發(fā)表于 05-15 09:13 ?1232次閱讀

    芯知識|廣州唯創(chuàng)電子語音芯片開發(fā)流程解析:從選型到量產(chǎn)的實踐指南

    三大核心展開。通過模塊化設(shè)計與完善的開發(fā)支持體系,開發(fā)者可在30天內(nèi)完成從概念驗證到批量生產(chǎn)的流程。二、系統(tǒng)化開發(fā)流程詳解1.芯片選型:需求驅(qū)動的精準匹配1.1
    的頭像 發(fā)表于 05-13 08:19 ?855次閱讀
    芯知識|廣州唯創(chuàng)電子語音<b class='flag-5'>芯片</b>開發(fā)<b class='flag-5'>全</b><b class='flag-5'>流程</b>解析:從選型到量產(chǎn)的實踐指南

    電源開關(guān)EMC電磁兼容性測試整改:測試到優(yōu)化的流程

    南柯電子|電源開關(guān)EMC電磁兼容性測試整改:測試到優(yōu)化的流程
    的頭像 發(fā)表于 04-16 11:26 ?1718次閱讀
    電源開關(guān)EMC電磁兼容性測試整改:測試到優(yōu)化的<b class='flag-5'>全</b><b class='flag-5'>流程</b>