關(guān)鍵要點
為什么IC設(shè)計需要從兩個不同的方向入手。
了解準(zhǔn)備IC設(shè)計文件的過程。
成本和收益問題限制了IC的物理設(shè)計。
密集晶體管數(shù)硅晶片始于一系列IC設(shè)計步驟。
盡管晶體管的推出相對較晚,但它是人類歷史上生產(chǎn)最多的產(chǎn)品。除非出現(xiàn)完全不可預(yù)見的技術(shù)突破,否則這種情況不太可能改變;自推出以來的幾十年里,器件晶體管的數(shù)量呈指數(shù)級增長,而小型化制造奇跡是數(shù)字革命的核心。然而,晶體管數(shù)量增加的趨勢正在突破設(shè)計和制造工藝的極限。IC設(shè)計構(gòu)建了一個迭代過程,將對細(xì)節(jié)的關(guān)注與對設(shè)備特性和功能的高層次、系統(tǒng)的包含結(jié)合起來。
迭代和雙向設(shè)計動機
IC設(shè)計步驟類似于PCB設(shè)計,但由于更多的約束和更嚴(yán)格的公差而產(chǎn)生差異。超大規(guī)模集成電路(VLSI)指導(dǎo)IC設(shè)計,將數(shù)十億MOSFET組合到一個芯片中,實現(xiàn)密集的電子功能,如片上系統(tǒng)(SoC)。與PCB設(shè)計類似,VLSI設(shè)計流程是一個迭代過程,但需要注意的是,物理制造過程中的迭代比小批量原型要昂貴得多。而且,與PCB設(shè)計不同的是芯片在制造后缺乏用戶可維護(hù)性——它是一種二進(jìn)制的,不是成功就是失敗。
IC設(shè)計的迭代性質(zhì)源于自上而下和自下而上的設(shè)計風(fēng)格的組合:
自上而下的設(shè)計是逆向工程意義上的分解。設(shè)計團(tuán)隊制定好的系統(tǒng)框架,然后在設(shè)計過程中為子系統(tǒng)添加細(xì)節(jié)。
自下而上的設(shè)計是先構(gòu)建子系統(tǒng),然后再將各個子系統(tǒng)合并到系統(tǒng)中。
雖然大部分IC設(shè)計側(cè)重于自下而上的方法,因為它允許最精細(xì)的細(xì)節(jié)來塑造更高水平的設(shè)計復(fù)雜性,但自上而下的方法可以幫助利用自下而上的設(shè)計來改善性能結(jié)果。例如,尺寸是IC的兩個主要設(shè)計約束之一,在沒有準(zhǔn)確估計芯片面積的情況下實施自上而下的架構(gòu)設(shè)計可能會超出分配的空間。相反,IC設(shè)計應(yīng)盡早集成物理約束,以構(gòu)建具有互補特性的器件功能。最好的設(shè)計綜合了自下而上的復(fù)雜性和對自上而下方法的約束:
概念設(shè)計-IC的規(guī)格。與所有工程一樣,IC特性將有合理的權(quán)衡,以符合設(shè)計意圖。然而,IC布局將允許在這些限制范圍內(nèi)有很大的自由度,允許設(shè)計者選擇最合適的拓?fù)浣Y(jié)構(gòu)和布局
原理圖設(shè)計和仿真 -IC的組件需要互連定義。網(wǎng)表必須完整描述與電源、接地和外部 I/O 引腳的連接。為了正確實現(xiàn)原理圖,設(shè)計團(tuán)隊必須創(chuàng)建表示元件分組的符號,稱為電路模塊。除了布局之外,這些模塊也是設(shè)計仿真階段不可或缺的一部分。仿真階段是有雙重意義的:設(shè)計驗證和優(yōu)化性能。
布局和驗證 -布局可以增強或抑制關(guān)鍵性能,主要是IC的功率、尺寸和運行速度。此外,精心的布局會抵消寄生電阻和電容的影響。然后,布局將使用可配置的DFM約束執(zhí)行設(shè)計規(guī)則檢查(DRC),以檢測設(shè)計的IC與制造要求之間的沖突。
布局后仿真 -在確定布局和原理圖之間不存在差異后,此階段將是原理圖級仿真的改進(jìn)版本。它是一種更強大的仿真,可將寄生效應(yīng)和信號延遲參數(shù)納入評估中,從而準(zhǔn)確模擬實際性能。仿真后的結(jié)果提供了有關(guān)布局的反饋,相關(guān)的設(shè)計規(guī)范可能需要進(jìn)一步修訂。
物理 IC 設(shè)計步驟的細(xì)節(jié)
完整的設(shè)計和制造的IC之間仍然存在著巨大的差距。制造工具和技術(shù)將要求遵守最小特征尺寸和間距規(guī)則??芍圃煨员WC將取決于迭代和先前IC設(shè)計步驟的質(zhì)量:
平面規(guī)劃 -放置數(shù)十億個單獨的晶體管是不可行的;相反,晶體管被劃分在功能模塊中,然后遞歸地定義為更小的子塊。平面圖必須最好地將這些塊分組,以最小化面積并方便布線。
布局-這個階段涉及到塊在芯片上的精確定位。第一個放置將是評估步驟之前的單元的粗略排列,旨在優(yōu)化空間,同時遵守設(shè)計限制。對布線空間的估計可指導(dǎo)放置是否需要繼續(xù)迭代。
第一次布局將是在評估步驟之前對單元進(jìn)行粗略布置,評估步驟旨在優(yōu)化空間,同時遵守設(shè)計要求限制。對布線空間的估計可指導(dǎo)布局是否需要繼續(xù)迭代。
布線-塊之間的空間為布線保留空間,布線過程跨越兩個階段。布線必須保留空間,并通過在引腳之間占用盡可能短的路徑來最小化寄生效應(yīng)的影響。首先,全局布線在金屬層之間以交替的首選方向組織連接。詳細(xì)布線如下,其中指定了這些連接的幾何形狀。
萃取-物理布局轉(zhuǎn)化為網(wǎng)表,以實現(xiàn)包含精確細(xì)節(jié)的最精確仿真水平。必須對電氣參數(shù)進(jìn)行最終檢查,以確定信號延遲和時序。
布線——塊之間的空間為互連預(yù)留了空間,連接過程分為兩個階段。布線必須保留空間,并通過占據(jù)引腳之間盡可能短的距離來最小化寄生效應(yīng)的影響。首先,全局布線以交替的優(yōu)先方向在金屬層之間組織連接。接下來是詳細(xì)的布線,它指定了這些連接的幾何形狀。
導(dǎo)出-物理布局轉(zhuǎn)化為網(wǎng)表,以進(jìn)行最精確的仿真,其中包含精確的細(xì)節(jié)。為了建立信號延遲和時序,需要對電氣參數(shù)進(jìn)行最終檢查。
使用Cadence解決方案逐步進(jìn)行IC設(shè)計
IC設(shè)計步驟需要嚴(yán)格控制和精確度,以將密集的晶體管制造納入現(xiàn)代封裝中。然而,IC設(shè)計在概念上與PCB設(shè)計中的過程相差無幾,這并不奇怪,因為IC實際上就是一塊微型化的PCB。電路板或元器件需要復(fù)雜的工具集和最先進(jìn)的建模,以不斷實現(xiàn)設(shè)計突破的性能。
結(jié)論
Cadence Allegro PCB Designer是一個綜合的PCB設(shè)計和分析工具,可涵蓋設(shè)計流程的各個方面,包括原理圖設(shè)計、布局、布線、分析等。這樣可以大大提高工作效率,減少數(shù)據(jù)傳遞和轉(zhuǎn)換過程中的錯誤和不一致性。
Cadence Allegro PCB Designer提供了一系列強大的分析工具,包括信號完整性分析、電源完整性分析、射頻噪聲分析等。這些工具可以幫助您識別和解決設(shè)計中可能存在的噪聲問題,優(yōu)化電路性能。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
IC
+關(guān)注
關(guān)注
36文章
6411瀏覽量
185708 -
IC設(shè)計
+關(guān)注
關(guān)注
38文章
1373瀏覽量
108323 -
DFM
+關(guān)注
關(guān)注
8文章
490瀏覽量
31411
發(fā)布評論請先 登錄
相關(guān)推薦
熱點推薦
基于模型的設(shè)計在電機控制IC領(lǐng)域的應(yīng)用
為應(yīng)對日益加劇的競爭壓力,集成電路 (IC) 制造商正不斷縮短產(chǎn)品交付周期,而與此同時,設(shè)計日益復(fù)雜,再加之客戶對質(zhì)量和性能的期望值也在增加。傳統(tǒng)的設(shè)計方法是團(tuán)隊基于文檔對規(guī)范進(jìn)行驗證,并在最終量產(chǎn)版本推出之前制作多個原型。許多制造商發(fā)現(xiàn),這種方法已經(jīng)難以跟上當(dāng)前行業(yè)的
【重要通知】華秋DFM舊版本暫停服務(wù)公告
親愛的華秋DFM用戶:
感謝您一直以來對華秋DFM軟件的信任與支持! 正是因為有了你們的陪伴與反饋,我們才能持續(xù)優(yōu)化產(chǎn)品功能、提升用戶體驗,使華秋DFM不斷成長為一款更強大、更智能的工程設(shè)計輔助軟件
發(fā)表于 09-05 13:45
華秋DFM軟件丨操作教程——菜單欄-編輯功能篇
步驟可以在華秋DFM公眾號中搜索查看)。
4、其中“ 復(fù)制 ”功能,需先在左側(cè)操作層中, 選定需要復(fù)制的層 ,也就是需要操作的工作層(如下圖左邊箭頭所指的白色打√層則為操作層),然后 點擊復(fù)制,彈出
發(fā)表于 08-20 17:27
華秋DFM軟件升級時,提示“Windows找不到文件”怎么辦?
最近有用戶反饋:
登錄華秋DFM軟件,點自動升級的時候有時會報錯,導(dǎo)致無法正常升級。
其中有一種情況是:
軟件自動升級時,彈出“Windows 找不到文件\'C:\\\\Program Files
發(fā)表于 06-12 18:22
華秋DFM支持KiCad PCB了
“ ?新版的華秋 DFM 已支持打開源生的 KiCad PCB 文件?,F(xiàn)在要進(jìn)行裸板或 SMT 的 DFM 檢查更方便了! ” ? 低調(diào)的看圖神器 作為一個不怎么正經(jīng)的電子工程師,我的電腦里常年安裝
華秋DFM被殺毒軟件報毒
卡巴斯基安全軟件
用戶類型: 活動用戶
組件: 系統(tǒng)監(jiān)控
結(jié)果說明: 已刪除
類型: 木馬
名稱: PDM:Trojan.Win32.Generic
威脅級別: 高
對象類型: 進(jìn)程
對象路徑: d:\\\\program files\\\\hqdfm
對象名稱: hqdfm
發(fā)表于 04-01 17:40
IC設(shè)計步驟:跟上現(xiàn)代DFM的步伐
評論