91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么叫電氣規(guī)則呢?電氣規(guī)則檢查-ERC

冬至子 ? 來源:偉醬的芯片后端之路 ? 作者:偉醬的芯片后端之 ? 2023-12-06 14:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

ERC全稱為electrical rule checking,翻譯為電氣規(guī)則檢查。檢測的是GDS版圖中是否存在電學(xué)連接問題,屬于PV(physical verification)的一個項(xiàng)目。這也算是一個后端signoff的基本概念,今天就給大家簡單介紹一下ERC。

什么叫電氣規(guī)則呢?其實(shí)它的種類也不多,主要包括:1. MOS的gate不能直接連supply。2. cell input永遠(yuǎn)不能floating。3. 一個cell的driver最多一個,或者說output不能發(fā)生short。 4. N/P區(qū)(襯底或阱)不能floating??赡苓€有別的,不過我目前只知道這四種了,可以先了解一下。我下面分別說一下這四條規(guī)則的理由。

對于1,我們在設(shè)計芯片的時候總是會按最悲觀的情況考慮問題,因此我們會認(rèn)為PG的供電總是不穩(wěn)定的。人們的初衷可能都是簡單的,希望一個mos常開或者常關(guān),但如果直接將PG接到gate上,在電壓出現(xiàn)波動的時候(比如說由于靜電),這個mos的開關(guān)就不那么穩(wěn)定,其溝道電阻相應(yīng)會受到影響。甚至電壓波動很大的時候會發(fā)生邏輯錯誤,或者擊穿mos管。

因此實(shí)際應(yīng)用的時候,對于那些輸入一直為0或者一直為1的情況,我們會從PG接一個TIE cell,再接到gate上。TIE cell可以起到一個穩(wěn)定電壓、中繼的作用。

Cell的input如果floating,那個pin就是會類似一根天線,它的電壓很容易受旁邊電路的影響,此時就不能認(rèn)為它是一個完美的高電壓或者低電壓了,相對應(yīng)的數(shù)字信號就沒了意義。這里可能要聯(lián)系一點(diǎn)模擬的知識,假設(shè)高電壓是5V,低電壓是0V,我們可能就認(rèn)為4V以上就是邏輯1,1V以下就是邏輯0,所以input輸入是什么其實(shí)完全是由它的電壓決定的。

在floating的情況下,輸入就不確定,邏輯可能受到影響。除此之外還可能影響power,比如一個CMOS反相器,input如果不確定,NMOS和PMOS就處于一種“半導(dǎo)通半不導(dǎo)通”的狀態(tài)。

我們知道反向器的任何一個mos導(dǎo)通的時候另一個mos關(guān)斷,漏電流就不會很大,而這種“半導(dǎo)通半不導(dǎo)通”就會產(chǎn)生很大的漏電流,甚至?xí)龎墓茏印?/p>

Multiple driver的情況,會導(dǎo)致電路VDD和VSS發(fā)生short。還是假設(shè)兩個反相器,它們的output接在了一起,當(dāng)?shù)谝粋€反相器輸出邏輯1(高電平),第二個反相器輸出邏輯0(低電平)的時候,相當(dāng)于產(chǎn)生一條從VDD直接到VSS的電流通路。這是絕對不被允許的。

N/P floating,還是主要為了防止latch up。一般會將N well接VDD,P substrate接VSS,減小well/substrate和drain/source之間的電勢差,可以防止latch up產(chǎn)生。

一般我們會把擺放cell的區(qū)域隔一段差一個tap cell,然后塞滿filler cell,為的就是保證n/p區(qū)同一個row的cell公用,而且都能找到附近的tap cell。這一部分可以參考我之前寫的一篇介紹latch up的文章。

除了ERC之外,現(xiàn)在還有PERC的概念,就是programmable ERC。指的是用戶可以根據(jù)自己的design客制化編寫一些ERC的rule來進(jìn)行檢查,一般都是會檢查ESD相關(guān)的rule。

比如說PERC有current density檢查,就是檢查某一條專門用來ESD放電路徑上current承載能力的;還有point to point resistance檢查,是為了檢查ESD放電路徑的電阻,需要保證它的電阻小于其他路徑的電阻,確保靜電電流走預(yù)設(shè)好的放電路徑。

PERC還支持layout的檢查和schematic的檢查,用戶就自己設(shè)定檢查規(guī)則,也很方便。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 反相器
    +關(guān)注

    關(guān)注

    6

    文章

    332

    瀏覽量

    45188
  • ERC
    ERC
    +關(guān)注

    關(guān)注

    0

    文章

    7

    瀏覽量

    10127
  • 漏電流
    +關(guān)注

    關(guān)注

    1

    文章

    280

    瀏覽量

    17934
  • 電壓波動
    +關(guān)注

    關(guān)注

    0

    文章

    59

    瀏覽量

    8700
  • GDS
    GDS
    +關(guān)注

    關(guān)注

    0

    文章

    28

    瀏覽量

    6678
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    從基于規(guī)則到基于模型的OPC和反演光刻技術(shù)

    通過觀察偏移、輔助圖形、襯線和其他掩模校正方法對光刻成像的影響,可以建立用作掩模版圖校正的規(guī)則
    的頭像 發(fā)表于 01-28 09:24 ?248次閱讀
    從基于<b class='flag-5'>規(guī)則</b>到基于模型的OPC和反演光刻技術(shù)

    簡單認(rèn)識eSchema電路設(shè)計工具

    eSchema電路設(shè)計工具作為一款面向?qū)I(yè)IC設(shè)計者的綜合解決方案,通過集成原理圖設(shè)計、電氣規(guī)則檢查ERC)及SPICE網(wǎng)表生成功能,構(gòu)建了從概念驗(yàn)證到仿真分析的高效閉環(huán),為復(fù)雜芯片
    的頭像 發(fā)表于 11-17 10:22 ?570次閱讀
    簡單認(rèn)識eSchema電路設(shè)計工具

    如何科學(xué)實(shí)時的監(jiān)測電氣火災(zāi)的發(fā)生?

    1電氣火災(zāi)監(jiān)控系統(tǒng)概述 電氣火災(zāi)監(jiān)控系統(tǒng)是以計算機(jī)信息技術(shù)為基礎(chǔ),對一定范圍內(nèi)的電氣火災(zāi)進(jìn)行監(jiān)控的系統(tǒng),其主要是由電氣火災(zāi)監(jiān)控探測器與電氣
    的頭像 發(fā)表于 10-13 17:12 ?736次閱讀
    如何科學(xué)實(shí)時的監(jiān)測<b class='flag-5'>電氣</b>火災(zāi)的發(fā)生?

    Altair PollEx:PCB規(guī)則檢查及系統(tǒng)EMC仿真技術(shù)

    Altair PollEx:PCB規(guī)則檢查及系統(tǒng)EMC仿真技術(shù)
    的頭像 發(fā)表于 09-17 11:19 ?5412次閱讀
    Altair PollEx:PCB<b class='flag-5'>規(guī)則</b><b class='flag-5'>檢查</b>及系統(tǒng)EMC仿真技術(shù)

    Jtti防火墻規(guī)則配置指南:從入門到精通的全面解析

    在網(wǎng)絡(luò)安全日益重要的今天,防火墻作為企業(yè)網(wǎng)絡(luò)的第一道防線,其規(guī)則配置直接決定了防護(hù)效果。本文將深入解析防火墻規(guī)則配置的核心要點(diǎn),從基礎(chǔ)概念到高級策略,幫助您構(gòu)建既安全又高效的網(wǎng)絡(luò)防護(hù)體系。我們將重點(diǎn)
    的頭像 發(fā)表于 08-25 14:44 ?510次閱讀

    電氣設(shè)計線號標(biāo)記規(guī)則

    電氣工程設(shè)計中,線號標(biāo)記是保證系統(tǒng)可維護(hù)性和安全性的基礎(chǔ)工作。一套科學(xué)、規(guī)范的線號標(biāo)記規(guī)則不僅能提高施工效率,還能為后續(xù)的檢修、改造提供清晰指引。本文將系統(tǒng)介紹電氣設(shè)計中線號標(biāo)記的基本原則、常用
    的頭像 發(fā)表于 08-23 23:12 ?4455次閱讀
    <b class='flag-5'>電氣</b>設(shè)計線號標(biāo)記<b class='flag-5'>規(guī)則</b>

    Room規(guī)則導(dǎo)致網(wǎng)絡(luò)丟失的情況,有什么好辦法解決?

    求助大佬們… 新打回來的板子,好幾個地方不導(dǎo)電,檢查了DRC和DFM都OK,Gerber也仔細(xì)看了,板廠也說按文件測沒問題... 沒辦法,只能看看原始設(shè)計文件有沒有問題… 結(jié)果發(fā)現(xiàn)孔隔離了,電源孔
    發(fā)表于 07-04 11:00

    方案分享 | ARXML 規(guī)則下 ECU 總線通訊與 ADTF 測試方案

    汽車電子開發(fā)新進(jìn)展:ARXML 規(guī)則與 ADTF 框架結(jié)合,實(shí)現(xiàn) ECU 總線通訊高效測試
    的頭像 發(fā)表于 06-25 09:53 ?3042次閱讀
    方案分享 | ARXML <b class='flag-5'>規(guī)則</b>下 ECU 總線通訊與 ADTF 測試方案

    KiCad 中的自定義規(guī)則(KiCon 演講)

    “ ?Seth Hillbrand 在 KiCon US 2025 上為大家介紹了 KiCad 的規(guī)則系統(tǒng),并詳細(xì)講解了自定義規(guī)則的設(shè)計與實(shí)例。? ” ? 演講主要圍繞 加強(qiáng) KiCad 中的自定義
    的頭像 發(fā)表于 06-16 11:17 ?2139次閱讀
    KiCad 中的自定義<b class='flag-5'>規(guī)則</b>(KiCon 演講)

    新編電氣工程師手冊

    新編電氣工程師手冊,一款最新的、最全面的電氣知識手冊。 全手冊1522頁。共五篇、四十六章。 該手冊不愧為對從事電氣專業(yè)的所有人員都實(shí)用的一部非常好的工具書。不用再一冊一冊地找了,內(nèi)容豐富,有圖有
    發(fā)表于 06-03 16:26

    時源芯微 PCB 布線規(guī)則詳解

    ,特別是在信號速率較高時,需利用地平面隔離各布線層,用地信號線隔離各信號線。 走線開環(huán)檢查規(guī)則 通常情況下,禁止出現(xiàn)一端浮空的布線(即 Dangling Line),這主要是為了防止“天線效應(yīng)”,減少不必要的干擾輻射與接收,否則可能引發(fā)難以預(yù)估
    的頭像 發(fā)表于 05-20 16:28 ?914次閱讀

    旺詮合金電阻的命名規(guī)則

    旺詮合金電阻的命名規(guī)則相對嚴(yán)謹(jǐn)且包含豐富的信息,通常包括電阻值、精度、溫度系數(shù)和功率等級等關(guān)鍵參數(shù)。以下是對旺詮合金電阻命名規(guī)則的詳細(xì)解讀: 一、電阻值 電阻值是電阻本身的物理特性,通常以歐姆
    的頭像 發(fā)表于 05-20 11:22 ?636次閱讀
    旺詮合金電阻的命名<b class='flag-5'>規(guī)則</b>

    概倫電子先進(jìn)電路檢查分析平臺工具NanoSpice CCK介紹

    NanoSpiceCCK是一款先進(jìn)的電路檢查可靠性分析工具,支持晶體管級全面的ERC、SOA電路檢查,適用于前后仿電路規(guī)則檢查功能,能夠快速
    的頭像 發(fā)表于 04-23 15:05 ?886次閱讀
    概倫電子先進(jìn)電路<b class='flag-5'>檢查</b>分析平臺工具NanoSpice CCK介紹

    Altium Designer中PCB設(shè)計規(guī)則設(shè)置

    在使用 Altium Designer 進(jìn)行PCB設(shè)計時,除了電氣間距(Clearance)等基礎(chǔ)規(guī)則外, 導(dǎo)線寬度、阻焊層、內(nèi)電層連接、銅皮敷設(shè)等規(guī)則也同樣重要 。這些設(shè)置不僅影響布線效率,還決定了成品板的可制造性與可靠性。
    的頭像 發(fā)表于 04-17 13:54 ?8124次閱讀
    Altium Designer中PCB設(shè)計<b class='flag-5'>規(guī)則</b>設(shè)置

    如何在特定區(qū)域設(shè)置線寬、線距規(guī)則

    “ ?今天偷個懶,分享一個 Hayden 大佬提供的自定義規(guī)則,非常實(shí)用。可以在特定區(qū)域(如BGA器件范圍內(nèi))定義特殊的線寬、線距規(guī)則。? ” 就是下面這段自定義規(guī)則,表示 U10
    的頭像 發(fā)表于 03-19 11:20 ?1294次閱讀
    如何在特定區(qū)域設(shè)置線寬、線距<b class='flag-5'>規(guī)則</b>