91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

打破I/O 墻,還得靠高速接口IP和 Chiplet

E4Life ? 來(lái)源:電子發(fā)燒友網(wǎng) ? 作者:周凱揚(yáng) ? 2023-12-29 00:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報(bào)道(文/周凱揚(yáng))隨著 AI自動(dòng)駕駛等應(yīng)用的興起,SoC 的設(shè)計(jì)變得愈發(fā)復(fù)雜,絕大多數(shù)走上自研芯片的公司都將絕大部分精力放在了計(jì)算單元上,比如自研核心、異構(gòu)計(jì)算等等。畢竟計(jì)算單元的算力決定了其性能上限,高性能產(chǎn)品也更容易收獲來(lái)自 AI、HPC、汽車(chē)等領(lǐng)域客戶(hù)的訂單。

打造這樣一個(gè)高性能SoC,尤其是面向數(shù)據(jù)中心和自動(dòng)駕駛的高性能 SoC,高速接口同樣少不了,然而這一領(lǐng)域的自研壁壘就比較高了,往往需要組建專(zhuān)門(mén)的團(tuán)隊(duì)。所以絕大多數(shù)廠商會(huì)選擇獲取第三方高速接口 IP的授權(quán)或者直接購(gòu)買(mǎi) Chiplet,從而縮短芯片的上市時(shí)間。

高速接口 IP

在數(shù)據(jù)中心,若想要發(fā)揮最新的 800Gbps 以太網(wǎng)的全部速度,就必須使用一個(gè)高速串行總線(xiàn)接口來(lái)匹配,為此不少 NIC/DPU和交換機(jī)廠商都在基于112G 以太網(wǎng)PHY IP開(kāi)發(fā)支持 PAM-4 的 800Gbps 產(chǎn)品。諸如 Alphaware、新思、Cadence等廠商,都基于新的工藝節(jié)點(diǎn)推出了 112G 的IP。據(jù)統(tǒng)計(jì),112G 以太網(wǎng)的部署將在 2025 年達(dá)到峰值,這是因?yàn)橐脒M(jìn)一步控制功耗,此類(lèi) IP 也已經(jīng)過(guò)渡到 3nm 工藝,而 2025 年 3nm 也將成為主流節(jié)點(diǎn)之一。

此外,未來(lái)的 1.6Tbps 以太網(wǎng)也已經(jīng)在規(guī)劃中了,接口 IP 廠商們也迅速開(kāi)啟了新一輪的布局和研發(fā)。以新思為例,在今年的TSMC Symposium上,新思成功展示了在背板通道上實(shí)現(xiàn) 224G 以太網(wǎng) PHY IP 的互操作,支持 PAM-4/6,可以與下一代可插拔近封裝光學(xué)(NPO)和共封裝光學(xué)(CPO)應(yīng)用完美匹配。

數(shù)據(jù)到達(dá)服務(wù)器上后,仍需要利用高速接口,為存儲(chǔ)和加速器提供高速連接的支持,比如 PCIe 和 CXL 等,這才是 PCIe 6.0早早就被下一代 AI 芯片設(shè)計(jì)納入考量的原因,不少大廠和初創(chuàng)公司的產(chǎn)品路線(xiàn)圖上,都能看到 PCIe 6.0 的身影。

新思也在今年開(kāi)啟了 PCIe 6.0 IP 的進(jìn)程,Intel Innovation 2023大會(huì)上,新思在英特爾的PCIe 6.0 測(cè)試芯片上,展示了其 PCIe 6.0 IP在 FPGA 實(shí)現(xiàn)與測(cè)試芯片的互操作。這也與英特爾開(kāi)啟 IDM 2.0 路線(xiàn)后的 EDA/IP 合作緊密相關(guān),今年 8 月,新思與英特爾宣布在英特爾未來(lái)的先進(jìn)工藝節(jié)點(diǎn)上拓展合作關(guān)系,所以未來(lái)新思的一眾標(biāo)準(zhǔn)化高速接口 IP,也會(huì)對(duì)英特爾的Intel 3 和 Intel 18A 等節(jié)點(diǎn)提供支持。

當(dāng)然,要說(shuō)從商業(yè)角度來(lái)看,目前新思的高速接口 IP 還是在與臺(tái)積電的合作中取得了最大的成功。如果你對(duì)今年推出的各種高性能 AI 芯片有所關(guān)注的話(huà),就會(huì)發(fā)現(xiàn)其中不少都用到了新思的DesignWare高速接口 IP。

在臺(tái)積電每年舉辦的OIP生態(tài)系統(tǒng)論壇上,新思往往是年度接口IP 合作伙伴這一獎(jiǎng)項(xiàng)的常勝者。比如今年,除了N2、N3P 設(shè)計(jì)架構(gòu)、毫米波解決方案、3Dblox 設(shè)計(jì)原型解決方案以及與 Ansys、是德科技RF 參考設(shè)計(jì)流上的合作獲獎(jiǎng)外,新思在 N3E 工藝節(jié)點(diǎn)上提供的接口 IP 方案,也獲得了臺(tái)積電的接口 IP 大獎(jiǎng),這些也都體現(xiàn)了新思在高速接口 IP 上的整體實(shí)力。

Chiplet互聯(lián)

早在數(shù)年前Chiplet就已經(jīng)面世了,但介于當(dāng)時(shí)有限的互聯(lián)接口生態(tài),幾乎是只有半導(dǎo)體巨頭獨(dú)享,也沒(méi)有公開(kāi)的市場(chǎng)供設(shè)計(jì)公司購(gòu)買(mǎi)現(xiàn)成的 Chiplet并用于先進(jìn)封裝中。這與 Chiplet 的數(shù)據(jù)互聯(lián)標(biāo)準(zhǔn)有關(guān),要想在封裝內(nèi)不同的 Chiplet 之間實(shí)現(xiàn)數(shù)據(jù)傳輸,就必須確定下標(biāo)準(zhǔn)。

wKgZomWNUjKAQEmpAAICQEqlxVw203.png
不同標(biāo)準(zhǔn)的吞吐量、密度和時(shí)延 / Cadence


如果我們來(lái)看上圖所示的互聯(lián)標(biāo)準(zhǔn)就會(huì)發(fā)現(xiàn),除了 BOW 和 HBM 以外,Chiplet 可用接口幾乎都是大廠開(kāi)發(fā)的專(zhuān)有標(biāo)準(zhǔn)。如此一來(lái),不僅設(shè)計(jì)受限,還必須獲得 IP 授權(quán)才能為自己的產(chǎn)品選用合適的接口,這也就是 UCIe 標(biāo)準(zhǔn)的成立如此重要的原因。

采用并行總線(xiàn)架構(gòu)的UCIe 可以看作是性能更高的 BOW,且不像 HBM 一樣只局限于 DRAM,追求的是通用 Chiplet 之間的高速互聯(lián)互通,也支持 PCIe 和 CXL 等協(xié)議。在 Chiplet 技術(shù)逐漸成熟的當(dāng)下,芯粒接口標(biāo)準(zhǔn)和相關(guān)的統(tǒng)一生態(tài)已經(jīng)初具雛形,為此產(chǎn)業(yè)鏈上下游都在跟進(jìn)這一新的設(shè)計(jì)路線(xiàn)。但由于與 Chiplet設(shè)計(jì)緊密相關(guān)的先進(jìn)封裝方案成本高、產(chǎn)能低,所以基于 Chiplet 設(shè)計(jì) SoC的更大規(guī)模量產(chǎn)還未實(shí)現(xiàn)。

為此國(guó)內(nèi) IP 廠商奎芯科技也提出了自己的解決方案,作為國(guó)內(nèi)領(lǐng)先的高速接口 IP 和 Chiplet 廠商,其在 2023 年成功研發(fā)了 LPDDR5X、LPDDR4X和 ONFI 5.1接口 IP,也推出了基于 UCIe 標(biāo)準(zhǔn)的 D2D 接口 IP 以及 M2Link 系列接口芯粒產(chǎn)品。

而 M2LINK,就是奎芯科技為解決 HBM 互聯(lián)提供的 UCIe Chiplet解決方案,實(shí)現(xiàn)HBM 與 SoC 的解耦。從不少采用 HBM 方案的芯片設(shè)計(jì)中可以看出,主 SoC 是與 HBM 緊緊相連且對(duì)齊的,SoC 的設(shè)計(jì)中也必須把HBM IP 占用面積和所用工藝考慮在內(nèi),這樣一來(lái)SoC 的設(shè)計(jì)就頻繁受限了,更不用說(shuō)追求大容量 HBM必須考慮的成本和產(chǎn)能問(wèn)題。

而奎芯科技的 M2LINK D2D 則利用一顆額外的 Chiplet 將 HBM 接口協(xié)議,轉(zhuǎn)換成 UCIe 接口協(xié)議,這樣主 SoC 的設(shè)計(jì)上只需將原來(lái)的 HBM IP 替換為 UCIe IP。根據(jù)奎芯科技提供的數(shù)據(jù),這樣的改動(dòng)可以讓 SoC 可利用面積增大 44%,最大芯片尺寸擴(kuò)大兩倍,SoC 與 DRAM 模組之間的距離可以拉遠(yuǎn)至 25mm。且其M2Link D2D產(chǎn)品支持 2D 封裝,只需基于臺(tái)積電 12nm 工藝節(jié)點(diǎn)即可實(shí)現(xiàn)。

寫(xiě)在最后

隨著越來(lái)越多的廠商跨界加入自研芯片的行列,尤其是云服務(wù)廠商和互聯(lián)網(wǎng)廠商,IP 市場(chǎng)還將迎來(lái)新一輪的增長(zhǎng)。而在他們加大投入的過(guò)程中,我們也能清楚地看到,接口 IP 營(yíng)收的復(fù)合增長(zhǎng)率開(kāi)始高過(guò)處理器 IP,尤其是PCIe、DDR 內(nèi)存控制器與 SerDes 相關(guān)的產(chǎn)品。

而 Chiplet 作為更為簡(jiǎn)單快捷的設(shè)計(jì)路線(xiàn),在 UCIe 生態(tài)壯大后,也勢(shì)必會(huì)成為新的主流。至于國(guó)產(chǎn)IP 和 Chiplet 廠商,還需要在更先進(jìn)的工藝節(jié)點(diǎn)上盡快獲得硅驗(yàn)證,也不能止步于提供單一的解決方案,因?yàn)橐徽臼降慕鉀Q方案在不少設(shè)計(jì)廠商看來(lái)或許更有吸引力。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 高速接口
    +關(guān)注

    關(guān)注

    1

    文章

    73

    瀏覽量

    15298
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    495

    瀏覽量

    13604
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    MAX7310:2線(xiàn)接口8位I/O端口擴(kuò)展器的詳細(xì)解析

    MAX7310:2線(xiàn)接口8位I/O端口擴(kuò)展器的詳細(xì)解析 在電子設(shè)備設(shè)計(jì)中,I/O端口擴(kuò)展器是一種常見(jiàn)且重要的組件,它可以幫助系統(tǒng)增加可用的
    的頭像 發(fā)表于 02-04 15:20 ?184次閱讀

    MAX6956:2 線(xiàn)接口的 LED 顯示驅(qū)動(dòng)與 I/O 擴(kuò)展器的深度解析

    MAX6956:2 線(xiàn)接口的 LED 顯示驅(qū)動(dòng)與 I/O 擴(kuò)展器的深度解析 在電子設(shè)計(jì)領(lǐng)域,LED 顯示驅(qū)動(dòng)與 I/O 擴(kuò)展器是常見(jiàn)且關(guān)鍵的
    的頭像 發(fā)表于 02-03 15:15 ?158次閱讀

    如何突破AI存儲(chǔ)?深度解析ONFI 6.0高速接口Chiplet解耦架構(gòu)

    的零誤碼與穩(wěn)定性 量產(chǎn)背書(shū)25+ 成功案例, 10+ 全球客戶(hù)證明方案的成熟度與商業(yè)可靠性 4. 戰(zhàn)略演進(jìn):從單一IPChiplet基礎(chǔ)設(shè)施平臺(tái)跨越奎芯科技不僅提供“設(shè)計(jì)藍(lán)圖”,更通過(guò)M2LINK
    發(fā)表于 01-29 17:32

    國(guó)產(chǎn)高性能ONFI IP解決方案全解析

    單一IPChiplet架構(gòu)? 接口解耦與異質(zhì)集成:奎芯通過(guò) M2LINK 等互聯(lián)方案,將高速接口IP
    發(fā)表于 01-13 16:15

    TCA9555:低電壓16位I2C和SMBus I/O擴(kuò)展器的全面解析

    范圍設(shè)計(jì),可通過(guò)I2C接口為大多數(shù)微控制器家族提供通用的遠(yuǎn)程I/O擴(kuò)展功能。它具有低待機(jī)電流消耗(最大3.5μA)、5V容限I/
    的頭像 發(fā)表于 12-25 10:05 ?540次閱讀

    TCA6424A:低電壓24位I2C和SMBus I/O擴(kuò)展器的深度解析

    TCA6424A:低電壓24位I2C和SMBus I/O擴(kuò)展器的深度解析 在電子設(shè)計(jì)領(lǐng)域,I/O擴(kuò)展器是一種常見(jiàn)且重要的組件,它能為微控制器
    的頭像 發(fā)表于 12-24 15:30 ?346次閱讀

    工業(yè)網(wǎng)關(guān)的IO接口有哪些類(lèi)型

    連接數(shù)字信號(hào)設(shè)備,如開(kāi)關(guān)、傳感器、繼電器等,實(shí)現(xiàn)開(kāi)關(guān)量信號(hào)的輸入和輸出。 特點(diǎn) :數(shù)字I/O接口通常具有高速、高精度的特點(diǎn),能夠準(zhǔn)確捕捉和傳輸數(shù)字信號(hào)。 應(yīng)用 :廣泛應(yīng)用于工業(yè)自動(dòng)化控
    的頭像 發(fā)表于 12-02 09:27 ?548次閱讀

    淺談光學(xué)I/O模塊的熱挑戰(zhàn)

    服務(wù)器和機(jī)架式網(wǎng)絡(luò)基礎(chǔ)設(shè)施系統(tǒng)內(nèi)的光學(xué) I/O 模塊通常接受主動(dòng)冷卻系統(tǒng)的直接冷卻,特別是來(lái)自機(jī)架式設(shè)備前面板的強(qiáng)制風(fēng)冷。機(jī)架式設(shè)備的散熱設(shè)計(jì)需要平衡 I/O 模塊的熱管理與處理器或
    的頭像 發(fā)表于 11-03 09:32 ?777次閱讀
    淺談光學(xué)<b class='flag-5'>I</b>/<b class='flag-5'>O</b>模塊的熱挑戰(zhàn)

    工業(yè)人速看!什么是耦合器模塊?什么是插片式I/O模塊?

    PLC)進(jìn)行通信的接口和樞紐。它本身不直接連接現(xiàn)場(chǎng)的傳感器,而是負(fù)責(zé)管理連接到其身上的各種I/O模塊。 主要功能 通信接口:它提供與上級(jí)控制網(wǎng)絡(luò)的物理連接
    的頭像 發(fā)表于 11-03 09:31 ?771次閱讀
    工業(yè)人速看!什么是耦合器模塊?什么是插片式<b class='flag-5'>I</b>/<b class='flag-5'>O</b>模塊?

    如何利用XPIO構(gòu)建并實(shí)現(xiàn)帶有Strobe的高速接口設(shè)計(jì)

    在 AMD Versal 自適應(yīng) SoC 器件中,SelectIO 是實(shí)現(xiàn)高速接口的重要組成部分。它為器件提供了靈活且高性能的通用 I/O 資源,支持多種工作模式,能夠滿(mǎn)足源同步
    的頭像 發(fā)表于 10-17 09:22 ?2527次閱讀
    如何利用XPIO構(gòu)建并實(shí)現(xiàn)帶有Strobe的<b class='flag-5'>高速</b><b class='flag-5'>接口</b>設(shè)計(jì)

    TCA9536 4位I2C/SMBus I/O擴(kuò)展器技術(shù)解析

    Texas Instruments TCA9536 4位I/O擴(kuò)展器用于I^2^C總線(xiàn),可在1.65V至 5.5V的V~CC~ 下運(yùn)行。它可通過(guò)I^2^C
    的頭像 發(fā)表于 09-19 14:45 ?816次閱讀
    TCA9536 4位<b class='flag-5'>I</b>2C/SMBus <b class='flag-5'>I</b>/<b class='flag-5'>O</b>擴(kuò)展器技術(shù)解析

    TCA9537遠(yuǎn)程4位I2C/SMBus I/O擴(kuò)展器技術(shù)解析與應(yīng)用指南

    Texas Instruments TCA9537遠(yuǎn)程4位I^2^C和SMBus I/O擴(kuò)展器在1.65V至5.5V V~CC~電壓下運(yùn)行,可通過(guò)I2C
    的頭像 發(fā)表于 09-15 16:00 ?999次閱讀
    TCA9537遠(yuǎn)程4位<b class='flag-5'>I</b>2C/SMBus <b class='flag-5'>I</b>/<b class='flag-5'>O</b>擴(kuò)展器技術(shù)解析與應(yīng)用指南

    晟聯(lián)科受邀出席臺(tái)積電技術(shù)研討會(huì),高速接口IP組合及解決方案助推海量數(shù)據(jù)暢行

    接口 IP 組合與解決方案,助力客戶(hù)創(chuàng)新。 高速接口IP組合驚艷亮相,“打破邊界,讓數(shù)據(jù)暢行”
    的頭像 發(fā)表于 07-01 10:26 ?616次閱讀
    晟聯(lián)科受邀出席臺(tái)積電技術(shù)研討會(huì),<b class='flag-5'>高速</b><b class='flag-5'>接口</b><b class='flag-5'>IP</b>組合及解決方案助推海量數(shù)據(jù)暢行

    MAX7325 I2C端口擴(kuò)展器,提供8路推挽式I/O和8個(gè)漏極開(kāi)路I/O技術(shù)手冊(cè)

    MAX7325 2線(xiàn)串行接口外設(shè)具有16路I/O端口。其中8路為推挽輸出,另外8路為I/O端口,帶有可選擇的內(nèi)部上拉和瞬態(tài)檢測(cè)功能。8路
    的頭像 發(fā)表于 05-22 15:27 ?986次閱讀
    MAX7325 <b class='flag-5'>I</b>2C端口擴(kuò)展器,提供8路推挽式<b class='flag-5'>I</b>/<b class='flag-5'>O</b>和8個(gè)漏極開(kāi)路<b class='flag-5'>I</b>/<b class='flag-5'>O</b>技術(shù)手冊(cè)

    怎樣使用無(wú)線(xiàn) I/O 網(wǎng)關(guān)搭建物聯(lián)網(wǎng)系統(tǒng)

    、智慧城市等。 ? ?● 根據(jù)應(yīng)用場(chǎng)景確定需要監(jiān)測(cè)和控制的具體設(shè)備及其參數(shù)。 2. 設(shè)備兼容性: ? ?● 確定網(wǎng)關(guān)需要支持的設(shè)備類(lèi)型、通信協(xié)議和接口。 ? ?● 確保無(wú)線(xiàn)I/O網(wǎng)關(guān)能夠與現(xiàn)場(chǎng)的傳感器、執(zhí)行器等設(shè)備兼容。 二、選
    的頭像 發(fā)表于 04-13 07:35 ?1109次閱讀
    怎樣使用無(wú)線(xiàn) <b class='flag-5'>I</b>/<b class='flag-5'>O</b> 網(wǎng)關(guān)搭建物聯(lián)網(wǎng)系統(tǒng)