芯和半導(dǎo)體創(chuàng)始人、總裁代文亮博士近日接受《大半導(dǎo)體產(chǎn)業(yè)網(wǎng)》專訪,探討在AI時代EDA的發(fā)展機遇,以下是專訪主要內(nèi)容。
中國的優(yōu)勢在于龐大的市場和人力資源,同時應(yīng)用場景足夠多樣。
AI和HPC正迅速發(fā)展,對芯片技術(shù)提出了更高的要求,傳統(tǒng)的SoC在應(yīng)對這些需求時已顯得力不從心。Chiplet技術(shù)作為一種新興的解決方案,通過將不同功能模塊集成在一起,提供了更高效、更靈活的芯片設(shè)計方式。
在Chiplet設(shè)計中,EDA工具需要提供全面支持,包括電源、信號的完整性、多物理場的分析以及整個系統(tǒng)的驗證。國內(nèi)先進工藝逐漸受到管控,Chiplet被視為一條值得嘗試的變通之路。在ICCAD-Expo 2024期間,芯和半導(dǎo)體創(chuàng)始人、總裁代文亮博士表示,為了將設(shè)計遷移到Chiplet架構(gòu)中,芯和半導(dǎo)體正積極與生態(tài)圈上下游的廠商合作,探討通過TSV解決信號損耗、干擾等問題?!安AЩ宓膽?yīng)用能針對具體方案調(diào)整CTE、DKDF介電常數(shù)、損耗等,芯和半導(dǎo)體也在積極地與玻璃廠商、材料廠商深度合作,實現(xiàn)創(chuàng)新突破。”
代博士指出,中國的優(yōu)勢在于龐大的市場和人力資源,同時應(yīng)用場景足夠多樣?!半m然工藝并不是最完美的,但是可以從系統(tǒng)架構(gòu)、通訊協(xié)議標(biāo)準(zhǔn)等方面進行優(yōu)化,此前我們提SoC,之后出現(xiàn)了SiP,再往后Chiplet成為一個趨勢。”他認為,后期應(yīng)該從系統(tǒng)整機架構(gòu)的角度去優(yōu)化設(shè)計。
“Chiplet最大的優(yōu)勢就是可以集成毫米波、硅光等技術(shù),以及存儲等功能。這樣,我們就不再依賴于某種特定的工藝,也許我們的芯片面積會大一點,但可以通過優(yōu)化布局來減小,主要是要確保散熱效果良好。”代博士說道,另外,行業(yè)也瞄準(zhǔn)STCO——系統(tǒng)技術(shù)協(xié)同優(yōu)化的方向去突破單個芯片的局限。
STCO作為DTCO的延伸和發(fā)展,將協(xié)同優(yōu)化的范圍進一步擴大到了系統(tǒng)層面。它不僅涵蓋了電路與工藝的協(xié)同優(yōu)化,還深入考慮了2.5D/3D IC封裝技術(shù)、系統(tǒng)互連、軟件優(yōu)化等系統(tǒng)級因素,目標(biāo)是在系統(tǒng)整體層面實現(xiàn)性能、功耗和成本的最佳平衡。
隨著STCO的發(fā)展,EDA工具需要考慮更多系統(tǒng)級因素。例如,封裝技術(shù)、互連技術(shù)、軟件優(yōu)化等都成為影響系統(tǒng)性能的關(guān)鍵因素。因此,EDA工具需要具備更高的抽象層次和更強的跨領(lǐng)域協(xié)同能力,以支持系統(tǒng)級優(yōu)化的實現(xiàn)。這要求EDA工具能夠集成多種優(yōu)化算法和仿真模型,為設(shè)計師提供全面的系統(tǒng)級優(yōu)化解決方案。
芯和半導(dǎo)體圍繞“集成系統(tǒng)設(shè)計”進行技術(shù)和產(chǎn)品的戰(zhàn)略布局,開發(fā)由AI人工智能技術(shù)加持的多物理引擎技術(shù),以“仿真驅(qū)動設(shè)計”的理念,提供從芯片、封裝、模組、PCB板級、互連到整機系統(tǒng)的全棧集成系統(tǒng)級EDA解決方案,實現(xiàn)系統(tǒng)內(nèi)各種芯片及硬件的高速高頻互連。
以往在 EDA 設(shè)計過程中,很少考慮風(fēng)冷、液冷等散熱技術(shù),但如今在設(shè)計大算力芯片時,幾乎都采用液冷技術(shù)??梢姾芏鄳?yīng)用場景已發(fā)生諸多變化,EDA 設(shè)計必須與時俱進,具備自主創(chuàng)新能力?!皩τ?EDA 發(fā)展,我們要突破國產(chǎn)替代的傳統(tǒng)思維,構(gòu)建起自己的獨特設(shè)計,這是一個很好的機遇?!?舉例來說,芯和半導(dǎo)體于2021年全球首發(fā)的3DIC Chiplet 先進封裝系統(tǒng)設(shè)計分析全流程EDA平臺,通過不斷選代,已被全球多家芯片設(shè)計公司采納,用于設(shè)計下一代面向人工智能、數(shù)據(jù)中心、汽車電子和AR/VR市場的高性能計算芯片,包括CPU/GPU/NPU等領(lǐng)域,有力推動和完善了國內(nèi)Chiplet產(chǎn)業(yè)鏈的生態(tài)建設(shè)。
展望未來,代博士表示,“芯和半導(dǎo)體將繼續(xù)深耕EDA領(lǐng)域,推動國內(nèi)Chiplet生態(tài)圈的發(fā)展,以集成系統(tǒng)設(shè)計賦能AI發(fā)展?!?/p>
-
eda
+關(guān)注
關(guān)注
72文章
3113瀏覽量
182984 -
AI
+關(guān)注
關(guān)注
91文章
39820瀏覽量
301496
原文標(biāo)題:總裁專訪 | STCO發(fā)展促使EDA工具考慮更多系統(tǒng)級因素
文章出處:【微信號:Xpeedic,微信公眾號:Xpeedic】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
【「芯片設(shè)計基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗】跟著本書來看國內(nèi)波詭云譎的EDA發(fā)展之路
【「芯片設(shè)計基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗】跟著本書來看EDA的奧秘和EDA發(fā)展
【「芯片設(shè)計基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗】--中國EDA的發(fā)展
【「芯片設(shè)計基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗】+ 芯片“卡脖子”引發(fā)對EDA的重視
【「芯片設(shè)計基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗】+ 全書概覽
【「芯片設(shè)計基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗】--EDA了解與發(fā)展概況
【「芯片設(shè)計基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗】--全書概覽
【書籍評測活動NO.69】解碼中國”芯“基石,洞見EDA突圍路《芯片設(shè)計基石——EDA產(chǎn)業(yè)全景與未來展望》
智多晶EDA工具HqFpga軟件的主要重大進展
國產(chǎn)EDA又火了,那EDA+AI呢?國產(chǎn)EDA與AI融合發(fā)展現(xiàn)狀探析
芯和半導(dǎo)體立足STCO集成系統(tǒng)設(shè)計拓展生態(tài) 攜手麒麟軟件完成操作系統(tǒng)級互認證
立足STCO集成系統(tǒng)設(shè)計 芯和半導(dǎo)體在DAC上發(fā)布EDA2025軟件集
“立足STCO集成系統(tǒng)設(shè)計” 芯和半導(dǎo)體在DAC上發(fā)布EDA2025軟件集
STCO發(fā)展促使EDA工具考慮更多系統(tǒng)級因素
評論