91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RDMA over RoCE V2設(shè)計(jì)2:ip 整體設(shè)計(jì)考慮

高速傳輸與存儲(chǔ) ? 來(lái)源:高速傳輸與存儲(chǔ) ? 作者:高速傳輸與存儲(chǔ) ? 2025-07-16 08:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

設(shè)計(jì)IP需要考慮如下因素:
1)基于 IBTA 1.5 協(xié)議規(guī)范,支持 RoCE v2 標(biāo)準(zhǔn)協(xié)議傳輸,同時(shí)支持 ARP協(xié)議和 ICMP 協(xié)議。
2)基于 Xilinx CMAC 集成塊進(jìn)行開(kāi)發(fā)并獨(dú)立設(shè)計(jì) UDP/IP 協(xié)議棧。一方面,CMAC 集成塊具有多種版本,并且適用平臺(tái)多,因此本數(shù)據(jù)傳輸系統(tǒng)能夠部署在支持 CMAC 集成塊的 FPGA 開(kāi)發(fā)板上。另一方面,獨(dú)立設(shè)計(jì) UDP/IP 協(xié)議棧能夠讓本設(shè)計(jì)具有更高的數(shù)據(jù)傳輸性能并進(jìn)一步降低資源占用。
3)采用純邏輯電路開(kāi)發(fā)。設(shè)計(jì)基于純邏輯電路,可以脫離 MCU 控制獨(dú)立運(yùn)行,兼容 SoC 環(huán)境與純邏輯環(huán)境。
4)使用標(biāo)準(zhǔn) AXI 總線接口,設(shè)計(jì)使用標(biāo)準(zhǔn)化的 AXI4 及 AXI-Stream 總線接口進(jìn)行數(shù)據(jù)傳輸,同時(shí)使用標(biāo)準(zhǔn)化的 AXI-Lite 總線接口提供系統(tǒng)控制功能,在保證傳輸性能的同時(shí),使得本設(shè)計(jì)更容易集成到應(yīng)用、生產(chǎn)環(huán)境中。
5)多隊(duì)列并行管理及控制。支持系統(tǒng)運(yùn)行過(guò)程中進(jìn)行創(chuàng)建隊(duì)列、刪除隊(duì)列、隊(duì)列更改等操作。
6)DMA 傳輸。通過(guò)配置 DMA 寄存器實(shí)現(xiàn)直接的數(shù)據(jù)傳輸請(qǐng)求,同時(shí)使用突發(fā)傳輸來(lái)提高數(shù)據(jù)傳輸性能。

IP框架
這里重點(diǎn)討論P(yáng)C與FPGA之間采用RDMA RoCE v2 高速數(shù)據(jù)傳輸,F(xiàn)PGA與FPGA后面介紹。該IP系統(tǒng)的整體架構(gòu)如圖 1 所示。它通過(guò) QSFP28 接口連接上位機(jī)進(jìn)行數(shù)據(jù)傳輸;通過(guò)AXI-Lite 接口進(jìn)行系統(tǒng)控制;AXI4 接口進(jìn)行數(shù)據(jù)傳輸。在系統(tǒng)內(nèi)部,根據(jù)功能劃分為系統(tǒng)控制模塊、融合以太網(wǎng)協(xié)議棧、以太網(wǎng)協(xié)議棧和 CMAC 集成塊。以下為各功能模塊的定義。

wKgZO2h291qAYWiEAACUVqTiZiU042.png

圖1 RDMA over RoCE V2 IP框圖

該IP控制模塊是實(shí)現(xiàn)系統(tǒng)功能控制的核心模塊。RoCE v2 高速數(shù)據(jù)傳輸系統(tǒng)內(nèi)部集成了多種功能,包括 RDMA 建鏈、RDMA 隊(duì)列管理、DMA 傳輸和系統(tǒng)監(jiān)控等。
這些功能均由系統(tǒng)控制模塊進(jìn)行管理。為了對(duì)這些功能進(jìn)行高效的管理,系統(tǒng)控制模塊設(shè)計(jì)了對(duì)應(yīng)的功能控制單元及相應(yīng)的寄存器,并將這些寄存器抽象為 AXI-Lite 從機(jī)端接口,使得本數(shù)據(jù)傳輸系統(tǒng)可以簡(jiǎn)易地集成進(jìn)用戶環(huán)境。同時(shí)通過(guò) AXI-Lite 接口,用戶可以高效的與本數(shù)據(jù)傳輸系統(tǒng)進(jìn)行交互,實(shí)現(xiàn)對(duì)系統(tǒng)功能的控制,而不必了解本IP的底層工作邏輯。
融合以太網(wǎng)協(xié)議棧是實(shí)現(xiàn) RoCE v2 命令提交和完成機(jī)制的核心模塊,完成網(wǎng)絡(luò)層級(jí)中網(wǎng)絡(luò)層及應(yīng)用層功能。該模塊負(fù)責(zé)將來(lái)自系統(tǒng)控制模塊的功能請(qǐng)求轉(zhuǎn)換為RoCE v2 指令,如建鏈、斷鏈、數(shù)據(jù)傳輸,并執(zhí)行指令提交及完成機(jī)制。此外,該模塊還實(shí)現(xiàn)了 RDMA 隊(duì)列管理功能,包括隊(duì)列存儲(chǔ)、隊(duì)列創(chuàng)建及刪除、隊(duì)列仲裁等功能。同時(shí),本模塊也負(fù)責(zé)控制 DMA 數(shù)據(jù)讀寫(xiě),將數(shù)據(jù)讀寫(xiě)請(qǐng)求轉(zhuǎn)換為 AXI4 總線事務(wù),通過(guò) AXI4 總線接口讀寫(xiě)數(shù)據(jù),并負(fù)責(zé) RoCE v2 網(wǎng)絡(luò)包的封裝、解析、不變循環(huán)冗余校驗(yàn)(ICRC)生成等功能。
以太網(wǎng)協(xié)議棧模塊負(fù)責(zé)解析及組裝網(wǎng)絡(luò)包,完成網(wǎng)絡(luò)層級(jí)中傳輸層、網(wǎng)絡(luò)層及網(wǎng)絡(luò)接口層功能。首先,該模塊接收來(lái)自融合以太網(wǎng)協(xié)議棧的網(wǎng)絡(luò)包,并為其逐層添加UDP、IP 及 ETH 頭部,使其成為完整的網(wǎng)絡(luò)包后發(fā)送至 CMAC 集成塊。其次,該模塊解析來(lái)自遠(yuǎn)程主機(jī)的 ARP 或 ICMP 網(wǎng)絡(luò)包,用以實(shí)現(xiàn)網(wǎng)絡(luò)嗅探功能。最后,該模塊負(fù)責(zé)接收 CMAC 集成塊傳輸過(guò)來(lái)的網(wǎng)絡(luò)包,并對(duì)其進(jìn)行解包和解析,而后根據(jù)包的功能分發(fā)到相應(yīng)模塊或子模塊。最后,該模塊還實(shí)現(xiàn)了網(wǎng)絡(luò)擁塞處理及流量控制機(jī)
制,如 ECN 協(xié)議或 PFC 協(xié)議。

B站已給出相關(guān)性能的視頻,如想進(jìn)一步了解,請(qǐng)搜索B站用戶:專注與守望
鏈接:https://space.bilibili.com/585132944/dynamic?spm_id_from=333.1365.list.card_title.click


審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22415

    瀏覽量

    636523
  • RDMA
    +關(guān)注

    關(guān)注

    0

    文章

    99

    瀏覽量

    9621
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    RDMA設(shè)計(jì)46:RoCE v2原語(yǔ)功能:?jiǎn)芜呎Z(yǔ)義

    本博文主要交流設(shè)計(jì)思路,在本博客已給出相關(guān)博文約170篇,希望對(duì)初學(xué)者有用。注意這里只是拋磚引玉,切莫認(rèn)為參考這就可以完成商用IP設(shè)計(jì)。 續(xù)上,為便于查看,給出表1部分表1 RoCE v2原語(yǔ)功能
    發(fā)表于 03-01 23:14

    RDMA設(shè)計(jì)44:RoCE v2原語(yǔ)功能驗(yàn)證與分析

    它是RoCE v2協(xié)議進(jìn)行信息及數(shù)據(jù)交換的核心機(jī)制,也是DUT需要實(shí)現(xiàn)的核心機(jī)制之一,對(duì)該功能的仿真驗(yàn)證需要考慮指令的提交數(shù)據(jù)包的組裝及發(fā)送、數(shù)據(jù)的DMA處理等。
    的頭像 發(fā)表于 02-25 09:26 ?118次閱讀
    <b class='flag-5'>RDMA</b>設(shè)計(jì)44:<b class='flag-5'>RoCE</b> <b class='flag-5'>v2</b>原語(yǔ)功能驗(yàn)證與分析

    RDMA設(shè)計(jì)37:RoCE v2 子系統(tǒng)模型設(shè)計(jì)

    本博文主要交流設(shè)計(jì)思路,在本博客已給出相關(guān)博文160多篇,希望對(duì)初學(xué)者有用。注意這里只是拋磚引玉,切莫認(rèn)為參考這就可以完成商用IP設(shè)計(jì)。 RoCE v2 子系統(tǒng)模型是用來(lái)模擬 RoCE
    發(fā)表于 02-06 16:19

    RDMA設(shè)計(jì)30:RoCE v2 發(fā)送模塊2

    當(dāng) RoCE v2 發(fā)送模塊檢測(cè)到發(fā)送隊(duì)列非空時(shí),則從發(fā)送隊(duì)列中讀取一個(gè)發(fā)送隊(duì)列條目,并判斷請(qǐng)求類型。根據(jù)不同的請(qǐng)求類型和請(qǐng)求長(zhǎng)度進(jìn)入不同的包生成流程,這一過(guò)程由請(qǐng)求狀態(tài)機(jī)實(shí)現(xiàn)。
    的頭像 發(fā)表于 01-27 11:56 ?526次閱讀
    <b class='flag-5'>RDMA</b>設(shè)計(jì)30:<b class='flag-5'>RoCE</b> <b class='flag-5'>v2</b> 發(fā)送模塊<b class='flag-5'>2</b>

    RDMA設(shè)計(jì)29:RoCE v2 發(fā)送及接收模塊設(shè)計(jì)2

    本博文主要交流設(shè)計(jì)思路,在本博客已給出相關(guān)博文約100篇,希望對(duì)初學(xué)者有用。注意這里只是拋磚引玉,切莫認(rèn)為參考這就可以完成商用IP設(shè)計(jì)。 (1)RoCE v2 發(fā)送模塊 RoCE
    發(fā)表于 01-26 16:47

    RDMA設(shè)計(jì)28:RoCE v2 發(fā)送及接收模塊設(shè)計(jì)

    本博文主要交流設(shè)計(jì)思路,在本博客已給出相關(guān)博文約100篇,希望對(duì)初學(xué)者有用。注意這里只是拋磚引玉,切莫認(rèn)為參考這就可以完成商用IP設(shè)計(jì)。 RoCE v2 發(fā)送及接收模塊負(fù)責(zé)將用戶指令組裝為 R
    發(fā)表于 01-25 10:45

    RDMA設(shè)計(jì)19:RoCE v2 發(fā)送及接收模塊設(shè)計(jì)

    本博文主要交流設(shè)計(jì)思路,在本博客已給出相關(guān)博文約100篇,希望對(duì)初學(xué)者有用。注意這里只是拋磚引玉,切莫認(rèn)為參考這就可以完成商用IP設(shè)計(jì)。 RoCE v2 發(fā)送及接收模塊負(fù)責(zé)將用戶指令組裝
    發(fā)表于 01-06 08:08

    RDMA設(shè)計(jì)6:IP架構(gòu)2

    專注高性能存儲(chǔ)與傳輸,在本博客已給出相關(guān)博文已約80篇,希望對(duì)初學(xué)者有用。注意這里只是拋磚引玉,切莫認(rèn)為參考這就可以完成商用IP設(shè)計(jì)。IP結(jié)構(gòu)圖融合以太網(wǎng)協(xié)議棧是實(shí)現(xiàn) RoCE v2
    發(fā)表于 11-26 10:24

    RDMA設(shè)計(jì)5:RoCE V2 IP架構(gòu)

    上面分析,基于RoCE v2 高速數(shù)據(jù)傳輸IP 的高速傳輸應(yīng)用整體架構(gòu)如圖 1 所示。 圖1 基于RoCE
    發(fā)表于 11-25 10:34

    RDMA設(shè)計(jì)1:開(kāi)發(fā)必要性1之設(shè)計(jì)考慮

    場(chǎng)景下發(fā)揮出最優(yōu)性能。 二. RDMA over RoCE V2 IP 特點(diǎn) 1) 通用性 ? 采用純邏輯電路實(shí)現(xiàn), 適合不同 FPGA
    發(fā)表于 11-19 14:30

    RDMA over RoCE V2設(shè)計(jì)1:通用,穩(wěn)定及高性能!

    幾年后折羽而歸,但不影響PC領(lǐng)域成熟應(yīng)用產(chǎn)品的推廣。這里主要討論在FPGA上設(shè)計(jì)RDMA over RoCE V2,雖然已有xilinx的ernic應(yīng)用,但是性價(jià)比以及國(guó)產(chǎn)化需求還是有
    發(fā)表于 08-05 17:53

    RDMA over RoCE V2設(shè)計(jì)2ip 整體框架設(shè)計(jì)考慮

    這里重點(diǎn)討論P(yáng)C與FPGA之間采用RDMA RoCE v2 高速數(shù)據(jù)傳輸,F(xiàn)PGA與FPGA后面介紹。該IP系統(tǒng)的整體架構(gòu)如圖 1 所示。
    發(fā)表于 07-16 08:51

    RDMA over RoCE V2設(shè)計(jì)1:為什么要設(shè)計(jì)它?

    基于PC-PC或GPU-GPU之間RDMA設(shè)計(jì)已有較多廠商投入,雖然有的大廠投入幾年后折羽而歸,但不影響PC領(lǐng)域成熟應(yīng)用產(chǎn)品的推廣。這里主要討論在FPGA上設(shè)計(jì)RDMA over RoCE
    的頭像 發(fā)表于 07-15 10:58 ?690次閱讀
    <b class='flag-5'>RDMA</b> <b class='flag-5'>over</b> <b class='flag-5'>RoCE</b> <b class='flag-5'>V2</b>設(shè)計(jì)1:為什么要設(shè)計(jì)它?

    RDMA over RoCE V2設(shè)計(jì)1:通用,穩(wěn)定及高性能!

    幾年后折羽而歸,但不影響PC領(lǐng)域成熟應(yīng)用產(chǎn)品的推廣。這里主要討論在FPGA上設(shè)計(jì)RDMA over RoCE V2,雖然已有xilinx的ernic應(yīng)用,但是性價(jià)比以及國(guó)產(chǎn)化需求還是有
    發(fā)表于 07-15 10:54

    RDMA簡(jiǎn)介3之四種子協(xié)議對(duì)比

    計(jì)算,從硬件級(jí)別保證傳輸可靠,但成本較為高昂,需要使用專用的IB交換機(jī)和IB網(wǎng)卡才可以正常路由。RoCE v1與RoCE v2RoCE協(xié)議
    發(fā)表于 06-04 16:05