CDCE949-Q1 是一款基于模塊化 PLL 的低成本高性能可編程時鐘合成器、乘法器和分頻器。該器件從單個輸入頻率生成多達 9 個輸出時鐘。每個輸出都可以在系統(tǒng)內(nèi)針對高達 230MHz 的任何時鐘頻率進行編程,使用多達四個獨立的可配置 PLL。
CDCE949-Q1具有2.5V至3.3V的獨立輸出電源引腳VDDOUT。
*附件:cdce949-q1.pdf
輸入接受外部晶體或LVCMOS時鐘信號。如果使用外部晶體,片內(nèi)負(fù)載電容器足以滿足大多數(shù)應(yīng)用。負(fù)載電容器的值可在 0pF 至 20pF 之間進行編程。此外,片上VCXO是可選的,允許輸出頻率與外部控制信號(即PWM信號)同步。
深 M/N 分頻比允許從參考輸入頻率(例如 27MHz)生成零 ppm 音頻/視頻、網(wǎng)絡(luò)(WLAN、藍牙?、以太網(wǎng)、GPS)或接口(USB、IEEE1394、記憶棒)時鐘。
所有 PLL 都支持 SSC(擴頻時鐘)。SSC 可以是中心擴展或下擴展時鐘。這種技術(shù)通常用于減少電磁干擾 (EMI)。
根據(jù)PLL頻率和分頻器設(shè)置,自動調(diào)整內(nèi)部環(huán)路濾波器組件以實現(xiàn)高穩(wěn)定性,并優(yōu)化每個PLL的抖動傳遞特性。
該器件支持非易失性 EEPROM 編程,可輕松根據(jù)應(yīng)用進行定制。CDCE949-Q1 預(yù)設(shè)為出廠默認(rèn)配置(請參閱默認(rèn)設(shè)備配置部分)。該器件可以在 PCB 組裝之前重新編程為不同的應(yīng)用配置,或通過系統(tǒng)內(nèi)編程重新編程。所有器件設(shè)置都可通過SDA/SCL總線(2線串行接口)進行編程。
三個可編程控制輸入S0、S1和S2可用于控制作的各個方面,包括頻率選擇、更改SSC參數(shù)以降低EMI、PLL旁路、掉電,以及在低電平或3狀態(tài)之間選擇輸出禁用功能。
CDCE949-Q1 在 1.8V 環(huán)境中工作。該器件的工作溫度范圍為–40°C至125°C。
特性
- 符合汽車應(yīng)用標(biāo)準(zhǔn)
- 可編程時鐘發(fā)生器系列成員
- CDCE913/CDCEL913:1 個 PLL,3 個輸出
- CDCE925/CDCEL925:2 個 PLL,5 個輸出
- CDCE937/CDCEL937:3 個 PLL,7 個輸出
- CDCE949:4 個 PLL,9 個輸出
- 系統(tǒng)內(nèi)可編程性和EEPROM
- 串行可編程易失性寄存器
- 用于存儲客戶設(shè)置的非易失性EEPROM
- 高度靈活的時鐘驅(qū)動器
- 可選輸出頻率高達230MHz
- 靈活的輸入時鐘概念
- 外部晶體:8MHz至32MHz
- 片內(nèi)VCXO:拉動范圍±150ppm
- 單端LVCMOS,最高可達160MHz
- 低噪聲PLL內(nèi)核
- 集成 PLL 環(huán)路濾波器組件
- 極低周期抖動(典型值 60ps)
- 獨立的輸出電源引腳
- 3.3V 和 2.5V
- 1.8V器件電源
- 閂鎖性能符合 100mAPer JESD 78 I 類標(biāo)準(zhǔn)
- 寬溫度范圍 –40°C 至 125°C
- 采用 TSSOP 封裝
- 用于簡化 PLL 設(shè)計和編程的開發(fā)和編程套件 (TI ClockPro)
參數(shù)

?1. 產(chǎn)品概述?
CDCE949-Q1是德州儀器(TI)推出的汽車級可編程時鐘合成器,具有以下核心特性:
- ?4個獨立PLL?,支持9路LVCMOS輸出(最高230MHz)
- ?輸入靈活性?:支持外部晶體(8-32MHz)、VCXO或LVCMOS時鐘輸入
- ?輸出配置?:1.8V/2.5V/3.3V多電壓輸出,支持?jǐn)U頻時鐘(SSC)以降低EMI
- ?編程接口?:通過I2C/SMBus接口或非易失性EEPROM存儲用戶配置
?2. 關(guān)鍵功能?
- ? 擴頻時鐘(SSC) ?:支持中心擴展(±0.25%~±2.0%)和下擴展(-0.25%~-2.0%)
- ?零ppm時鐘生成?:適用于音頻/視頻、USB、以太網(wǎng)等接口時鐘
- ?自動調(diào)節(jié)?:根據(jù)PLL頻率動態(tài)優(yōu)化內(nèi)部環(huán)路濾波器,降低抖動(典型值60ps)
- ?控制引腳?:3個可編程引腳(S0/S1/S2)實現(xiàn)頻率切換、輸出使能等功能
?3. 電氣特性?
- ?工作溫度?:-40°C至125°C(汽車級)
- ?電源電壓?:1.8V核心供電,輸出支持2.5V/3.3V
- ?抖動性能?:周期抖動70-180ps(取決于配置)
?4. 應(yīng)用場景?
- 車載信息娛樂系統(tǒng)(如高清電視、DVD播放器)
- 網(wǎng)絡(luò)設(shè)備(WLAN、藍牙、以太網(wǎng)時鐘生成)
- 工業(yè)設(shè)備(打印機、RFID)
?5. 封裝與開發(fā)支持?
- ?封裝?:24引腳TSSOP(7.8mm×6.4mm)
- ?開發(fā)工具?:TI ClockPro?軟件簡化PLL配置
?6. 默認(rèn)配置?
上電后默認(rèn)輸出輸入時鐘頻率(如27MHz晶體輸入時,所有輸出為27MHz),需通過編程適配具體應(yīng)用。
?文檔結(jié)構(gòu)?
包含詳細(xì)寄存器映射(如PLL分頻比、SSC控制位)、時序圖、典型應(yīng)用電路及布局指南,覆蓋硬件設(shè)計到軟件配置的全流程。
-
可編程
+關(guān)注
關(guān)注
2文章
1325瀏覽量
41493 -
分頻器
+關(guān)注
關(guān)注
43文章
536瀏覽量
53389 -
pll
+關(guān)注
關(guān)注
6文章
982瀏覽量
138185 -
時鐘合成器
+關(guān)注
關(guān)注
0文章
113瀏覽量
8895
發(fā)布評論請先 登錄
CDCE949-Q1 具有 2.5V 或 3.3V LVCMOS 輸出的可編程 4 PLL VCXO 時鐘合成器
CDCE949-Q1可編程4-PLL VCXO時鐘合成器數(shù)據(jù)表
CDCE813-Q1可編程1-PLL時鐘合成器和抖動消除器數(shù)據(jù)表
CDCE913-Q1和CDCEL913-Q1可編程1-PLL VCXO時鐘合成器數(shù)據(jù)表
?CDCE813-Q1 可編程時鐘合成器與抖動清除器技術(shù)文檔總結(jié)
?CDCE913-Q1和CDCEL913-Q1可編程時鐘合成器技術(shù)文檔總結(jié)
?CDCE937-Q1/CDCEL937-Q1 可編程時鐘合成器技術(shù)文檔總結(jié)
CDCE913 可編程1PLL VCXO時鐘合成器技術(shù)手冊
?CDCE949/CDCEL949 時鐘發(fā)生器芯片技術(shù)文檔總結(jié)
?CDCE949-Q1 可編程時鐘合成器技術(shù)文檔總結(jié)
評論