探索LMK3H0102:PCIe時(shí)鐘生成的理想選擇
在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘發(fā)生器對于確保系統(tǒng)的穩(wěn)定運(yùn)行至關(guān)重要。今天,我們將深入探討一款高性能的時(shí)鐘發(fā)生器——LMK3H0102,它專為PCIe Gen 1 - 7時(shí)鐘生成而設(shè)計(jì),具有諸多令人矚目的特性。
文件下載:lmk3h0102.pdf
一、LMK3H0102概述
LMK3H0102是一款無需外部參考的2輸出PCIe Gen 1 - 7兼容時(shí)鐘發(fā)生器,支持?jǐn)U頻時(shí)鐘(SSC)。它基于TI專有的體聲波(BAW)技術(shù),無需任何晶體或外部時(shí)鐘參考,就能提供±25ppm的時(shí)鐘輸出。該器件可以同時(shí)提供兩個(gè)SSC時(shí)鐘、兩個(gè)非SSC時(shí)鐘,或者一個(gè)SSC時(shí)鐘和一個(gè)非SSC時(shí)鐘,滿足不同應(yīng)用場景的需求。
二、核心特性剖析
2.1 集成BAW諧振器
集成的BAW諧振器是LMK3H0102的一大亮點(diǎn),它使得器件無需外部參考,簡化了設(shè)計(jì),減少了外部元件的使用,提高了系統(tǒng)的可靠性和穩(wěn)定性。
2.2 靈活的頻率生成
- 雙通道分頻器:通過兩個(gè)通道分頻器,可從2.5MHz至400MHz生成多達(dá)三個(gè)獨(dú)特的輸出頻率。LVCMOS輸出支持高達(dá)200MHz,電壓可選1.8V、2.5V或3.3V。
- 多種輸出格式組合:OUT0和OUT1引腳支持AC - LVDS、DC - LVDS、LP - HCSL和LVCMOS的組合,還可額外生成多達(dá)5個(gè)LVCMOS時(shí)鐘。
2.3 極低的PCIe抖動
在SSC開啟的情況下,LMK3H0102在PCIe各代的時(shí)鐘抖動表現(xiàn)都非常出色,遠(yuǎn)低于PCIe標(biāo)準(zhǔn)的限制。例如,PCIe Gen 3的時(shí)鐘抖動最大為135.3fs(PCIe限制為1ps),PCIe Gen 7的時(shí)鐘抖動最大為29.6fs(PCIe限制為67fs)。
2.4 可編程的SSC調(diào)制深度
該器件提供了豐富的SSC調(diào)制深度選項(xiàng),預(yù)編程的下擴(kuò)頻選項(xiàng)有 - 0.1%、 - 0.25%、 - 0.3%和 - 0.5%(在200MHz FOD頻率下),同時(shí)也支持寄存器編程,下擴(kuò)頻范圍為 - 0.1%至 - 3%,中心擴(kuò)頻范圍為±0.05%至±1.5%。
2.5 快速啟動和低輸出偏差
啟動時(shí)間小于1.5ms,輸出到輸出的偏差小于50ps,確保了系統(tǒng)能夠快速穩(wěn)定地啟動和運(yùn)行。
2.6 兩種功能模式
支持I2C或預(yù)編程的OTP兩種功能模式,I2C地址可完全配置,方便用戶根據(jù)實(shí)際需求進(jìn)行靈活配置。
三、引腳配置與功能
LMK3H0102采用16引腳TQFN封裝,各個(gè)引腳具有不同的功能。例如,OUT0_P和OUT0_N、OUT1_P和OUT1_N為時(shí)鐘輸出引腳,支持多種輸出格式;REF_CTRL為多功能引腳,在啟動時(shí)可選擇功能模式,啟動后可作為額外的LVCMOS輸出、CLK_READY信號或禁用;OE為輸出使能引腳,可控制OUT0或OUT0和OUT1的輸出。
四、規(guī)格參數(shù)解讀
4.1 絕對最大額定值
了解器件的絕對最大額定值對于正確使用和保護(hù)器件至關(guān)重要。例如,VDD和VDDO的最大電壓為3.9V,超出這些范圍可能會導(dǎo)致器件永久損壞。
4.2 ESD額定值
該器件的人體模型(HBM)ESD額定值為±2000V,帶電設(shè)備模型(CDM)ESD額定值為±500V,在使用過程中需要注意靜電防護(hù),避免因ESD導(dǎo)致器件損壞。
4.3 推薦工作條件
推薦的工作電壓為1.8V、2.5V或3.3V±5%,環(huán)境溫度范圍為 - 40°C至85°C,確保在這些條件下使用,可保證器件的正常性能和可靠性。
4.4 電氣特性
詳細(xì)的電氣特性參數(shù)包括頻率穩(wěn)定性、時(shí)鐘輸出特性、抖動特性等。例如,總頻率穩(wěn)定性為±25ppm,涵蓋了溫度變化、10年老化、焊接偏移等多種因素。
五、應(yīng)用場景與實(shí)現(xiàn)
5.1 典型應(yīng)用
LMK3H0102可廣泛應(yīng)用于PCIe Gen 1 - 7時(shí)鐘生成,如服務(wù)器主板、NIC、智能網(wǎng)卡、硬件加速器、多功能打印機(jī)、PCIe SSD、附加卡和PCIe擴(kuò)展卡等。
5.2 設(shè)計(jì)步驟
在設(shè)計(jì)過程中,需要進(jìn)行頻率規(guī)劃、設(shè)置輸出格式、確定輸出使能行為等。例如,在PCIe應(yīng)用中,通常需要生成兩個(gè)100MHz的LP - HCSL時(shí)鐘,同時(shí)可根據(jù)需要生成一個(gè)25MHz的LVCMOS時(shí)鐘。
5.3 電源供應(yīng)建議
在電源供應(yīng)方面,需要注意電源啟動順序、去耦電容的使用等。例如,每個(gè)電源引腳都應(yīng)靠近放置0.1μF或1μF的電容,以減少電源噪聲的影響。
5.4 布局指南
在PCB布局時(shí),應(yīng)遵循一些指南,如使用GND屏蔽隔離輸出、將所有輸出作為差分對布線、避免阻抗突變等,以確保信號的完整性和穩(wěn)定性。
六、編程與寄存器配置
LMK3H0102可通過I2C接口進(jìn)行配置和監(jiān)控,也可在OTP模式下運(yùn)行。在I2C模式下,需要注意I2C的時(shí)序要求和地址配置;在OTP模式下,可通過OTP_SEL0和OTP_SEL1引腳選擇OTP頁面。同時(shí),器件的寄存器配置也非常重要,不同的寄存器位控制著不同的功能和參數(shù)。
七、總結(jié)
LMK3H0102憑借其集成的BAW諧振器、靈活的頻率生成、極低的PCIe抖動、可編程的SSC調(diào)制深度等特性,成為PCIe Gen 1 - 7時(shí)鐘生成的理想選擇。在實(shí)際應(yīng)用中,我們需要深入了解其特性、規(guī)格參數(shù)、引腳配置和編程方法,合理進(jìn)行設(shè)計(jì)和布局,以充分發(fā)揮其性能優(yōu)勢。你在使用類似時(shí)鐘發(fā)生器的過程中遇到過哪些問題呢?歡迎在評論區(qū)分享你的經(jīng)驗(yàn)和見解。
-
時(shí)鐘發(fā)生器
+關(guān)注
關(guān)注
1文章
306瀏覽量
70066
發(fā)布評論請先 登錄
LMK3H0102無基準(zhǔn)可編程時(shí)鐘發(fā)生器
LMK3H0102無基準(zhǔn)2差分或5單端輸出PCIe第1代到第6代兼容可編程BAW時(shí)鐘發(fā)生器數(shù)據(jù)表
LMK3H0102 PCI Express合規(guī)性報(bào)告
Texas Instruments LMK3H0102無基準(zhǔn)時(shí)鐘發(fā)生器數(shù)據(jù)手冊
LMK3H0102EVM評估模塊深度解析與技術(shù)應(yīng)用指南
?LMK3H2104 4-Output PCIe時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)
?LMK3H0102-Q1 參考無晶體時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)
?LMK3H0102 參考無源2差分或5單端輸出PCIe Gen 1-7兼容可編程BAW時(shí)鐘發(fā)生器總結(jié)
探索LMK3H0102:PCIe時(shí)鐘生成的理想選擇
評論