ADP1764:低噪聲、低輸入電壓線性穩(wěn)壓器的卓越之選
在電子設(shè)計(jì)領(lǐng)域,穩(wěn)壓器是確保電源穩(wěn)定輸出的關(guān)鍵組件。今天,我們將深入探討Analog Devices推出的ADP1764低噪聲、低輸入電壓線性穩(wěn)壓器,了解它的特性、應(yīng)用以及設(shè)計(jì)要點(diǎn)。
文件下載:ADP1764.pdf
一、ADP1764的主要特性
1. 高輸出電流與低輸入電壓
ADP1764能夠提供高達(dá)4A的輸出電流,同時(shí)其輸入電壓范圍低至1.10V - 1.98V,無(wú)需外部偏置電源,這使得它在低電壓供電的應(yīng)用中表現(xiàn)出色。
2. 靈活的輸出電壓設(shè)置
它具有固定輸出電壓范圍(0.55V - 1.5V)和可調(diào)輸出電壓范圍(0.5V - 1.5V),可以滿足不同應(yīng)用的需求。通過(guò)連接外部電阻到VADJ引腳,可輕松設(shè)置可調(diào)輸出電壓。
3. 超低噪聲性能
在100Hz - 100kHz頻率范圍內(nèi),輸出噪聲低至2μV rms,噪聲頻譜密度在10kHz時(shí)為5nV/√Hz,100kHz時(shí)為4nV/√Hz,非常適合對(duì)噪聲敏感的應(yīng)用。
4. 低 dropout 電壓
在4A負(fù)載下,典型dropout電壓僅為47mV,這意味著它可以在較小的輸入輸出電壓差下工作,提高了電源效率。
5. 出色的電源抑制比(PSRR)
在10kHz、4A負(fù)載下,典型PSRR為69dB;在100kHz、4A負(fù)載下,典型PSRR為46dB,能夠有效抑制電源噪聲。
6. 其他特性
還具備軟啟動(dòng)功能以減少浪涌電流,優(yōu)化用于22μF陶瓷電容,具有電流限制和熱過(guò)載保護(hù),以及電源良好指示和精確使能功能等。
二、典型應(yīng)用電路
ADP1764有固定輸出和可調(diào)輸出兩種典型應(yīng)用電路。在固定輸出電路中,輸出電壓預(yù)先設(shè)定;而在可調(diào)輸出電路中,通過(guò)連接外部電阻到VADJ引腳,可以靈活調(diào)整輸出電壓。這些電路簡(jiǎn)單易懂,方便工程師進(jìn)行設(shè)計(jì)。
三、技術(shù)參數(shù)詳解
1. 輸入輸出電壓與電流
輸入電壓范圍為1.10V - 1.98V,輸出電壓范圍根據(jù)固定或可調(diào)模式有所不同。在不同負(fù)載電流下,工作電源電流也有所變化,例如在無(wú)負(fù)載時(shí)典型值為5mA。
2. 噪聲與PSRR
輸出噪聲和PSRR是衡量穩(wěn)壓器性能的重要指標(biāo)。ADP1764在不同輸入輸出電壓和頻率下,都表現(xiàn)出了良好的噪聲特性和PSRR性能。
3. 其他參數(shù)
包括dropout電壓、啟動(dòng)時(shí)間、軟啟動(dòng)電流、電流限制閾值等,這些參數(shù)對(duì)于確保穩(wěn)壓器的正常工作和保護(hù)電路至關(guān)重要。
四、功能特性分析
1. 軟啟動(dòng)功能
通過(guò)在SS引腳連接電容,可以實(shí)現(xiàn)可編程的軟啟動(dòng)時(shí)間。軟啟動(dòng)功能有助于減少啟動(dòng)時(shí)的浪涌電流,為電路提供平穩(wěn)的啟動(dòng)過(guò)程。
2. 可調(diào)輸出電壓
通過(guò)公式 (V{OUT }=A{D} timesleft(R{ADJ} × I{ADI}right)) 可以計(jì)算出可調(diào)輸出電壓,其中 (A{D}) 為增益因子, (I{ADI}) 為VADJ引腳的恒定電流。
3. 使能特性
使用EN引腳可以方便地開(kāi)啟或關(guān)閉VOUT引腳。EN引腳具有內(nèi)置的遲滯特性,可防止因噪聲引起的開(kāi)關(guān)振蕩。
4. 電源良好(PG)特性
PG引腳用于指示輸出狀態(tài)。當(dāng)設(shè)備處于關(guān)機(jī)、限流或熱關(guān)斷模式,或者輸出電壓低于標(biāo)稱值的90%時(shí),PG引腳立即變?yōu)榈碗娖健?/p>
五、應(yīng)用信息與設(shè)計(jì)要點(diǎn)
1. 電容選擇
輸出電容建議使用22μF、ESR為50mΩ或更低的陶瓷電容,以確保LDO控制環(huán)路的穩(wěn)定性。輸入旁路電容使用22μF電容可以降低電路對(duì)PCB布局的敏感度。同時(shí),要考慮電容的溫度系數(shù)和公差對(duì)電容值的影響。
2. 欠壓鎖定
ADP1764具有內(nèi)部欠壓鎖定(UVLO)電路,當(dāng)輸入電壓低于約1.06V時(shí),會(huì)禁用所有輸入和輸出,確保在電源上電過(guò)程中輸入和輸出行為可預(yù)測(cè)。
3. 電流限制和熱過(guò)載保護(hù)
電流限制電路在輸出負(fù)載達(dá)到6.5A(典型值)時(shí)起作用,熱過(guò)載保護(hù)將結(jié)溫限制在最大152°C(典型值),以防止設(shè)備因過(guò)熱而損壞。
4. 并聯(lián)應(yīng)用
在需要高輸出電流的應(yīng)用中,可以將兩個(gè)ADP1764設(shè)備并聯(lián)使用,以處理高達(dá)7A的負(fù)載。并聯(lián)時(shí)要確保兩個(gè)輸出電壓設(shè)置相同,并添加相同的鎮(zhèn)流電阻以提高電流共享精度。
5. 熱考慮
在高環(huán)境溫度和/或高輸入電壓的應(yīng)用中,要進(jìn)行熱分析,確保結(jié)溫不超過(guò)125°C??梢酝ㄟ^(guò)公式 (T{J}=T{B}+left(left(V{IN}-V{OUT }right) × I{LOAD}right) × Psi{JB}) 計(jì)算結(jié)溫,其中 (T{B}) 為板溫度, (Psi{JB}) 為結(jié)到板的熱特性參數(shù)。
6. PCB布局
輸入電容應(yīng)盡可能靠近VIN和GND引腳,輸出電容靠近VOUT和GND引腳,軟啟動(dòng)電容靠近SS引腳,參考電容和調(diào)節(jié)器電容分別靠近REFCAP引腳和VREG引腳,負(fù)載靠近VOUT和SENSE引腳。
六、總結(jié)
ADP1764以其低噪聲、低輸入電壓、高輸出電流和出色的性能,成為眾多應(yīng)用的理想選擇。無(wú)論是射頻收發(fā)器、ADC和DAC電路,還是FPGA和DSP電源等,ADP1764都能提供穩(wěn)定可靠的電源解決方案。在設(shè)計(jì)過(guò)程中,我們需要充分考慮其各項(xiàng)特性和參數(shù),合理選擇電容、進(jìn)行熱分析和優(yōu)化PCB布局,以確保電路的性能和可靠性。你在使用ADP1764或其他穩(wěn)壓器時(shí),遇到過(guò)哪些問(wèn)題呢?歡迎在評(píng)論區(qū)分享你的經(jīng)驗(yàn)和見(jiàn)解。
-
電源設(shè)計(jì)
+關(guān)注
關(guān)注
31文章
2013瀏覽量
69738 -
線性穩(wěn)壓器
+關(guān)注
關(guān)注
5文章
1084瀏覽量
71542
發(fā)布評(píng)論請(qǐng)先 登錄
ADP1764:低噪聲、低輸入電壓線性穩(wěn)壓器的卓越之選
評(píng)論