深入剖析AD7729:雙Σ-Δ ADC與輔助DAC的卓越性能
在電子設(shè)計領(lǐng)域,高性能、低功耗的模擬數(shù)字轉(zhuǎn)換芯片一直是工程師們追求的目標(biāo)。AD7729作為一款具有代表性的雙Σ - Δ ADC與輔助DAC芯片,在GSM基站、尋呼機(jī)等應(yīng)用中展現(xiàn)出了出色的性能。本文將深入剖析AD7729的特性、功能及應(yīng)用,為電子工程師們提供全面的參考。
文件下載:AD7729.pdf
一、AD7729概述
AD7729是一款3V CMOS單芯片設(shè)備,具備低功耗、雙輸入通道和信號調(diào)理功能。其接收路徑由兩個高性能的Σ - Δ ADC和數(shù)字濾波器組成,采用通用的帶隙基準(zhǔn)源為ADC供電,還包含一個用于自動頻率控制(AFC)等功能的控制DAC。該芯片提供28引腳TSSOP或28引腳SOIC封裝,為不同的應(yīng)用場景提供了靈活的選擇。
二、關(guān)鍵特性
1. 高性能ADC
- 分辨率與信號范圍:AD7729擁有兩個15位的Σ - Δ A/D轉(zhuǎn)換器,ADC信號范圍為2VREFCAP(峰 - 峰值),差分輸入信號范圍為VBIAS ± VREFCAP/2,單端輸入信號范圍為VBIAS ± VREFCAP。這種寬范圍的信號處理能力使得芯片能夠適應(yīng)不同的輸入信號要求。
- 動態(tài)性能:在輸入頻率為67.7kHz時,動態(tài)范圍可達(dá)67dB(典型值),信噪比(SNR)最低為64dB,增益誤差最大為±1dB(相對于1.3V)或±0.5dB(相對于VREFCAP),通道間增益匹配誤差最大為±0.2dB,這些指標(biāo)保證了芯片在信號處理過程中的高精度和穩(wěn)定性。
- 校準(zhǔn)與精度:芯片支持片上偏移校準(zhǔn),預(yù)校準(zhǔn)偏移誤差典型值為±45mV,校準(zhǔn)后偏移誤差最大值為±10mV。輸入電阻典型值為50MΩ,輸入電容典型值為10pF,這些參數(shù)有助于提高芯片的測量精度。
2. 輔助DAC
- 分辨率與輸出范圍:輔助DAC為10位,輸出范圍從代碼000對應(yīng)的2/32 × VREFCAP到代碼3FF對應(yīng)的2VREFCAP。偏移誤差最大為±35mV,增益誤差在 - 60mV到 + 100mV之間,直流精度為0.2V或2.6V(取較低值),積分非線性最大為±4 LSB,保證了DAC輸出的準(zhǔn)確性。
- 更新速率與負(fù)載特性:更新速率最大為540kHz,負(fù)載電阻最小為10kΩ,負(fù)載電容最大為50pF,滿量程建立時間典型值為4μs,LSB建立時間典型值為2μs,這些特性使得輔助DAC能夠快速響應(yīng)并穩(wěn)定輸出信號。
3. 低功耗設(shè)計
AD7729在不同工作模式下具有較低的功耗。通過控制RxPOWER0和RxPOWER1位,可以降低ADC的模擬電流消耗。例如,在Power Mode 1下,模擬電流可降低1/3;在Power Mode 2下(MCLK < 10MHz),ADC電流可小于9.5mA。此外,芯片還支持電源關(guān)斷模式,進(jìn)一步降低功耗。
三、功能模塊分析
1. 接收部分
- 開關(guān)電容輸入:接收部分的模擬前端通過開關(guān)電容濾波器以13MHz的采樣率對輸入信號進(jìn)行采樣,該濾波器在6.5MHz處有一個零點,與數(shù)字濾波器的第一個鏡像重合,可額外衰減30dB,簡化了外部抗混疊要求。
- Σ - Δ ADC:采用Σ - Δ轉(zhuǎn)換技術(shù),以6.5MHz的采樣率對開關(guān)電容濾波器的輸出進(jìn)行連續(xù)采樣,并將其轉(zhuǎn)換為數(shù)字脈沖序列。通過高過采樣率和噪聲整形技術(shù),降低了感興趣頻段內(nèi)的量化噪聲。
- 數(shù)字濾波器:數(shù)字濾波器為288抽頭的FIR濾波器,時鐘頻率為6.5MHz,3dB截止頻率為96kHz。它不僅可以去除帶外量化噪聲,還能實現(xiàn)系統(tǒng)級濾波,提供良好的鄰道抑制能力。同時,數(shù)字濾波器具有低通帶紋波、陡峭的滾降和線性相位響應(yīng)等優(yōu)點。
- 接收偏移校準(zhǔn):數(shù)字濾波器中包含偏移校準(zhǔn)功能,每個通道的數(shù)字低通濾波器部分都有一個偏移寄存器??梢赃x擇自動校準(zhǔn)或用戶校準(zhǔn),自動校準(zhǔn)可去除內(nèi)部偏移,用戶校準(zhǔn)則可以同時去除外部偏移。
2. 輔助控制功能
AD7729的輔助DAC可用于自動增益控制(AGC)等功能。該DAC由高阻抗電流源組成,輸出范圍為2VREFCAP/32到2VREFCAP。在進(jìn)行轉(zhuǎn)換時,需要先通過控制寄存器ACRA中的AUXDACON位開啟DAC,開啟后需要10μs的時間使電路穩(wěn)定。
3. 電壓基準(zhǔn)
芯片的參考源REFCAP是一個帶隙基準(zhǔn)源,為IQ接收ADC和AUXDAC提供低噪聲、溫度補(bǔ)償?shù)膮⒖茧妷?,?biāo)稱值為1.3V。在芯片掉電時,可以選擇將參考源也掉電,或者通過設(shè)置LP位為1使參考源保持供電,以減少接收部分和輔助轉(zhuǎn)換器的上電時間。
4. 串行端口
AD7729具有基帶串行端口(BSPORT)和輔助串行端口(ASPORT),這兩個端口都是DSP兼容的串行端口,可訪問27個片上寄存器。用戶可以根據(jù)需要選擇通過哪個SPORT訪問寄存器,還可以調(diào)整SCLK的頻率,以實現(xiàn)功耗最小化。
四、應(yīng)用與接口
1. 應(yīng)用場景
AD7729適用于GSM基站、尋呼機(jī)等通信設(shè)備,其高性能的ADC和輔助DAC能夠滿足這些設(shè)備對信號處理和控制的要求。
2. 接口設(shè)計
- 與DSP的接口:AD7729具有標(biāo)準(zhǔn)的串行接口,可與多個DSP進(jìn)行接口。例如,與ADSP - 21xx接口時,需要設(shè)置串行端口控制寄存器的相關(guān)位;與TMS320C5x接口時,需要對TMS320C5x進(jìn)行相應(yīng)的配置。
- 電源管理:芯片的每個部分都可以單獨掉電,通過設(shè)置控制寄存器中的相應(yīng)位來實現(xiàn)。為了減少上電時間,可以將LP位設(shè)置為1,使參考源在芯片掉電時保持供電。
3. 接地與布局
由于AD7729的模擬輸入為差分輸入,其共模抑制能力較強(qiáng)。為了減少模擬和數(shù)字部分之間的耦合,模擬和數(shù)字電源應(yīng)獨立供電并分別引出引腳。在印刷電路板設(shè)計時,應(yīng)將模擬和數(shù)字部分分開,并采用獨立的接地平面,以減少噪聲干擾。
五、總結(jié)
AD7729作為一款高性能的雙Σ - Δ ADC與輔助DAC芯片,具有高分辨率、低功耗、良好的動態(tài)性能和靈活的接口等優(yōu)點。在實際應(yīng)用中,工程師們可以根據(jù)具體需求,充分發(fā)揮芯片的特性,實現(xiàn)高效、穩(wěn)定的信號處理和控制。同時,在設(shè)計過程中,需要注意接地和布局等問題,以確保芯片的性能得到充分發(fā)揮。你在使用AD7729的過程中遇到過哪些挑戰(zhàn)呢?歡迎在評論區(qū)分享你的經(jīng)驗。
-
AD7729
+關(guān)注
關(guān)注
0文章
5瀏覽量
1962
發(fā)布評論請先 登錄
深入剖析MAX11165:16位、250ksps SAR ADC的卓越性能與應(yīng)用
深入剖析MAX11158:18位、500ksps、±5V SAR ADC的卓越性能與應(yīng)用
深入剖析LTC2270:高性能16位雙路ADC的卓越之選
深入剖析LTC2312-12:12位500ksps串行采樣ADC的卓越性能與應(yīng)用
深入剖析 LTC2188:高性能 16 位雙路 ADC 的卓越之選
深入剖析AD9635:高性能雙路12位ADC的卓越之選
AD7729:雙Sigma - Delta ADC與輔助DAC的技術(shù)剖析
深入剖析MAX11960:20位雙路同步采樣差分SAR ADC的卓越性能與應(yīng)用
深入剖析AD1954:3通道26位音頻DAC的卓越性能與應(yīng)用
深入剖析AD4114:高精度多通道ADC的卓越性能與應(yīng)用
深入剖析WM8524:24位192kHz立體聲DAC的卓越性能與應(yīng)用
深入剖析SGM852:雙可調(diào)電壓檢測器的卓越性能與應(yīng)用
深入剖析 LTC3419:雙路同步降壓調(diào)節(jié)器的卓越性能與應(yīng)用
深入剖析AD706:雙皮安輸入電流雙極性運(yùn)算放大器的卓越性能與應(yīng)用
深入剖析ADS5546:高性能14位ADC的卓越之選
深入剖析AD7729:雙Σ-Δ ADC與輔助DAC的卓越性能
評論