91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB設計技巧百問,Q&A in PCB design

454398 ? 2018-09-20 18:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB設計技巧百問,Q&A in PCB design

關鍵字:PCB設計注意事項

1、如何選擇PCB板材?
選擇PCB板材必須在滿足設計需求和可量產(chǎn)性及成本中間取得平衡點。設計需求包含電氣和機構這兩部分。通常在設計非常高速的PCB板子(大于GHz的頻率)時這材質問題會比較重要。例如,現(xiàn)在常用的FR-4材質,在幾個GHz的頻率時的介質損(dielectric loss)會對信號衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介質損在所設計的頻率是否合用。

2、如何避免高頻干擾?
避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串擾(Crosstalk)??捎美蟾咚傩盘柡?a href="http://www.makelele.cn/analog/" target="_blank">模擬信號之間的距離,或加ground guard/shunt traces在模擬信號旁邊。還要注意數(shù)字地對模擬地的噪聲干擾。

3、在高速設計中,如何解決信號的完整性問題?
信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構和輸出阻抗(output impedance),走線的特性阻抗,負載端的特性,走線的拓樸(topology)架構等。解決的方式是靠端接(termination)與調整走線的拓樸。

4、差分布線方式是如何實現(xiàn)的?
差分對的布線有兩點要注意,一是兩條線的長度要盡量一樣長,另一是兩線的間距(此間距由差分阻抗決定)要一直保持不變,也就是要保持平行。平行的方式有兩種,一為兩條線走在同一走線層(side-by-side),一為兩條線走在上下相鄰兩層(over-under)。一般以前者side-by-side實現(xiàn)的方式較多。

5、對于只有一個輸出端的時鐘信號線,如何實現(xiàn)差分布線?
要用差分布線一定是信號源和接收端也都是差分信號才有意義。所以對只有一個輸出端的時鐘信號是無法使用差分布線的。

6、接收端差分線對之間可否加一匹配電阻?
接收端差分線對間的匹配電阻通常會加, 其值應等于差分阻抗的值。這樣信號品質會好些。

7、為何差分對的布線要靠近且平行?
對差分對的布線方式應該要適當?shù)目拷移叫?。所謂適當?shù)目拷且驗檫@間距會影響到差分阻抗(differential impedance)的值, 此值是設計差分對的重要參數(shù)。需要平行也是因為要保持差分阻抗的一致性。若兩線忽遠忽近, 差分阻抗就會不一致, 就會影響信號完整性(signal integrity)及時間延遲(timing delay)。

8、如何處理實際布線中的一些理論沖突的問題
1. 基本上, 將模/數(shù)地分割隔離是對的。 要注意的是信號走線盡量不要跨過有分割的地方(moat), 還有不要讓電源和信號的回流電流路徑(returning current path)變太大。

2. 晶振是模擬的正反饋振蕩電路, 要有穩(wěn)定的振蕩信號, 必須滿足loop gain與phase的規(guī)范, 而這模擬信號的振蕩規(guī)范很容易受到干擾, 即使加ground guard traces可能也無法完全隔離干擾。 而且離的太遠, 地平面上的噪聲也會影響正反饋振蕩電路。 所以, 一定要將晶振和芯片的距離進可能靠近。

3. 確實高速布線與EMI的要求有很多沖突。 但基本原則是因EMI所加的電阻電容或ferrite bead, 不能造成信號的一些電氣特性不符合規(guī)范。 所以, 最好先用安排走線和PCB疊層的技巧來解決或減少EMI的問題, 如高速信號走內層。 最后才用電阻電容或ferrite bead的方式, 以降低對信號的傷害。

9、如何解決高速信號的手工布線和自動布線之間的矛盾?
現(xiàn)在較強的布線軟件的自動布線器大部分都有設定約束條件來控制繞線方式及過孔數(shù)目。 各家EDA公司的繞線引擎能力和約束條件的設定項目有時相差甚遠。 例如, 是否有足夠的約束條件控制蛇行線(serpentine)蜿蜒的方式, 能否控制差分對的走線間距等。 這會影響到自動布線出來的走線方式是否能符合設計者的想法。 另外, 手動調整布線的難易也與繞線引擎的能力有絕對的關系。 例如, 走線的推擠能力, 過孔的推擠能力, 甚至走線對敷銅的推擠能力等等。 所以, 選擇一個繞線引擎能力強的布線器, 才是解決之道。

10、關于test coupon。
test coupon是用來以TDR (Time Domain Reflectometer) 測量所生產(chǎn)的PCB板的特性阻抗是否滿足設計需求。 一般要控制的阻抗有單根線和差分對兩種情況。 所以, test coupon上的走線線寬和線距(有差分對時)要與所要控制的線一樣。 最重要的是測量時接地點的位置。 為了減少接地引線(ground lead)的電感值, TDR探棒(probe)接地的地方通常非常接近量信號的地方(probe tip), 所以, test coupon上量測信號的點跟接地點的距離和方式要符合所用的探棒。詳情參考如下鏈接1. http://developer.intel.com/design/chipsets/applnots/pcd_pres399.pdf2. http://www.Polarinstruments.com/index.html (點選Application notes)

下一頁
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    如何選擇一家可靠的PCB設計公司?

    本文為您詳解選擇PCB設計公司時需要關注的核心要素,包括技術能力、全鏈條服務、行業(yè)經(jīng)驗等,并介紹上海凝睿電子科技提供的專業(yè)PCB設計到批量制造的一站式解決方案,助您高效完成電子產(chǎn)品硬件開發(fā)。
    的頭像 發(fā)表于 01-20 16:03 ?504次閱讀

    PCB設計 | AI如何顛覆PCB設計?從手動布線到智能自動化的30年演進

    BarryOlney任澳大利亞In-CircuitDesignPtyLtd(iCD)公司執(zhí)行董事。該公司深耕PCB設計服務領域,專門研究電路板級仿真技術。其開發(fā)的iCDDesignIntegrity
    的頭像 發(fā)表于 11-27 18:30 ?4661次閱讀
    <b class='flag-5'>PCB設計</b> | AI如何顛覆<b class='flag-5'>PCB設計</b>?從手動布線到智能自動化的30年演進

    PCB設計與打樣的6大核心區(qū)別,看完少走3個月彎路!

    一站式PCBA加工廠家今天為大家講講PCB設計PCB打樣有什么區(qū)別?PCB設計和打樣之間的區(qū)別。PCB設計(Printed Circuit Board
    的頭像 發(fā)表于 11-26 09:17 ?603次閱讀
    <b class='flag-5'>PCB設計</b>與打樣的6大核心區(qū)別,看完少走3個月彎路!

    深度解讀PCB設計布局準則

    無論您是在進行高速設計,還是正在設計一塊高速PCB,良好的電路板設計實踐都有助于確保您的設計能夠按預期工作并實現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設計布局準則
    的頭像 發(fā)表于 09-01 14:24 ?7495次閱讀
    深度解讀<b class='flag-5'>PCB設計</b>布局準則

    上海圖元軟件國產(chǎn)高端PCB設計解決方案

    在當今快速發(fā)展的電子行業(yè)中,高效、精確的PCB(印刷電路板)設計工具是確保產(chǎn)品競爭力的關鍵。為滿足市場對高性能、多功能PCB設計工具的需求,上海圖元軟件推薦一款專為專業(yè)人士打造的國產(chǎn)高端PCB設計解決方案。
    的頭像 發(fā)表于 08-08 11:12 ?4282次閱讀
    上海圖元軟件國產(chǎn)高端<b class='flag-5'>PCB設計</b>解決方案

    PCB設計與工藝規(guī)范

    作為一名PCB Layout工程師,印制電路板(PCB)設計是吃飯的本事。不僅要兢兢業(yè)業(yè)“拉線”,而且要有“全局意識”,清楚整個流程是怎么樣的。通常來說,電路板的設計主要包含前期準備、PCB設計
    的頭像 發(fā)表于 08-04 17:22 ?1335次閱讀
    <b class='flag-5'>PCB設計</b>與工藝規(guī)范

    盤點專注于AI驅動的硬件/PCB設計企業(yè)及其產(chǎn)品服務

    優(yōu)化和成本分析 3. Flux AI PCB Design Tool with Copilot 產(chǎn)品服務: 集成AI Copilot的PCB設計工具 智能設
    的頭像 發(fā)表于 07-11 18:50 ?4830次閱讀

    借助Cadence工具簡化PCB設計流程

    本文中,Priya 和 Gopi 分享了如何使用集成到 Allegro X Design 平臺的 Sigrity X Aurora PCB Analysis 來縮短 PCB 設計周期,并提供了有關他們使用該軟件的經(jīng)驗的更多見解。
    的頭像 發(fā)表于 07-01 14:34 ?1890次閱讀

    PCB設計,輕松歸檔,效率倍增!

    PCB設計一鍵歸檔簡化流程,提升效率,一鍵歸檔,盡在掌握!在電子產(chǎn)品設計領域,PCB設計工作完成后,需要輸出不同種類的文件給到PCB生產(chǎn)商,產(chǎn)線制造部門,測試部門,同時還需將設計文件進行歸檔管理
    的頭像 發(fā)表于 05-26 16:17 ?733次閱讀
    <b class='flag-5'>PCB設計</b>,輕松歸檔,效率倍增!

    原理圖和PCB設計中的常見錯誤

    在電子設計領域,原理圖和PCB設計是產(chǎn)品開發(fā)的基石,但設計過程中難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設計中的常見錯誤,整理成一份實用的速查清單,以供參考。
    的頭像 發(fā)表于 05-15 14:34 ?1241次閱讀

    DDR模塊的PCB設計要點

    在高速PCB設計中,DDR模塊是絕對繞不過去的一關。無論你用的是DDR、DDR2還是DDR3,只要設計不規(guī)范,后果就是——信號反射、時序混亂、系統(tǒng)頻繁死機。
    的頭像 發(fā)表于 04-29 13:51 ?2943次閱讀
    DDR模塊的<b class='flag-5'>PCB設計</b>要點

    開關電源與LDO線性穩(wěn)壓器的PCB設計技巧

    電源設計,是PCB設計中最核心、也最容易翻車的模塊之一。
    的頭像 發(fā)表于 04-22 13:41 ?2354次閱讀
    開關電源與LDO線性穩(wěn)壓器的<b class='flag-5'>PCB設計</b>技巧

    PCB設計中容易遇到的問題

    印制電路板(PCB)設計是電子產(chǎn)品開發(fā)中的關鍵環(huán)節(jié),其質量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個PCB設計中容易遇到的問題,提供其解決方案,希望對小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?1184次閱讀

    SMT貼片前必知!PCB設計審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設計進行審查和確認需關注哪些問題?SMT貼片加工前的PCB設計審查流程。在SMT貼片加工中,PCB設計的審查和確認是確保加
    的頭像 發(fā)表于 04-07 10:02 ?1126次閱讀

    【功能上線】華秋PCB下單新增“3D仿真預覽”,讓PCB設計缺陷無處遁形

    華秋PCB下單新增“3D仿真預覽”,讓PCB設計缺陷無處遁形
    的頭像 發(fā)表于 03-28 14:54 ?2339次閱讀
    【功能上線】華秋<b class='flag-5'>PCB</b>下單新增“3D仿真預覽”,讓<b class='flag-5'>PCB設計</b>缺陷無處遁形