91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA研究院

文章:96 被閱讀:30.7w 粉絲數:23 關注數:0 點贊數:10

廣告

基于FPGA的高效除法器設計

FPGA可以通過除號直接實現除法,但是當除數或被除數位寬較大時,計算會變得緩慢,導致時序約束不能通過....
的頭像 FPGA研究院 發(fā)表于 10-28 14:56 ?2291次閱讀
基于FPGA的高效除法器設計

如何用FPGA實現4K視頻的輸入輸出與處理

在游戲、影視和顯示領域,4K 已經成為標配。而今天,我們就來聊聊——如何用 FPGA 實現 4K 視....
的頭像 FPGA研究院 發(fā)表于 10-15 10:47 ?2157次閱讀
如何用FPGA實現4K視頻的輸入輸出與處理

PathFinder在FPGA中的角色與缺陷

自 1990 年代末以來,PathFinder 一直是 FPGA 布線(routing)階段的主力算....
的頭像 FPGA研究院 發(fā)表于 10-15 10:44 ?530次閱讀
PathFinder在FPGA中的角色與缺陷

詳解FPGA的輸入輸出處理

inout端口DataBus作為輸出的時候值為DataOut,作為輸入時為高阻態(tài)。
的頭像 FPGA研究院 發(fā)表于 10-15 10:42 ?1619次閱讀
詳解FPGA的輸入輸出處理

使用Chip2Chip+Aurora實現一個簡單的DEMO

你有沒有遇過這種情況:系統(tǒng)里有兩塊 FPGA 或者 FPGA + CPU + FPGA,需要它們之間....
的頭像 FPGA研究院 發(fā)表于 10-10 10:09 ?824次閱讀
使用Chip2Chip+Aurora實現一個簡單的DEMO

如何在FPGA部署AI模型

如果你已經在用 MATLAB 做深度學習,那一定知道它的訓練和仿真體驗非常絲滑。但當模型要真正落地到....
的頭像 FPGA研究院 發(fā)表于 09-24 10:00 ?4440次閱讀
如何在FPGA部署AI模型

圖像傳感器實際上是如何工作的

FPGA 廣泛應用于各種圖像處理應用,包括醫(yī)療和科學成像、空間成像、汽車和國防領域。
的頭像 FPGA研究院 發(fā)表于 09-06 09:54 ?1336次閱讀
圖像傳感器實際上是如何工作的

FPGA FOC驅動編碼器模塊介紹

在多路FOC驅動板上,一共是支持了兩種編碼器和兩種角度獲取方式,分別是AS5047P和MT6835,....
的頭像 FPGA研究院 發(fā)表于 09-06 09:50 ?5679次閱讀
FPGA FOC驅動編碼器模塊介紹

一文詳解xilinx 7系列FPGA配置技巧

本文旨在通過講解不同模式的原理圖連接方式,進而配置用到引腳的含義(手冊上相關引腳含義有四、五頁,通過....
的頭像 FPGA研究院 發(fā)表于 08-30 14:35 ?10827次閱讀
一文詳解xilinx 7系列FPGA配置技巧

基于FPGA實現FOC算法之Clark模塊設計

今天給大家講解的是FOC流程中的Clark變換,在流程圖中的位置如下圖所示。
的頭像 FPGA研究院 發(fā)表于 08-27 09:21 ?1602次閱讀
基于FPGA實現FOC算法之Clark模塊設計

FPGA時序分析工具TimeQuest詳解

上述代碼所描述的邏輯電路在Cyclone IV E的EP4CE10F17C8(65nm)這個器件上能....
的頭像 FPGA研究院 發(fā)表于 08-06 14:54 ?4096次閱讀
FPGA時序分析工具TimeQuest詳解

ADC和FPGA之間LVDS接口設計需要考慮的因素

本文描述了ADC和FPGA之間LVDS接口設計需要考慮的因素,包括LVDS數據標準、LVDS接口數據....
的頭像 FPGA研究院 發(fā)表于 07-29 10:01 ?5419次閱讀
ADC和FPGA之間LVDS接口設計需要考慮的因素

10個RTL優(yōu)化實戰(zhàn)技巧

今天我給大家總結10個實戰(zhàn)級優(yōu)化技巧,每條都有具體案例,助你從根源上搞定資源問題!
的頭像 FPGA研究院 發(fā)表于 07-21 15:01 ?876次閱讀

基于FPGA實現FOC算法之PWM模塊設計

哈嘍,大家好,從今天開始正式帶領大家從零到一,在FPGA平臺上實現FOC算法,整個算法的框架如下圖所....
的頭像 FPGA研究院 發(fā)表于 07-17 15:21 ?3511次閱讀
基于FPGA實現FOC算法之PWM模塊設計

如何構建帶有VGA輸出的低分辨率熱成像

在本文中,我們將介紹如何構建帶有VGA輸出的低分辨率熱成像。該解決方案基于Melexis MLX90....
的頭像 FPGA研究院 發(fā)表于 07-15 11:06 ?4222次閱讀
如何構建帶有VGA輸出的低分辨率熱成像

RTL級機器人電機控制器的FPGA設計

借助Verilog,在FPGA中實現了帶編碼器的兩臺電機的電機控制系統(tǒng)的RTL級設計。
的頭像 FPGA研究院 發(fā)表于 07-07 14:01 ?2924次閱讀
RTL級機器人電機控制器的FPGA設計

FPGA的基礎概念和應用場景

在現代電子科技飛速發(fā)展的浪潮中,FPGA(Field Programmable Gate Array....
的頭像 FPGA研究院 發(fā)表于 06-30 16:13 ?4533次閱讀
FPGA的基礎概念和應用場景

FPGA定點和浮點數學運算實例對比

在創(chuàng)建 RTL 示例時,經常使用 VHDL 2008 附帶的 VHDL 包。它提供了出色的功能,可以....
的頭像 FPGA研究院 發(fā)表于 06-23 09:53 ?1040次閱讀
FPGA定點和浮點數學運算實例對比

Altera FPGA與高速ADS4249和DAC3482的LVDS接口設計

引言: 本文以TI的ADS4249(ADC)和DAC3482(DAC)之間的接口為例,介紹Alter....
的頭像 FPGA研究院 發(fā)表于 06-19 10:05 ?3195次閱讀
Altera FPGA與高速ADS4249和DAC3482的LVDS接口設計

FPGA使用Cordic算法求解角度正余弦值

在進行坐標變換的時候,需要計算角度的正余弦值,而在FPGA中是不能直接進行求解的,需要采用其它的方式....
的頭像 FPGA研究院 發(fā)表于 06-19 09:54 ?1429次閱讀
FPGA使用Cordic算法求解角度正余弦值

FPGA與高速ADC接口簡介

本文介紹FPGA與高速ADC接口方式和標準以及JESD204與FPGA高速串行接口。
的頭像 FPGA研究院 發(fā)表于 06-12 14:18 ?3179次閱讀
FPGA與高速ADC接口簡介

詳解I2S時序

01 整體概括 最近調試了一款音頻采集芯片wm8731,包含兩路音頻輸入(ADC)和一路音頻輸出(D....
的頭像 FPGA研究院 發(fā)表于 11-26 17:16 ?3638次閱讀
詳解I2S時序

?ISP算法及架構分析介紹

一、ISP算法及架構分析介紹 ISP即Image Signal Processor,是一種圖像處理架....
的頭像 FPGA研究院 發(fā)表于 11-26 10:05 ?3062次閱讀
?ISP算法及架構分析介紹

找到精通大功率PCB設計的工程師真的很難嗎

在電子工程的世界里,大功率PCB工程師就像是隱藏在幕后的超級英雄,他們用電路板作為畫布,以電子元件為....
的頭像 FPGA研究院 發(fā)表于 11-18 10:52 ?1419次閱讀

淺析FPGA的重要用途

FPGA 允許在單個芯片中實現大量數字邏輯,其運行速度相對較高,并且只需很少或不需要在 CPU 內核....
的頭像 FPGA研究院 發(fā)表于 11-05 15:49 ?2828次閱讀
淺析FPGA的重要用途

Xilinx 7系列FPGA PCIe Gen3的應用接口及特性

Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數據速率的PC....
的頭像 FPGA研究院 發(fā)表于 11-05 15:45 ?4986次閱讀
Xilinx 7系列FPGA PCIe Gen3的應用接口及特性

編寫高效Testbench的指南和示例

Testbench是驗證HDL設計的主要手段,本文提供了布局和構建高效Testbench的指南以及示....
的頭像 FPGA研究院 發(fā)表于 10-29 16:14 ?3166次閱讀
編寫高效Testbench的指南和示例

基于FPGA的計算器設計

本文通過FPGA實現8位十進制數的加、減、乘、除運算,通過矩陣鍵盤輸入數據和運算符,矩陣鍵盤的布局圖....
的頭像 FPGA研究院 發(fā)表于 10-24 14:28 ?2126次閱讀
基于FPGA的計算器設計

基于FPGA的UART串口接收模塊設計

串行通信指利用一條數據線將資料一位位的順序傳輸。
的頭像 FPGA研究院 發(fā)表于 10-24 14:24 ?2960次閱讀
基于FPGA的UART串口接收模塊設計

UART通信協(xié)議介紹和數據傳輸工作流程

UART是一種通用串行數據總線,用于異步通信。該總線雙向通信,可實現全雙工傳輸和接收。UART通常用....
的頭像 FPGA研究院 發(fā)表于 10-24 14:20 ?3272次閱讀
UART通信協(xié)議介紹和數據傳輸工作流程