91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>測量儀表>數(shù)字信號(hào)采集>從機(jī)模式單片機(jī)程序 - 一種多處理器數(shù)據(jù)采集系統(tǒng)方案

從機(jī)模式單片機(jī)程序 - 一種多處理器數(shù)據(jù)采集系統(tǒng)方案

上一頁123全文

本文導(dǎo)航

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦
熱點(diǎn)推薦

一種高速圖像數(shù)據(jù)采集板的設(shè)計(jì)方案

本文提出了一種基于FPGA+ARM的高速數(shù)據(jù)采集板的設(shè)計(jì)方案。該方案采用FPGA完成高速數(shù)據(jù)采集,通過ARM對(duì)FPGA進(jìn)行控制管理。利用DMA技術(shù)實(shí)現(xiàn)了FPGA與ARM之間的數(shù)據(jù)采集接口設(shè)計(jì)方案,并
2014-03-04 09:04:382557

GPGPU的流式多處理器微架構(gòu)原理解析

流式多處理器(Stream Multi-processor,SM)是構(gòu)建整個(gè) GPU的核心模塊(執(zhí)行整個(gè) Kernel Grid),個(gè)流式多處理器般同時(shí)運(yùn)行多個(gè)線程塊。每個(gè)流式多處理器可以視為具有較小結(jié)構(gòu)的CPU,支持指令并行(多發(fā)射)。
2023-03-30 10:14:241685

貿(mào)澤開售Xilinx Zynq UltraScale+雙核與四核多處理器SoC

專注于引入新品并提供海量庫存的電子元器件分銷商貿(mào)澤電子 (Mouser Electronics)即日起備貨Xilinx的Zynq? UltraScale+ 多處理器片上系統(tǒng) (MPSoC)。
2019-11-25 15:28:481518

一種基于FPGA和DSP的高速數(shù)據(jù)采集設(shè)計(jì)方案介紹

對(duì)數(shù)據(jù)采集處理系統(tǒng)提出了新的更高的要求,即高速度、高精度和高實(shí)時(shí)性。對(duì)數(shù)據(jù)采集處理系統(tǒng)的設(shè)計(jì),有以下3方案可供選擇:(1)A/D+DSP方案在傳統(tǒng)的高速信號(hào)處理中,大多采用這種方案。將A/D、D
2019-07-05 06:41:27

一種新的基于ARM的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

一種新的基于ARM的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
2012-08-06 13:32:33

多處理器通信和LIN模式區(qū)別是什么?

多處理器通信和LIN模式區(qū)別是什么?
2021-12-08 07:32:14

ARM Cortex系列那么多處理器怎么區(qū)分?

ARM Cortex系列那么多處理器,該怎么區(qū)分?
2020-05-29 13:43:08

CH32V103基礎(chǔ)教程65-USART-多處理器通信

多處理器通信,即將幾個(gè)USART連接在個(gè)網(wǎng)絡(luò)里。比如某個(gè)USART設(shè)備可以是主機(jī),它的TX輸出和其他USART從設(shè)備的RX輸入相連接;USART從設(shè)備各自的TX輸入輸出與本地,并與主設(shè)備的RX輸入
2023-04-28 16:24:14

CM3之STM32如何實(shí)現(xiàn)多處理器通信

CM3之STM32如何實(shí)現(xiàn)多處理器通信
2015-09-17 10:11:58

SoC 多處理器混合關(guān)鍵性系統(tǒng)

我想運(yùn)用生成即保證正確(correct-by-construction)規(guī)則設(shè)計(jì)多處理器混合關(guān)鍵性系統(tǒng),請(qǐng)問生成即保證正確(correct-by-construction)規(guī)則可用嗎?在什么情況下可用?
2016-02-17 16:18:34

dlpc3439只有紅綠藍(lán)三色的顯示接口,很多處理器沒這個(gè)接口了。怎么辦?

dlpc3439只有紅綠藍(lán)三色的顯示接口,很多處理器沒這個(gè)接口了。怎么辦? 只能選有這個(gè)接口的處理器嗎?
2018-06-23 07:38:45

為嵌入式系統(tǒng)選擇合適的多處理器()

的飲料。電機(jī)控制必須保證電機(jī)僅有足夠長的時(shí)間傳送件商品。所有這些任務(wù)需要處理器等待些事情完成以保證它不會(huì)中途停止。這個(gè)等待可能會(huì)影響到其它任務(wù)。這個(gè)系統(tǒng)多處理器設(shè)計(jì)的個(gè)很好的例證。 多處理器自動(dòng)
2018-12-06 10:20:18

什么是MSP430多處理器?MSP430多處理器有哪些技術(shù)要點(diǎn)?

什么是MSP430多處理器?MSP430多處理器有哪些技術(shù)要點(diǎn)?
2021-05-27 06:52:20

什么是STM8多處理器通信?

STM8多處理器通信是什么
2020-11-12 06:27:01

分享一種不錯(cuò)的一種三十二通道掃描數(shù)據(jù)采集模塊的設(shè)計(jì)方案

本文介紹了一種三十二通道掃描數(shù)據(jù)采集模塊的設(shè)計(jì)方案。該方案最高采樣率為200KSa/s,存儲(chǔ)深度IM×16bit ,垂直分辨率16bit,增益可編程為1、2、5、10、100五個(gè)等級(jí)的PCI數(shù)據(jù)采集模塊的設(shè)計(jì)與實(shí)現(xiàn)。
2021-04-14 07:00:18

分享一種不錯(cuò)的基于NiosII的SOPC多處理器系統(tǒng)設(shè)計(jì)方法

本文將對(duì)基于NiosII的SOPC多處理器系統(tǒng)的實(shí)現(xiàn)原理、設(shè)計(jì)流程和方法進(jìn)行詳細(xì)的討論。
2021-04-19 08:51:23

多核處理器SoC設(shè)計(jì)怎么才能滿足嵌入式系統(tǒng)應(yīng)用?

隨著嵌入式處理需求的快速增長,系統(tǒng)架構(gòu)正朝著多處理器設(shè)計(jì)的方向發(fā)展,以解決單處理器系統(tǒng)復(fù)雜度太高和計(jì)算能力不足的問題。憑借其高邏輯密度及高性能硬模塊,新代FPGA已經(jīng)使功能強(qiáng)大的芯片多處理(CMP
2019-08-01 07:53:43

如何去設(shè)計(jì)一種高性能的數(shù)據(jù)采集系統(tǒng)?

μC/OSII嵌入式操作系統(tǒng)簡介數(shù)據(jù)采集系統(tǒng)基本工作原理如何去設(shè)計(jì)一種高性能的數(shù)據(jù)采集系統(tǒng)?
2021-04-22 06:46:08

如何在多處理器系統(tǒng)中使用EMIF?

我想在多處理器系統(tǒng)中使用 EMIF。 為此,應(yīng)不時(shí)將地址和數(shù)據(jù)總線設(shè)置為高阻抗?fàn)顟B(tài)。 可能嗎? 我找不到圖紙中連接 EMIF 總線的位置? 直接連接到 PIN 或
2024-03-05 06:51:37

如何設(shè)計(jì)一種基于CPLD的數(shù)據(jù)采集控制板

本文設(shè)計(jì)一種基于CPLD的數(shù)據(jù)采集控制板。它能實(shí)現(xiàn)信號(hào)采集與控制、信號(hào)處理、通訊及輸出控制等功能。
2021-05-08 07:33:42

怎樣去設(shè)計(jì)一種數(shù)據(jù)采集處理系統(tǒng)?

一種基于DSP和CAN總線的數(shù)據(jù)采集處理系統(tǒng)
2021-06-03 06:14:45

一種多處理器并行計(jì)算機(jī)系統(tǒng)的設(shè)計(jì)方案

一種多處理器并行計(jì)算機(jī)系統(tǒng)的設(shè)計(jì)方案
2021-04-27 06:58:57

一種便攜式數(shù)據(jù)采集處理系統(tǒng)的設(shè)計(jì)方案

數(shù)據(jù)采集處理系統(tǒng)的硬件結(jié)構(gòu)是由哪些構(gòu)成的?數(shù)據(jù)采集處理系統(tǒng)的軟件是怎樣設(shè)計(jì)的?
2021-04-22 06:16:51

一種共享高速存儲(chǔ)模塊的設(shè)計(jì)方案

致性協(xié)議用于維護(hù)由于多個(gè)處理器共享數(shù)據(jù)引發(fā)的多處理器數(shù)據(jù)一致性問題。論述了個(gè)適用于64位多核處理器的共享緩存設(shè)計(jì),包括如何實(shí)現(xiàn)多處理器緩存致性及其全定制后端實(shí)現(xiàn)。本文介紹了一種共享高速存儲(chǔ)模塊
2021-02-23 07:12:38

一種雙通道數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案

一種應(yīng)用于虛擬示波器的雙通道數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
2021-05-12 06:37:35

一種多處理器系統(tǒng)中的Nios II軟核處理器的啟動(dòng)方案

本文設(shè)計(jì)了一種多處理器系統(tǒng)中的Nios II軟核處理器的啟動(dòng)方案,這個(gè)方案在外部處理器向Nios II的程序存儲(chǔ)數(shù)據(jù)存儲(chǔ)加載數(shù)據(jù)時(shí),可以控制Nios II處理器的啟動(dòng)。
2021-04-27 06:52:42

一種基于ADS1255的地震信息數(shù)據(jù)采集模塊的解決方案

本文提出一種基于ADS1255的地震信息數(shù)據(jù)采集模塊的解決方案
2021-04-14 06:43:55

一種多通道同步數(shù)據(jù)采集及壓縮系統(tǒng)的設(shè)計(jì)方案  

一種多通道同步數(shù)據(jù)采集及壓縮系統(tǒng)的設(shè)計(jì)方案?! ?/div>
2021-04-28 06:13:04

請(qǐng)問怎么設(shè)計(jì)一種高性能數(shù)據(jù)采集系統(tǒng)?

怎么設(shè)計(jì)一種高性能數(shù)據(jù)采集系統(tǒng)?影響工業(yè)數(shù)據(jù)采集系統(tǒng)DAS的主要噪聲和干擾源有哪些?如何利用接地和屏蔽措施保持信號(hào)完整性?PCB布線通用規(guī)則有哪些?
2021-04-21 06:48:07

請(qǐng)問怎么設(shè)計(jì)一種高速數(shù)據(jù)采集系統(tǒng)?

怎么設(shè)計(jì)一種高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)采集系統(tǒng)的組成及原理是什么?如何實(shí)現(xiàn)高速A/D轉(zhuǎn)換與DSP的接口設(shè)計(jì)?
2021-04-12 06:10:22

請(qǐng)問怎樣去設(shè)計(jì)一種數(shù)據(jù)采集與診斷系統(tǒng)

數(shù)據(jù)采集與診斷系統(tǒng)的原理是什么?數(shù)據(jù)采集與診斷系統(tǒng)是由哪些部分組成的?怎樣去設(shè)計(jì)一種數(shù)據(jù)采集與診斷系統(tǒng)?
2021-05-27 06:24:40

請(qǐng)問有誰做過串口的多處理器通信嗎?

原子哥,論壇上的大神們,有做過串口的多處理器通信么?如果有,大家是用空總線檢測還是用地址標(biāo)記的方式啊?
2019-09-05 04:35:13

基于龍芯2E多處理器平臺(tái)的虛擬機(jī)群系統(tǒng)

機(jī)群系統(tǒng)已成為高性能計(jì)算的主流體系結(jié)構(gòu),機(jī)群模擬環(huán)境是學(xué)習(xí)機(jī)群操作的重要工具。該文提出一種基于龍芯2E多處理器硬件平臺(tái)的機(jī)群模擬方案——虛擬機(jī)群系統(tǒng)(VCS)。該系統(tǒng)
2009-04-23 09:39:2611

一種基于CAN總線技術(shù)的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

在海洋環(huán)境中,可能需要對(duì)多種物理參數(shù)進(jìn)行采集與傳輸。本文在分析比較多種遠(yuǎn)程數(shù)據(jù)傳輸方式的基礎(chǔ)上,提出一種基于CAN 總線技術(shù)的遠(yuǎn)程數(shù)據(jù)采集系統(tǒng)的硬件和軟件設(shè)計(jì)方案。
2009-05-30 10:58:3817

總線可重配置的多處理器架構(gòu)

本文提出了一種全新的總線可重配置的多處理器架構(gòu)。該架構(gòu)結(jié)合了多核與可重配置處理器的優(yōu)勢,具有并行性高、計(jì)算能力強(qiáng)、結(jié)構(gòu)復(fù)雜度低并且應(yīng)用領(lǐng)域廣泛靈活的特點(diǎn)。對(duì)
2009-06-13 14:11:0411

一種基于共享總線的冗余容錯(cuò)多處理器系統(tǒng)

定義了一種完全基于局部處理器多處理器系統(tǒng),討論了系統(tǒng)的實(shí)現(xiàn)條件,提出了一種共享總線結(jié)構(gòu),建立了處理器域之間基于固定地址窗的信息交換機(jī)制,實(shí)現(xiàn)了無主多處理器
2009-06-15 08:57:5211

基于21554的無主多處理器系統(tǒng)實(shí)現(xiàn)

分析了Intel-21554 非透明橋的結(jié)構(gòu)特點(diǎn),建立了利用LookupTable 基地址模式實(shí)現(xiàn)多處理器地址窗的映射機(jī)制,描述了實(shí)現(xiàn)所述地址映射的詳細(xì)過程,提供了利用標(biāo)準(zhǔn)非透明橋?qū)崿F(xiàn)無主多
2009-08-24 10:09:4616

一種基于FPGA和DSP的高性能PCI數(shù)據(jù)采集處理卡設(shè)計(jì)

本文介紹一種基于FPGA 和DSP 的高性能PCI 數(shù)據(jù)采集處理卡的電路原理設(shè)計(jì)和PCI接口軟件設(shè)計(jì)。該數(shù)據(jù)采集處理卡主要采用TI 公司的TMS320C6416 數(shù)字信號(hào)處理器和XILINX公司VIRTEX2 系列的
2009-08-24 10:55:3234

多處理器雷達(dá)系統(tǒng)監(jiān)控程序的設(shè)計(jì)和實(shí)現(xiàn)

本文介紹了一種基于多PowerPC 處理器高速信號(hào)處理系統(tǒng)的Host 監(jiān)控程序的設(shè)計(jì)和實(shí)現(xiàn),該監(jiān)控程序基于Solaris,實(shí)現(xiàn)了對(duì)雷達(dá)信號(hào)處理中間結(jié)果的實(shí)時(shí)監(jiān)控和顯示。該程序利用Host 與
2009-09-01 09:44:5510

一種新型同步發(fā)電機(jī)數(shù)據(jù)采集系統(tǒng)

本文介紹了一種新型同步發(fā)電機(jī)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案,硬件設(shè)計(jì)上使用了32位ARM微型處理器,采用具有DSP內(nèi)核的能量專用計(jì)量芯片ADE7758代替普通AD轉(zhuǎn)換芯片。其特點(diǎn)是數(shù)據(jù)采集
2009-09-15 15:45:5620

異構(gòu)多處理器系統(tǒng)Cache致性解決方案

SoC技術(shù)的發(fā)展使多個(gè)異構(gòu)的處理器集成到個(gè)芯片成為可能,這種結(jié)構(gòu)已成為提高微處理器性能的重要途徑。與傳統(tǒng)的多處理器系統(tǒng)一樣,Cache致性問題也是片內(nèi)異構(gòu)多處理器系統(tǒng)
2009-09-26 15:02:0111

多處理器分組實(shí)時(shí)調(diào)度算法

多處理器實(shí)時(shí)調(diào)度理論是目前實(shí)時(shí)系統(tǒng)的關(guān)鍵技術(shù)。論文研究了PFair 調(diào)度算法在多處理器中的調(diào)度理論,在此基礎(chǔ)上,提出了一種基于PFair 調(diào)度算法的處理器分組調(diào)度算法。該算
2009-12-18 15:38:0211

基于DSP和光纜通信的遠(yuǎn)程高速數(shù)據(jù)采集處理系統(tǒng)的設(shè)計(jì)與應(yīng)用

介紹一種以DSP為核心處理器的高速遠(yuǎn)程數(shù)據(jù)采集處理系統(tǒng)! 該系統(tǒng)以分時(shí)采集方式對(duì)多路模擬信號(hào)進(jìn)行數(shù)據(jù)采集"采樣率達(dá)40MHZ經(jīng)過高速處理器的實(shí)時(shí)處理"通過光纜將數(shù)據(jù)傳送
2010-07-22 16:14:1816

基于NiosII的SOPC多處理器系統(tǒng)設(shè)計(jì)方法

基于NiosII的SOPC多處理器系統(tǒng)設(shè)計(jì)方法 兩個(gè)或多個(gè)微處理器起工作來完成某個(gè)任務(wù)的系統(tǒng)稱為“多處理器系統(tǒng)”。傳統(tǒng)基于單片機(jī)的多處理器系統(tǒng)
2009-10-17 09:28:421447

一種基于CAN總線技術(shù)的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

一種基于CAN總線技術(shù)的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì) 1 引言海洋環(huán)境中,由于測量現(xiàn)場離岸較遠(yuǎn),環(huán)境惡劣,必須將測量裝置與計(jì)算機(jī)系統(tǒng)分開,構(gòu)成遠(yuǎn)程數(shù)據(jù)采集系統(tǒng)。遠(yuǎn)程
2009-11-11 16:35:281675

多處理器系統(tǒng)級(jí)芯片解決手機(jī)的多媒體任務(wù)需求

多媒體手機(jī)在滿足傳統(tǒng)語音通信的同時(shí)還必須提供穩(wěn)定、高質(zhì)量的多媒體表現(xiàn),傳統(tǒng)的單處理器方案不能滿足這些并行任務(wù)的處理能力要求,采用具有視頻、Java和安全專用硬件加速多處理器引擎系統(tǒng)級(jí)芯片能有效解決這些多媒體任務(wù)要求,并能有效降低系統(tǒng)功耗。
2011-02-25 11:01:2182

嵌入式異構(gòu)多處理器系統(tǒng)中的通信實(shí)現(xiàn)

摘要:提出一種嵌入式異構(gòu)多處理器系統(tǒng)的結(jié)構(gòu)模型,論述這種系統(tǒng)的通信機(jī)制,并闡述在基于這種嵌入式異構(gòu)多處理器系統(tǒng)模型的實(shí)時(shí)圖像處理系統(tǒng)中,運(yùn)算節(jié)點(diǎn)采用由TI公司的TMS320C6416 DSP芯片構(gòu)造的信號(hào)處理板時(shí),在運(yùn)算節(jié)點(diǎn)與主控節(jié)點(diǎn)之間實(shí)現(xiàn)高速數(shù)據(jù)傳輸?shù)?/div>
2011-03-01 01:34:0147

異質(zhì)性多處理器嵌入式系統(tǒng)微核心之設(shè)計(jì)與實(shí)作

本篇論文采用微核心架構(gòu)在異質(zhì)性多處理器上建構(gòu)核心,經(jīng)由在不同處理器上執(zhí)行相同設(shè)計(jì)之核心以提供上層應(yīng)用程式統(tǒng)的介面。上層應(yīng)用程式可依據(jù)其所在處理器的特性執(zhí)行相對(duì)應(yīng)的報(bào)務(wù)等待其它應(yīng)用程式的請(qǐng)求。藉由在不同處理器上執(zhí)行相同核心以及不同特性的應(yīng)
2011-03-01 13:40:1123

為嵌入式系統(tǒng)選擇合適的多處理器

人們般希望用個(gè)處理器處理整個(gè)系統(tǒng),但有的時(shí)候加入個(gè)新的處理器將是個(gè)很好選擇。盡管使用多處理器會(huì)帶來些成本增加,但多處理器把任務(wù)劃分開可簡化設(shè)計(jì),并加快
2011-05-25 17:29:1128

一種新型數(shù)據(jù)采集與監(jiān)控系統(tǒng)的實(shí)現(xiàn)

文章根據(jù) 物聯(lián)網(wǎng) 的三應(yīng)用架構(gòu)并結(jié)合數(shù)據(jù)采集與監(jiān)控系統(tǒng)的體系結(jié)構(gòu),設(shè)計(jì)了一種新型數(shù)據(jù)采集與監(jiān)控系統(tǒng)方案。該系統(tǒng)與傳統(tǒng)的實(shí)現(xiàn)方案相比,該方案的通信組網(wǎng)有明顯的優(yōu)勢。 1
2011-09-27 11:25:462543

一種新的基于ARM的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

本文給出了一種新的基于 ARM的數(shù)據(jù)采集系統(tǒng)硬件和軟件設(shè)計(jì)方案 1硬件主要由微處理器芯片S3C44BOX、 US B接口芯片 ISP1362、 AD轉(zhuǎn)換芯片 AD7829等構(gòu)成 1系統(tǒng)能實(shí)現(xiàn) 8路同時(shí)采集 ,單路采集速率
2012-05-22 12:20:2367

怎樣使用Nios II處理器來構(gòu)建多處理器系統(tǒng)

怎樣使用Nios II處理器來構(gòu)建多處理器系統(tǒng) Chapter 1. Creating Multiprocessor Nios II Systems Introduction to Nios II
2012-10-17 14:51:0619

一種存儲(chǔ)式數(shù)據(jù)采集系統(tǒng)

針對(duì)引線式測量無法實(shí)時(shí)地采集信號(hào)的問題,設(shè)計(jì)了一種存儲(chǔ)式數(shù)據(jù)采集系統(tǒng)。 經(jīng)過信號(hào)處理部分對(duì)傳感的信號(hào)進(jìn)行放大,利用 STM32 單片機(jī)的片內(nèi) ADC 將采集數(shù)據(jù)進(jìn)行 A/D 轉(zhuǎn)換后,對(duì)數(shù)據(jù)進(jìn)行軟件
2017-09-11 16:01:126

基于ARM處理器的USB數(shù)據(jù)采集系統(tǒng)

基于ARM處理器的USB數(shù)據(jù)采集系統(tǒng)
2017-09-25 13:41:095

一種多處理器平臺(tái)上的傳感事務(wù)調(diào)度算法

如何有效地調(diào)度傳感事務(wù)以維護(hù)數(shù)據(jù)的時(shí)態(tài)致性是信息物理融合系統(tǒng)研究中的個(gè)重要問題。已有的調(diào)度算法基本上都是針對(duì)單處理器平臺(tái)來設(shè)計(jì)的。提出一種多處理器平臺(tái)上的傳感事務(wù)調(diào)度算法,算法通過合理地分配
2017-11-27 10:37:590

面向異構(gòu)多處理器設(shè)備的自適應(yīng)命令解釋系統(tǒng)

與低功耗的系統(tǒng)需求,但異構(gòu)多處理器結(jié)構(gòu)下軟件編程難度大的問題以及如何優(yōu)化頂層應(yīng)用在多處理器設(shè)備上的運(yùn)行性能都是目前亟待解決的技術(shù)難題.針對(duì)以上問題,i-計(jì)并實(shí)現(xiàn)了個(gè)面向異構(gòu)多處理器設(shè)備的自適應(yīng)命令解釋系統(tǒng)
2017-12-19 15:06:560

多處理器的節(jié)能調(diào)度算法

針對(duì)多處理器系統(tǒng)中隨機(jī)到達(dá)的任務(wù),設(shè)計(jì)了可靠性約束下的節(jié)能調(diào)度算法( ESACR)。該算法在滿足任務(wù)截止期限的前提下選擇個(gè)預(yù)計(jì)產(chǎn)生能耗最小的處理器以節(jié)能,在單個(gè)處理器上運(yùn)用最早截止期限優(yōu)先策略進(jìn)行
2018-01-08 14:20:440

用于多處理器實(shí)時(shí)系統(tǒng)可調(diào)度性分析模板

隨著多處理器實(shí)時(shí)系統(tǒng)在安全性攸關(guān)系統(tǒng)中的廣泛應(yīng)用,保證這類系統(tǒng)的正確性成為項(xiàng)重要的工作.可調(diào)度性是實(shí)時(shí)系統(tǒng)正確性的項(xiàng)關(guān)鍵性質(zhì).它表示系統(tǒng)必須滿足的些時(shí)間要求.傳統(tǒng)的可調(diào)度性分析方法結(jié)論保守或者
2018-02-06 16:46:370

使用Visual DSP++4.0開發(fā)TigerSHARC DSP多處理器系統(tǒng)及其應(yīng)用的說明

利用Visual DSP++4.0多處理器調(diào)試可在硬件平臺(tái)上對(duì)用戶系統(tǒng)進(jìn)行全面的程序測試和評(píng)估.同時(shí)支持I/0處理器間的通信和MMS數(shù)據(jù)傳輸。TigerSHARC DSP多處理器系統(tǒng)可以配置為
2019-02-25 11:08:277

使用ARM處理器設(shè)計(jì)電子式互感數(shù)據(jù)采集系統(tǒng)的論文說明

介紹了一種電子式互感的基本測量原理,提出了將數(shù)字積分ADE7759和ARM處理器應(yīng)用到電子式互感數(shù)據(jù)采集系統(tǒng)的硬件設(shè)計(jì)方案。重點(diǎn)闡述了ADE7759的工作原理和ARM處理器對(duì)其的控制
2019-10-25 16:57:037

什么是同步多處理器

同步多處理器,英文為Synchronous Multi-Processors,縮寫為SMP。同步多處理器系統(tǒng)在工作的時(shí)候,每當(dāng)個(gè)任務(wù)完成后,空閑的處理器會(huì)立刻尋找下個(gè)新的任務(wù),對(duì)于外部而言,這兩顆處理器個(gè)整體,共同完成同個(gè)工作。
2020-06-02 09:16:171451

ADSP-BF561:Blackfin嵌入式對(duì)稱多處理器數(shù)據(jù)手冊

ADSP-BF561:Blackfin嵌入式對(duì)稱多處理器數(shù)據(jù)手冊
2021-03-21 06:39:029

AD14160:Quad-SHARC<sup>?</sup>DSP多處理器系列過時(shí)產(chǎn)品手冊

AD14160:Quad-SHARC?DSP多處理器系列過時(shí)產(chǎn)品手冊
2021-04-15 19:13:104

AD14060/AD14060L:Quad-SHARC?多處理器DSP系列產(chǎn)品手冊

AD14060/AD14060L:Quad-SHARC?多處理器DSP系列產(chǎn)品手冊
2021-04-25 19:23:541

EE-202:使用多處理器LDFS的專家鏈接

EE-202:使用多處理器LDFS的專家鏈接
2021-05-14 09:22:302

EE-167:使用VisualDSP++?的TigerSHARC?多處理器系統(tǒng)簡介

EE-167:使用VisualDSP++?的TigerSHARC?多處理器系統(tǒng)簡介
2021-05-27 18:39:0712

AD14160 Quad-SHARC?DSP多處理器系列過時(shí)數(shù)據(jù)

AD14160 Quad-SHARC?DSP多處理器系列過時(shí)數(shù)據(jù)
2021-06-16 15:31:364

基于多處理器系統(tǒng)的串行通信方式研究

在單片機(jī)系統(tǒng)中,多處理器是指多個(gè)相同類型或者不同類型的單片機(jī)協(xié)作處理個(gè)系統(tǒng)的不同工作。它們之間必須具備定的數(shù)據(jù)交換和協(xié)作處理能力,共同完成個(gè)系統(tǒng)化的工作。不同處理器之間可以采用數(shù)據(jù)交換方式
2021-06-17 15:41:582583

GPGPU流式多處理器架構(gòu)及原理

按照軟件級(jí)別,SIMT層面,流式多處理器由線程塊組成,每個(gè)線程塊由多個(gè)線程束組成;SIMD層面,每個(gè)線程束內(nèi)部在同時(shí)間執(zhí)行相同指令,對(duì)應(yīng)不同數(shù)據(jù),由統(tǒng)的線程束調(diào)度(Warp scheduler)調(diào)度。
2023-03-30 10:05:373634

GPGPU流式多處理器架構(gòu)剖析(上)

流式多處理器(Stream Multi-processor,SM)是構(gòu)建整個(gè) GPU的核心模塊(執(zhí)行整個(gè) Kernel Grid),個(gè)流式多處理器般同時(shí)運(yùn)行多個(gè)線程塊。每個(gè)流式多處理器可以視為
2023-04-03 14:28:093009

GPGPU流式多處理器架構(gòu)剖析(下)

流式多處理器(Stream Multi-processor,SM)是構(gòu)建整個(gè) GPU的核心模塊(執(zhí)行整個(gè) Kernel Grid),個(gè)流式多處理器般同時(shí)運(yùn)行多個(gè)線程塊。每個(gè)流式多處理器可以視為
2023-04-03 14:28:132626

ARM Cortex系列那么多處理器,該怎么區(qū)分?

? ARM Cortex系列那么多處理器,該怎么區(qū)分?
2023-10-26 15:45:583529

基于VPX6—460的多處理器通信設(shè)計(jì)

電子發(fā)燒友網(wǎng)站提供《基于VPX6—460的多處理器通信設(shè)計(jì).pdf》資料免費(fèi)下載
2023-11-08 14:37:190

基于VPX6-460的多處理器通信設(shè)計(jì)

電子發(fā)燒友網(wǎng)站提供《基于VPX6-460的多處理器通信設(shè)計(jì).pdf》資料免費(fèi)下載
2023-11-13 10:13:170

為Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電

電子發(fā)燒友網(wǎng)站提供《為Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電.pdf》資料免費(fèi)下載
2024-09-25 10:54:090

對(duì)稱多處理器和非對(duì)稱多處理器的區(qū)別

隨著計(jì)算需求的日益增長,單處理器系統(tǒng)已經(jīng)無法滿足高性能計(jì)算的需求。多處理器系統(tǒng)應(yīng)運(yùn)而生,它們通過將多個(gè)處理器集成到個(gè)系統(tǒng)中來提高計(jì)算能力。在多處理器系統(tǒng)中,有兩主要的架構(gòu):對(duì)稱多處理器
2024-10-10 15:58:033111

對(duì)稱多處理器系統(tǒng)中的進(jìn)程分配包括

在現(xiàn)代計(jì)算機(jī)系統(tǒng)中,對(duì)稱多處理器(SMP)架構(gòu)已經(jīng)成為主流。這種架構(gòu)允許多個(gè)處理器共享相同的內(nèi)存地址空間和系統(tǒng)資源,從而提高了系統(tǒng)處理能力和吞吐量。然而,為了充分利用SMP系統(tǒng)的性能,操作系統(tǒng)
2024-10-10 16:34:401005

對(duì)稱多處理器的特點(diǎn)是什么

對(duì)稱多處理器(Symmetric Multi-Processing,簡稱SMP)是一種多處理器系統(tǒng),其中多個(gè)處理器共享相同的物理內(nèi)存和其他資源,并且操作系統(tǒng)將它們視為單的邏輯處理器。SMP系統(tǒng)
2024-10-10 16:36:101595

AD14060/AD14060L:四通道SHARC DSP多處理器系列數(shù)據(jù)資料

電子發(fā)燒友網(wǎng)站提供《AD14060/AD14060L:四通道SHARC DSP多處理器系列數(shù)據(jù)資料.pdf》資料免費(fèi)下載
2025-01-03 15:57:080

EE-202:將專家鏈接器用于多處理器LDFs

電子發(fā)燒友網(wǎng)站提供《EE-202:將專家鏈接器用于多處理器LDFs.pdf》資料免費(fèi)下載
2025-01-06 14:33:140

EE-148:使用VisualDSP的SHARC多處理器系統(tǒng)簡介

電子發(fā)燒友網(wǎng)站提供《EE-148:使用VisualDSP的SHARC多處理器系統(tǒng)簡介.pdf》資料免費(fèi)下載
2025-01-07 14:37:350

EE-167:使用VisualDSP的TigerSHARC多處理器系統(tǒng)簡介

電子發(fā)燒友網(wǎng)站提供《EE-167:使用VisualDSP的TigerSHARC多處理器系統(tǒng)簡介.pdf》資料免費(fèi)下載
2025-01-14 15:12:270

已全部加載完成