完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
數(shù)據(jù): LMH0036 SD SDI Reclocker with 4:1 Input Multiplexer 數(shù)據(jù)表
帶有4:1輸入多路復(fù)用器的LMH0036 SD SDI時(shí)鐘器可以對(duì)符合SMPTE 259M(C)標(biāo)準(zhǔn)的串行數(shù)字視頻數(shù)據(jù)進(jìn)行重新定時(shí)。 LMH0036以270 Mbps的串行數(shù)據(jù)速率運(yùn)行,并支持270 Mbps的DVB-ASI操作。 LMH0036包含一個(gè)集成的4:1輸入多路復(fù)用器,用于選擇四個(gè)輸入數(shù)據(jù)流中的一個(gè)進(jìn)行重定時(shí)。
LMH0036對(duì)輸入數(shù)據(jù)進(jìn)行重新定時(shí),以抑制累積的抖動(dòng)。 LMH0036恢復(fù)串行數(shù)據(jù)速率時(shí)鐘,并可選擇將其作為輸出提供。 LMH0036具有兩個(gè)差分串行數(shù)據(jù)輸出;可以選擇第二輸出作為低抖動(dòng)數(shù)據(jù)速率時(shí)鐘輸出。控制和指示器包括:串行時(shí)鐘或第二串行數(shù)據(jù)輸出選擇,手動(dòng)速率選擇輸入,SD指示器輸出,鎖定檢測(cè)輸出,自動(dòng)/手動(dòng)數(shù)據(jù)旁路和輸出靜音。串行數(shù)據(jù)輸入,輸出和串行數(shù)據(jù)速率時(shí)鐘輸出兼容差分LVPECL。 CML串行數(shù)據(jù)和串行數(shù)據(jù)速率時(shí)鐘輸出適用于驅(qū)動(dòng)100Ω差分端接網(wǎng)絡(luò)??刂七壿嬢斎牒洼敵雠cLVCMOS兼容。
LMH0036采用3.3V單電源供電。功耗通常為360 mW。該器件采用48引腳WQFN封裝。
所有商標(biāo)均為其各自所有者的財(cái)產(chǎn)。
| ? |
|---|
| Function |
| Supply Voltage (V) |
| ESD HBM (kV) |
| Data Rate (Max) (Mbps) |
| In / Out count |
| Operating Temperature Range (C) |
| Package Group |
| Package Size: mm2:W x L (PKG) |
| Pin/Package |
| ? |
| LMH0036 |
|---|
| Reclocker ? ? |
| 3.3 ? ? |
| 8 ? ? |
| 270 ? ? |
| 4/2 ? ? |
| -40 to 85 ? ? |
| WQFN ? ? |
| 48WQFN: 49 mm2: 7 x 7(WQFN) ? ? |
| 48WQFN ? ? |