完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 信號完整性
信號完整性是指信號在傳輸路徑上的質(zhì)量,傳輸路徑可以是普通的金屬線,可以是光學(xué)器件,也可以是其他媒質(zhì)。信號具有良好的信號完整性是指當(dāng)在需要的時(shí)候,具有所必需達(dá)到的電壓電平數(shù)值。差的信號完整性不是由某一單一因素導(dǎo)致的,而是板級設(shè)計(jì)中多種因素共同引起的。
文章:761個(gè) 瀏覽:98171次 帖子:182個(gè)
以信息產(chǎn)業(yè)部電信科學(xué)技術(shù)研究院、重慶郵電學(xué)院、重慶移動通信工程研究中心、重郵信科以及西門子等多方友好合作,進(jìn)行3G TD-SCDMA通信設(shè)備的研發(fā),以確...
隨著第三代I/O技術(shù)的出現(xiàn),人們開始步入高速傳輸?shù)臅r(shí)代。在使用PCI Express、SATA等高速串行總線時(shí),如何保持信號的完整性是一個(gè)挑戰(zhàn)。本文結(jié)合...
隨著封裝密度的增加和工作頻率的提高,MCM電路設(shè)計(jì)中的信號完整性問題已不容忽視。本文以檢測器電路為例,首先利用APD軟件實(shí)現(xiàn)電路的布局布線設(shè)計(jì),然后結(jié)合...
一直以來,信號完整性都是模擬工程師考慮的問題,但是隨著串行數(shù)據(jù)鏈接的傳輸速率向GHz級發(fā)展,數(shù)字硬件設(shè)計(jì)人員現(xiàn)在也必須關(guān)注這個(gè)重要的問題。
信號完整性的價(jià)值:存儲器接口設(shè)計(jì)
存儲器和其它組件之間的問題通常存在于這些器件之間的接口上,這些系統(tǒng)級的問題有時(shí)候是難以覺察的。本文詳述了一種能夠很容易地識別和解決這些出現(xiàn)在存儲器接口上...
TDR(時(shí)域反射)測量可以為一根電纜或 PCB(印制電路板)走線的信號完整性提供直接描述,以及分析 IC 的性能與故障。TDR 測量沿電纜或 PCB 走...
2.4G ZigBee模塊設(shè)計(jì)的信號完整性仿真技術(shù)應(yīng)用
自從馬可尼發(fā)明無線電以來,無線通信技術(shù)一直向著不斷提高數(shù)據(jù)速率和傳輸距離的方向發(fā)展。而當(dāng)前被廣泛研究的ZigBee 技術(shù)則正是一種為人們提供廉價(jià)的、極低...
在許多不同的應(yīng)用中,工程師經(jīng)常面臨驗(yàn)證、調(diào)試或分析數(shù)字信號行為的挑戰(zhàn)。 數(shù)字信號是由一系列具有高頻正弦分量的模擬信號所疊加而成,并形成具有區(qū)分?jǐn)?shù)字值的邊緣。
基于Cadence_Allegro的高速PCB設(shè)計(jì)信號完整性分析與仿真
信號完整性問題已成為當(dāng)今高速PCB設(shè)計(jì)的一大挑戰(zhàn),傳統(tǒng)的設(shè)計(jì)方法無法實(shí)現(xiàn)較高的一次設(shè)計(jì)成功率,急需基于EDA軟件進(jìn)行SI仿真輔助設(shè)計(jì)的方法以解決此問題。
2018-02-06 標(biāo)簽:PCB設(shè)計(jì)信號完整性可制造性設(shè)計(jì) 5.2k 0
利用IBIS模型完善信號完整性計(jì)算和PCB設(shè)計(jì)
在整個(gè)行業(yè)中,升降時(shí)間規(guī)范的慣例是使用輸出信號在 10% 和 90% 軌至軌信號之間擺動所需的時(shí)間,其一般為 0 到 DV DD 。“IBIS 開放式論...
2018-02-06 標(biāo)簽:PCB設(shè)計(jì)信號完整性 1.7k 0
能保持接口上的信號完整性的太網(wǎng)供電(POE)接口供電保護(hù)電路圖
TVS陣列工作電壓為5V,具有低的線路到線路電容以保持高速接口上的信號完整性。當(dāng)PoE信號對在不同的DC電位時(shí),創(chuàng)新分裂墊TVS架構(gòu)實(shí)現(xiàn)了PoE差分對間...
半導(dǎo)體工藝的進(jìn)步,使芯片的集成規(guī)模越來越大,芯片的時(shí)鐘頻率越來越高,導(dǎo)致信號的上升/下降時(shí)間變短。當(dāng)時(shí)鐘頻率超過50 MHz時(shí),PCB的信號走線必須以傳...
2018-02-05 標(biāo)簽:嵌入式系統(tǒng)信號完整性 1.7k 0
信號完整性是關(guān)系到電路板電氣性能的首要問題,主要影響電路的射頻應(yīng)用和高速數(shù)字信號應(yīng)用。與電路材料相關(guān)的一些特性能夠提高信號完整性。
初學(xué)者必看,詳解硬件電路設(shè)計(jì)過程與電源電路解析
獻(xiàn)給那些剛開始或即將開始設(shè)計(jì)硬件電路的人。時(shí)光飛逝,離俺最初畫第一塊電路已有3年。剛剛開始接觸電路板的時(shí)候,與你一樣,俺充滿了疑惑同時(shí)又帶著些興奮。在網(wǎng)...
2018-01-07 標(biāo)簽:開關(guān)電源穩(wěn)壓電源emi 2.8萬 1
最近在論壇里看到一則關(guān)于電源完整性的提問,網(wǎng)友質(zhì)疑大家普遍對信號完整性很重視,但對于電源完整性的重視好像不夠,主要是因?yàn)椋瑢τ诘皖l應(yīng)用,開關(guān)電源的設(shè)計(jì)更...
學(xué)好數(shù)學(xué)幫工程師做信號完整性設(shè)計(jì)
數(shù)學(xué)不了解,如何計(jì)算耦合系數(shù)?怎么計(jì)算ILD?ICN?如何進(jìn)行頻域和時(shí)域的轉(zhuǎn)換?.......現(xiàn)在想想“數(shù)學(xué)真是科學(xué)之母”。正好在簡書上看到一篇比較好的...
2017-12-18 標(biāo)簽:信號完整性 7.1k 0
源端的反射率,是根據(jù)源端阻抗(25歐姆)和傳輸線阻抗(50歐姆)根據(jù)反射系數(shù)公式計(jì)算為-0.33;終端的反射率,是根據(jù)終端阻抗(無窮大)和傳輸線阻抗(5...
隨著數(shù)據(jù)傳輸速率的快速增加,從而使得以前微秒(us)量級的邊沿或保持時(shí)間減少到納秒(ns)甚至皮秒(ps)。如此高的帶寬需求使得傳統(tǒng)的設(shè)計(jì)解決方案已經(jīng)很...
自從電子系統(tǒng)降噪技術(shù)在70年代中期出現(xiàn)以來,主要由于美國聯(lián)邦通訊委員會在1990年和歐盟在1992提出了對商業(yè)數(shù)碼產(chǎn)品的有關(guān)規(guī)章,這些規(guī)章要求各個(gè)公司確...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |