完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12965個(gè) 瀏覽:637298次 帖子:8006個(gè)
FPGA平臺(tái)架構(gòu)在嵌入式系統(tǒng)中的使用
Virtex-II ProTM平臺(tái)FPGA產(chǎn)品基于高性能的Virtex-IITM結(jié)構(gòu),為嵌入式系統(tǒng)設(shè)計(jì)提供了一個(gè)極靈活的解決方案。利用Virtex-II...
2019-04-13 標(biāo)簽:fpga收發(fā)器嵌入式系統(tǒng) 1.7k 0
CPLD主要是由可編程邏輯宏單元(LMC,Logic Macro Cell)圍繞中心的可編程互連矩陣單元組成,其中LMC邏輯結(jié)構(gòu)較復(fù)雜,并具有復(fù)雜的I/...
MCU、DSP、FPGA各自雄霸一方 并都呈現(xiàn)出高速的增長(zhǎng)態(tài)勢(shì)
MCU憑借其強(qiáng)大的控制功能,廣泛地用于消費(fèi)類電子、通信、汽車電子、工業(yè)等領(lǐng)域。有資料顯示,MCU產(chǎn)品需求量每年不斷增長(zhǎng),2008年全球MCU市場(chǎng)將增長(zhǎng)到...
以Step by step的方式Guide You來定制你自己的NIOS-II軟核SoC,并創(chuàng)建C語言的流水燈測(cè)試程序,運(yùn)行在自己做的CPU系統(tǒng)上。
FPGA開發(fā)類屬性generic,沒有這個(gè)會(huì)有什么影響?
我學(xué)習(xí)FPGA是因?yàn)楣拘枰?,同時(shí)自己也想接觸這方面的知識(shí),在大規(guī)模、高速信號(hào)領(lǐng)域還是有一定的優(yōu)勢(shì)
2019-04-02 標(biāo)簽:fpga 5.2k 0
滿足工業(yè)4.0的網(wǎng)絡(luò)安全戰(zhàn)略解決方案
工業(yè)4.0涉及工廠的數(shù)字化,對(duì)工業(yè)市場(chǎng)領(lǐng)域的組織領(lǐng)導(dǎo)者來說意味著許多不同的事情,數(shù)字化的影響可以有一個(gè)隨著工廠設(shè)備的智能化和連接,對(duì)網(wǎng)絡(luò)安全的廣泛影響。...
2019-04-04 標(biāo)簽:fpga網(wǎng)絡(luò)智能化 4.6k 0
現(xiàn)代電子戰(zhàn)(EW)系統(tǒng)開發(fā)人員面臨著眾多挑戰(zhàn),其中包括日益增加的頻譜擁堵以及以更高的探測(cè)靈敏度對(duì)更寬的帶寬進(jìn)行監(jiān)視等難題。此外,系統(tǒng)開發(fā)人員還面臨巨大壓...
2019-04-08 標(biāo)簽:FPGA轉(zhuǎn)換器存儲(chǔ)器 3.5k 0
Altera Arria10 FPGA的約束性規(guī)格及會(huì)對(duì)電源產(chǎn)生什么影響
現(xiàn)代FPGA是有史以來最復(fù)雜的集成電路之一,它們采用最先進(jìn)的晶體管技術(shù)和頂尖的架構(gòu),以實(shí)現(xiàn)令人難以置信的靈活性和最高的性能。隨著時(shí)間的推移和技術(shù)的進(jìn)步,...
基于FPGA與DSP的系統(tǒng)實(shí)現(xiàn)3D視頻
本文將概要討論利用模擬或HDMI攝像機(jī)實(shí)現(xiàn)立體視覺(3D視頻)的各種要求。文章將描述一個(gè)基于FPGA的系統(tǒng),它將兩個(gè)視頻流結(jié)合成一個(gè)3D視頻流,通過HD...
低壓差線性穩(wěn)壓器的性能及設(shè)計(jì)解決方案
線性穩(wěn)壓器集成電路(IC)將電壓從較高電平降至較低電平,且無需電感。低壓差(LDO)線性穩(wěn)壓器是一種特殊類型的線性穩(wěn)壓器,其壓差(需要保持穩(wěn)壓的輸入和輸...
應(yīng)用于電源系統(tǒng)設(shè)計(jì)的LTC3877/LTC3874芯片性能介紹
用于高性能服務(wù)器、網(wǎng)絡(luò)和計(jì)算系統(tǒng)的 FPGA、ASIC 和處理器所吸收的電流持續(xù)地攀升,而且 100A 或更大的負(fù)載電流逐漸變得常見。與此同時(shí),芯片的工...
ADM1266芯片解決電源排序系統(tǒng)的復(fù)雜性問題
應(yīng)用板所需的電壓軌數(shù)量是董事會(huì)復(fù)雜性的一個(gè)功能。電源設(shè)計(jì)人員可能面對(duì)僅需要10個(gè)電壓軌的電路板,以及需要200個(gè)電壓軌的電路板。音序器設(shè)備通常在16個(gè)軌...
如何在圖像處理中應(yīng)用深度學(xué)習(xí)技術(shù)的詳細(xì)資料概述
深度學(xué)習(xí)應(yīng)用憑借其在識(shí)別應(yīng)用中超高的預(yù)測(cè)準(zhǔn)確率,在圖像處理領(lǐng)域獲得了極大關(guān)注,這勢(shì)必將提升現(xiàn)有圖像處理系統(tǒng)的性能并開創(chuàng)新的應(yīng)用領(lǐng)域。
利用FPGA調(diào)試光纖的一些設(shè)計(jì)經(jīng)驗(yàn)
設(shè)計(jì)中采用FPGA控制光纖模塊完成光纖數(shù)據(jù)的收發(fā),F(xiàn)PGA采用Xilinx公司的Spartan6 LX45T,由于其內(nèi)部自帶的2個(gè)GTP收發(fā)器,能作為多...
換個(gè)角度看,難道其他硬件工程師就不具備調(diào)板子、debug、硬件實(shí)現(xiàn)的能力了?或者,為什么說這些是專屬于FPGA工程師的核心競(jìng)爭(zhēng)力?
2019-04-05 標(biāo)簽:fpga 5.1k 0
基于距離徙動(dòng)校正的彈速補(bǔ)償FPGA實(shí)現(xiàn)方法
針對(duì)高速運(yùn)動(dòng)平臺(tái)彈速補(bǔ)償?shù)膶?shí)時(shí)性要求,在基于距離徙動(dòng)校正(Range Cell Migration Compensation,RCMC) 的思想上提出了...
FPGA設(shè)計(jì)的迭代閉環(huán)思維和增量編譯的用法
還記得小時(shí)候我們學(xué)習(xí)騎自行車的場(chǎng)景嗎?一種是:親自嘗試模仿去騎,摔跤后總結(jié)下然后再嘗試去騎,一遍又一遍的摔跤再嘗試,然后越騎越好;另外一種是:在別人的指...
基于XAPP1052參考設(shè)計(jì)的PCIe總線實(shí)現(xiàn)方法
目前通過 FPGA 實(shí)現(xiàn) PCIe 接口是一種比較常用的方式,具有硬件成本低、可靠性高、靈活性大、易于升級(jí)等優(yōu)勢(shì)。兩大 FPGA 廠商 Xilinx 和...
在FPGA中SAR回波模擬中回波信號(hào)多普勒相位的兩種實(shí)現(xiàn)方法
作為雷達(dá)與目標(biāo)相對(duì)運(yùn)動(dòng)的直觀反映,多普勒相位是SAR回波模擬的原理依據(jù),同樣也是回波模擬精度的重要影響因素。
如何設(shè)計(jì)可綜合的Verilog代碼和應(yīng)該遵循什么原則
在接觸Verilog 語法參考手冊(cè)的時(shí)候,我們發(fā)現(xiàn)其提供了一組非常豐富的功能來描述硬件。所以大家往往會(huì)疑惑那些Verilog語句是可綜合的,那些是只能用...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |